• 제목/요약/키워드: bus interconnect

검색결과 35건 처리시간 0.047초

빌딩시스템용 CAN 필드버스 모듈개발 및 적용에 관한 연구 (Application Technology and Development of CAN Fieldbus Modules for Building Automation System)

  • 이훈재;윤충섭;홍원표;이정훈
    • 한국조명전기설비학회:학술대회논문집
    • /
    • 한국조명전기설비학회 2004년도 춘계학술대회 논문집
    • /
    • pp.397-403
    • /
    • 2004
  • The controller area network(CAN) was originally developed to support cheap and rather simple automative applications, However, because of the its performance and low cost, it is also being considered in automated manufacturing and process control environments to interconnect intelligent devices, such as modem sensors and actuators. This paper presents a new application technology of the developed CAN control modules for the automated doors in building automation system. Key pad and RF methods are used to open and close the automated door by the slave CAN module with CAN protocol. BAS application technology of CAN field bus modules is also presented firstly in our nation.

  • PDF

Feasibility and Performance Analysis of RDMA Transfer through PCI Express

  • Choi, Min;Park, Jong Hyuk
    • Journal of Information Processing Systems
    • /
    • 제13권1호
    • /
    • pp.95-103
    • /
    • 2017
  • The PCI Express is a widely used system bus technology that connects the processor and the peripheral I/O devices. The PCI Express is nowadays regarded as a de facto standard in system area interconnection network. It has good characteristics in terms of high-speed, low power. In addition, PCI Express is becoming popular interconnection network technology as like Gigabit Ethernet, InfiniBand, and Myrinet which are extensively used in high-performance computing. In this paper, we designed and implemented a evaluation platform for interconnect network using PCI Express between two computing nodes. We make use of the non-transparent bridge (NTB) technology of PCI Express in order to isolate between the two subsystems. We constructed a testbed system and evaluated the performance on the testbed.

태양전지 interconnect ribbon용 Sn-Bi계 무연솔더 연구

  • 강인구;김혁종;김도형;김진식;김효재;원수현;조성훈;이상권;하정원;최병호
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2011년도 춘계학술대회 초록집
    • /
    • pp.113.2-113.2
    • /
    • 2011
  • Sn-Ag계 합금은 대표적인 무연 솔더 조성으로 전자제품의 실장 및 접합에 적용되어 왔으며, 태양전지 분야에서도 모듈의 전극과 bus바로 사용되는 등 다양한 분야에서 사용되고 있다. 그러나 최근 Ag 가격의 급격한 상승과 솔더 접합부의 신뢰성을 보다 향상시키고자 Ag의 함량을 줄이고 다원계 합금 조성의 무연 솔더 연구가 활발히 진행되고 있다. 본 실험에서는 기존의 연구 결과를 바탕으로 Sn-1.0Ag-0.5Cu-0.4In 4원계 무연솔더 조성에 Bi를 첨가하여 최적의 융점과 용융구간을 가지는 5원계 Sn-Ag-Cu-In-Bi 계 솔더 합금을 설계하였다. 이 설계된 합금은 기존의 유연 솔더인 Sn-Pb와 대표적인 무연 솔더인 Sn-3.5Ag와 각각의 특성을 비교 분석하였다. 젖음성을 평가하기 위하여 wetting balance tester를 이용하여 실험을 행하였고 Differential Scanning Calorimetry(DSC)를 분석하여 젖음 정도와 조성 분석 및 고상점과 액상점 등의 녹음 거동을 확인하였다. 또한 각각의 조성별 전단응력에 따른 파괴 거동을 분석하였다.

  • PDF

System Level Architecture Evaluation and Optimization: an Industrial Case Study with AMBA3 AXI

  • Lee, Jong-Eun;Kwon, Woo-Cheol;Kim, Tae-Hun;Chung, Eui-Young;Choi, Kyu-Myung;Kong, Jeong-Taek;Eo, Soo-Kwan;Gwilt, David
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제5권4호
    • /
    • pp.229-236
    • /
    • 2005
  • This paper presents a system level architecture evaluation technique that leverages transaction level modeling but also significantly extends it to the realm of system level performance evaluation. A major issue lies with the modeling effort. To reduce the modeling effort the proposed technique develops the concept of worst case scenarios. Since the memory controller is often found to be an important component that critically affects the system performance and thus needs optimization, the paper further addresses how to evaluate and optimize the memory controllers, focusing on the test environment and the methodology. The paper also presents an industrial case study using a real state-of-the-art design. In the case study, it is reported that the proposed technique has helped successfully find the performance bottleneck and provide appropriate feedback on time.

빌딩자동제어시스템용 CAN 필드버스 모듈개발 및 적용기술에 관한 연구 (Application Technology and Development of CAN Fieldbus Modules for Building Automation and Control System)

  • 홍원표;서영덕
    • 조명전기설비학회논문지
    • /
    • 제18권6호
    • /
    • pp.121-127
    • /
    • 2004
  • 필드버스인 CAN은 시스템 적용에 있어서 매우 간단하고 저렴하게 구성할 수 있어 자동차제어용 네트워크 적용을 위하여 개발되었다. 그러나 특성이 매우 우수하고 저렴한 제어모듈 개발이 가능하여 제조 및 프로세스제어 환경으로 적용범위가 확대되는 등 산업현장에 광범위하게 적용되고 있다. 따라서 본 연구에서는 CAN필드버스를 빌딩 자동제어 시스템에 적용을 위하여 CAN지능형 제어모듈을 개발하고 이 모듈을 통하여 자동문 제어 및 모니터링할 수 있는 실험시스템을 제작하고 그 유효성을 평가하였다 또한 Key 패드 및 RF로 자동문을 개폐할 수 있도록 슬레이브 모듈에 접속하여 제어할 수 있는 기법도 제시하였다.

하드웨어 Trojan 사례 연구: 캐시 일관성 규약을 악용한 DoS 공격 (A Case Study on Hardware Trojan: Cache Coherence-Exploiting DoS Attack)

  • 공선희;홍보의;서태원
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2015년도 추계학술발표대회
    • /
    • pp.740-743
    • /
    • 2015
  • The increasing complexity of integrated circuits and IP-based hardware designs have created the risk of hardware Trojans. This paper introduces a new type of threat, the coherence-exploiting hardware Trojan. This Trojan can be maliciously implanted in master components in a system, and continuously injects memory read transactions on to bus or main interconnect. The injected traffic forces the eviction of cache lines, taking advantage of cache coherence protocols. This type of Trojans insidiously slows down the system performance, incurring Denial-of-Service (DoS) attack. We used Xilinx Zynq-7000 device to implement and evaluate the coherence-exploiting Trojan. The malicious traffic was injected through the AXI ACP interface in Zynq-7000. Then, we collected the L2 cache eviction statistics with performance counters. The experiment results reveal the severe threats of the Trojan to the system performance.

KSTAR 전류인입선 및 헬륨냉매 제어시스템 제작 및 설치 (Construction and Assembly of KSTAR Current Leads and the Helium Control System)

  • 송낙형;우인식;이영주;곽상우;방은남;이근수;김정수;장용복;박현택;홍재식;박영민;김양수;최창호
    • 한국진공학회지
    • /
    • 제16권5호
    • /
    • pp.388-396
    • /
    • 2007
  • KSTAR (Korea Superconducting Tokamak Advanced Research) 전류인입선(CL; Current Lead)은 4.5 K의 저온에서 운전되는 초전도 버스라인과 300 K의 실온에서 운전되는 MPS (Magnet Power Supply)를 전기적으로 연결하는 장치이다. 초기 플라즈마 발생시험을 위하여 TF (Toroidal Field) 및 PF (Poloidal Field) 리드박스에 전류인입선이 설치된다. TF 자석용 CL은 17.5 kA급 4 개의 CL에 최대 35 kA의 DC 전류가 인가되며, PF 자석용은 13 kA급 14 개의 CL에 350초간 $20\;{\sim}\;26\;kA$의 펄스 전류가 인가된다. 각각의 전류인입선은 TF 및 PF 자석에 전류를 인가하기 위한 버스라인이 연결되어 있으며, 전류인입선을 통해 초전도 버스라인으로 전달되는 전도열 및 전류인가시 발생되는 주울(Joule) 열을 차단하기 위한 헬륨냉매 제어시스템이 KSTAR 주장치와는 별도로 설치되어 있다. 리드박스 내 외부의 배관 및 제어시스템 설치완료 후 고진공 배기, 헬륨 누설검사, 전류인입선 유량 검사 및 액체질소 냉각시험을 실시하여 장치의 성능검증을 완료하였다.

OpenRISC 프로세서와 WISHBONE 버스 기반 SoC 플랫폼 개발 및 검증 (Development and Verification of SoC Platform based on OpenRISC Processor and WISHBONE Bus)

  • 빈영훈;류광기
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.76-84
    • /
    • 2009
  • 본 논문에서는 교육적 활용과 어플리케이션 개발에 응용 가능한 SoC 플랫폼을 제안한다. 플랫폼 하드웨어는 OpenRISC 프로세서, 범용 입출력장치, 범용 직렬 인터페이스, 디버그 인터페이스, VGA/LCD 제어기 등의 주변장치와 온 칩 SRAM 및 WISHBONE 인터커넥터로 구성되며 전체 합성 가능하도록 설계 되었다. 모든 하드웨어 구조는 재구성 가능하여 매우 유연한 구조로 되어있다. 또한 개발된 SoC 플랫폼의 하드웨어/소프트웨어 디버깅과 플랫폼 상에서 구현될 소프트웨어 개발을 위해 컴파일러, 어셈블러, 디버거, 운영체제 등의 SW 개발환경이 구현 및 검증되었다. 설계된 IP와 SoC는 Verilog HDL로 기술된 테스트벤치를 이용한 모듈 수준 기능검증, 최상위 블록 수준 기능검증, ISS를 이용한 구조적, 명령어 수준 검증, FPGA 프로토타입을 이용한 시스템 수준 에뮬레이션 방법을 통해 검증되었다. 검증된 플랫폼을 이용한 멀티미디어 SoC를 Magnachip 0.18 um CMOS 라이브러리를 이용하여 ASIC으로 구현하여 91MHz의 클록 주파수에서 동작을 확인하였다.

밀결합 전송선 상에서 전력 저감을 위한 코드워드 생성 기법 (A Codeword Generation Technique to Reduce Dynamic Power Consumption in Tightly Coupled Transmission Lines)

  • 임재호;김덕민;김석윤
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.9-17
    • /
    • 2011
  • 반도체 공정의 발달로 인해 칩의 집적도가 높아졌으며, 연결선 사이의 간격 또한 좁아지게 되었다. 그로 인해 연결선 내에 존재하는 커패시턴스와 인덕턴스가 증가하게 되었고, 특히 전역 연결선들에서는 자신의 그라운드 커패시턴스보다 인접한 다른 연결선과의 결합 커패시턴스가 더욱 커지는 경향을 보이게 되었다. 이러한 현상으로 인해 발생하는 유도성 결합과 용량성 결합은 인접한 연결선의 신호 간섭으로 심각한 문제를 야기할 수 있다. 본 논문에서는 추가적인 연결선을 이용하여 신호 무결성을 저해시키는 누화잡음을 제거하면서, 입력 데이터의 확률을 고려하여 동적 전력 소모를 최소화하는 코드워드 생성 기법을 제안하였다. 제안한 기법의 성능평가를 위해 FastCap 및 FastHenry 프로그램과 HSPICE를 이용하여 실험한 결과, 소모 전력에서 기존 기법보다 평균 15% 정도의 감소를 보임을 확인하였다.

ALTERA 임베디드 기가비트 트랜시버 테스트 (ALTERA Embedded Gigabit Transceiver Measurement for PCI Express Protocol)

  • 권원옥;박경;권혁제;윤석한
    • 전자공학회논문지CI
    • /
    • 제41권4호
    • /
    • pp.41-49
    • /
    • 2004
  • 본 논문은 FPGA 임베디드 기가비트 트랜시버의 테스트에 관한 방법과 측정 결과를 다룬다. 실험에 사용한 디바이스는 Altera 사의 Stratix GX 디바이스로 범용 고속 프로토콜을 지원하는 트랜시버(GXB)이다. 본 논문은 차세대 IO 버스로 대두되는 PCI Express 직렬 프로토콜을 GXB에 구현하였다. PCI Express 규격에 맞게 생성된 GXB 모듈은 타이밍 시뮬레이션을 거쳐 하드웨어 구현과 테스트를 수행하였다. 트랜시버 테스트 방법으로 GXB 내부 블록 테스트, GXB 신호 무결성 테스트, GXB 입출력 버퍼 및 온칩 터미네이션 테스트, GXB 프로토콜 테스트의 네 가지 검증 절차를 거쳤다. 본 논문을 통해 FPGA 임베디드 트랜시버의 설계방법과 테스트 절차, 측정 결과를 제시한다.