• 제목/요약/키워드: Up-Conversion Mixer

검색결과 50건 처리시간 0.023초

방해물 감지 장치용 캐패시턴스 변화 감지기의 설계 (The Design of Capacitance Variation Detector for the Obstacle Detection System)

  • 김재민;송윤섭;이상렬;김수원
    • 센서학회지
    • /
    • 제13권2호
    • /
    • pp.133-138
    • /
    • 2004
  • Today, the obstacle detection system has massive size and restrictive detection range. To solve these problems, this paper proposes the capacitance variation detector using the variated capacitance value as a result of the obstacle approaching. If obstacle approaches, the capacitance value of capacitance sensor is increased and the operating frequency of oscillator is decreased. Then this changed frequency appears to the output of the mixer that operate down conversion. The capacitance variation detector is produced by Hynix$0.35{\mu}$ CMOS process. In experiment result, the frequency of final output is 6.81 MHz at no obstacle and 31.45 MHz at approaching obstacle. In conclusion, proposed capacitance variation detector has small size, low power consumption and easiness to set up anywhere. So it is expected to substitute the obstacle detector.

FPGA를 이용한 CDMA 디지털 트랜시버의 구현 (Implementation of CDMA Digital Transceiver using the FPGA)

  • 이창희;이영훈
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권4호
    • /
    • pp.115-120
    • /
    • 2002
  • 본 논문은 Field Programmable Gate Array (FPGA)와 디지털 신호처리 소자를 이용한 IS-95 CDMA신호 처리기 FPGA와 고속의 ADC/DAC를 이용한 기저대역과 중간주파수(IF)의 디지털 변환기 그리고 주파수 상·하향 변환기를 구현하였다. IS-95 CDMA 채널 처리기는 짧은 PN 코드 발생기와 왈쉬 코드 발생기로 파일롯 채널의 신호를 발생시킨다. 디지털 IF는 FPGA, 디지털 송·수신 신호처리 소자와 고속의 ADC/DAC로 구성하였다. 주파수 상·하향 변환기는 필터, 믹서, 디지털 감쇠기와 PLL로 구성되어 중간주파수(IF)와 RF 주파수를 변환하였다. 이 구현된 시스템은 IS-95 CDMA 기지국 장비 등에 장착할 수 있다.

  • PDF

광대역 RF 전단부 구조에 관한 연구 (Study on the Broadband RF Front-End Architecture)

  • 고민호;표승철;박효달
    • 한국전자통신학회논문지
    • /
    • 제4권3호
    • /
    • pp.183-189
    • /
    • 2009
  • 본 논문에서는 광대역 신호를 수신할 수 있는 혼성변환 방식의 RF 전단부 구조를 제안하고 이의 타당성을 설계, 제작 및 실험을 통하여 검증하였다 제안한 혼성변환 방식의 RF 전단부는 상향변환 블럭을 적용하여 광대역 수신시 고조파 변환 및 영상신호 변환에 의해 발생되는 기존 RF 전단부의 성능 저하 문제를 개선했으며, 부고조파 혼합기에서 대역폭이 증가되는 원리를 적용하여 광대역 LO 신호의 구현을 위해 여러개의 국부발진기를 사용하는 기존 RF 전단부 구조들의 복잡도 문제를 개선하였다 제작한 회로들은 실험 결과 도출한 설계 규격을 만족하였고 RF 전단부 또한 80 dB 이상의 이득, 60 dB 이하의 잡음지수, 최소 이득조건에서 -50 dBm 이상의 IIP3 특성으로 목표 규격을 만족하였다.

  • PDF

지상파 및 케이블 디지털 TV 튜너를 위한 RF 프런트 엔드 (An RF Front-end for Terrestrial and Cable Digital TV Tuners)

  • 최치훈;임동구;남일구
    • 전자공학회논문지
    • /
    • 제49권12호
    • /
    • pp.242-246
    • /
    • 2012
  • 본 논문에서는 지상파 및 케이블 디지털 TV를 위한 더블 컨버전 (double-conversion) zero-IF 튜너에 적합한 저잡음 고선형 광대역 RF 프런트 엔드를 제안한다. 저잡음 증폭기는 전류 증폭 기반의 잡음 제거 기법을 적용하여 저잡음과 고선형성 특성을 갖는다. 상향 변환 믹서와 SAW 필터 버퍼는 3차 intermodulation 제거 기법을 적용하여 고선형성 특성을 갖는다. 제안한 RF 프런트 엔드는 $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였고, 전원 전압 1.8 V에서 60 mA의 전류를 소모하면서 48 MHz에서 862Hz의 디지털 TV 밴드에서 30 dB의 전압 이득, 4.2 dB의 single side-band 잡음 지수, 40 dBm의 IIP2, -4.5 dBm의 IIP3의 성능을 보인다.

C-대역 위성 통신용 20 W급 주파수 상향 변환기의 소형화 (A Compact 20 W Block Up-Converter for C-Band Satellite Communication)

  • 장병준;문준호;장진만
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.352-361
    • /
    • 2010
  • 본 논문에서는 C-대역 위성 통신용 20 W급 주파수 상향 변환기(BUC: Block Up Converter)를 소형화하기 위한 설계 방안을 제안하고, 이에 따른 제작 및 측정 결과를 제시하였다. 개발된 주파수 상향 변환기는 모뎀의 신호를 입력받아 적절한 주파수 필터링과 신호 세기 조절 및 전력 증폭 기능을 수행하며, 중간 주파수 회로, 국부 발진기 및 주파수 혼합기, 구동 증폭기, 전력 증폭기, 도파관 회로 및 전원 모듈의 6개 블럭으로 구성된다. 본 논문에서는 BUC를 소형화하기 위하여 개별 블럭을 각각 제작하여 케이블 등으로 연결하는 대신, 하나의 하우징 내에서 집적화하여 제작함으로써, $21{\times}14{\times}11cm^3$의 크기만을 가지도록 하였다. 특히 가장 큰 면적을 차지하는 도파관 필터 및 마이크로스트립-도파관 변환기를 하우징에 직접 제작하여 크기를 축소시켰다. 또한 Elliptic 필터를 포함한 다양한 마이크로스트립 필터를 설계하여 스퓨리어스 및 하모닉 규격을 만족시켰다. 제작된 주파수 상향 변환기는 43.7 dBm의 출력, 65 dB 이상의 이득, ${\pm}1.84$의 이득 평탄도, -35.7 dBc의 IMD3, -105 dBc의 하모닉 값을 가지는 우수한 특성을 나타내었다.

60 GHZ 통신 시스템 송신단의 구현을 위한 V-band MIMIC 상향 주파수 혼합기와 구동 증폭기 설계 및 제작 (Design and Fabrication of V-band Up-Mixer and Drive Amplifier for 60 GHz Transmitter)

  • 진진만;이상진;고두현;안단;이문교;이성대;임병옥;조창식;백용현;박형무;이진구
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.339-342
    • /
    • 2004
  • 본 논문은 밀리미터파 대역 무선통신 시스템 송신부의 응용을 위해 CPW 구조를 이용하여 V-band용 상향 주파수 혼합기와 2단 구동증폭기를 설계$\cdot$제작하였다. 능동소자는 본 연구실에서 제작한 $0.1{\mu}m$ 게이트 GaAs Pseudomorphic HEMTs(PHEMTs)를 사용하였으며 입$\cdot$출력단은 CPW를 사용해 정합 회로를 설계하였다. 제작된 상향 주파수 혼합기는 LO power 5.4 dBm, 2.4 GHz IF 신호를 -10.25 dBm으로 입력하였을 때 Conversion Loss 1.25 dB, LO-to-RF Isolation은 58 GHz에서 13.2 dB의 특성을 나타내었다 2단 구동 증폭기는 측정결과 60 GHz에서 S21 이득 13 dB, $58\;GHz\;\~\;64\;GHz$ 대역에서 S21 이득 12 dB 이상을 유지하는 광대역 특성을 얻었고 증폭기의 Pl dB는 3.8 dBm, 최대 출력전력은 6.5 dBm의 특성을 얻었다.

  • PDF

900MHz GSM 디지털 단말기용 Si BiCMOS RF 송수신 IC 개발 (II) : RF 송신단 (An Integrated Si BiCMOS RF Transceiver for 900MHz GSM Digital Handset Application (II) : RF Transmitter Section)

  • 이규복;박인식;김종규;김한식
    • 전자공학회논문지S
    • /
    • 제35S권9호
    • /
    • pp.19-27
    • /
    • 1998
  • 본 연구에서는 E-GSM 단말기용 RF Transceiver 칩의 송신부에 대한 회로설계 및 시뮬레이션, 공정 및 제작, 평가를 수행하였다. AMS社의 0.8${\mu}m$ BiCMOS 공정으로 제작된 RF-IC 칩은 $10 {\times} 10mm$ 크기의 80 pin TQFP로 제작되었으며, 3.3V에서 동작하고 양호한 RF 특성을 보였다. 본 논문에서는 IF/RF 상향변조 주파수 혼합기, IF/RF polyphase, 전치증폭기 등을 포함하는 송신부의 개발 결과를 서술하고자 한다. 송산단의 측정결과 E-GSM RF 송신단 주파수인 880~915MHz에서 양호하게 동작하며, 소비전류는 71mA이고 총출력은 8.2dBm으로 측정되었다.

  • PDF

LTE-Advanced 표준을 지원하는 $0.13-{\mu}m$ CMOS RF Front-End 송신기 설계 (A $0.13-{\mu}m$ CMOS RF Front-End Transmitter for LTE-Advanced Systems)

  • 김종명;이경욱;박민경;최윤호;정재호;김창완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.402-403
    • /
    • 2011
  • 본 논문에서는 LTE-Advanced 시스템에 적용할 수 있는 $0.13-{\mu}m$ CMOS RF Front-end 송신기를 제안한다. 제안하는 RF Front-end 송신기는 3GPP의 E-UTRA Band 7 주파수인 2500 ~ 2570 MHz 대역을 지원하며 +10 dBm의 출력 P1dB 특성을 가지고, 실제 동작에서는 +0 dBm 출력 전력을 제공한다. 회로의 성능은 레이아웃 후 Post Layout Simulation을 통해 검증하였으며, +0 dBm 출력 시 1.2 V의 공급 전압원으로부터 상향주파수변환기는 14 mA, 그리고 구동증폭기는 28 mA를 소모한다.

  • PDF

IMT-Advanced 표준을 지원하는 이중대역 0.13-μm CMOS 송신기 RF Front-End 설계 (A Dual-Band Transmitter RF Front-End for IMT-Advanced system in 0.13-μm CMOS Technology)

  • 신상운;서영호;김창완
    • 한국정보통신학회논문지
    • /
    • 제15권2호
    • /
    • pp.273-278
    • /
    • 2011
  • 본 논문에서는 IMT-Advanced 시스템에 적용할 수 있는 0.13-${\mu}m$ CMOS 이중대역 송신단 RF Front-End를 제안한 다. 제안하는 이중대역 송신단 RF Front-End는 3 세대(802.11), 3.5 세대(Mobile WiMAX), 그리고 4 세대(IMT-Advanced) 시스템 주파수 대역을 모두 지원하기 위해서 2300~2700 MHz와 3300~3800 MHz의 이중 주파수 대역을 지원한다. 본 논문에서 제안하는 이중대역 송신단 RF Front-End는 1.2 V의 공급 전원에서 45mA의 전류를 소모한다. 회로의 성능은 레이아웃 후 검증(Post Layout Simulation)을 통해 검증하였으며, 2 GHz 대역에서 +0 dBm의 출력 파워, 3 GHz 대역에서 +1.3 dBm의 출력 파워를 나타낸다.

40 GHz 대역 고정통신용 광대역 LTCC 수신기 모듈 (Broadband LTCC Receiver Module for Fixed Communication in 40 GHz Band)

  • 김봉수;김광선;은기찬;변우진;송명선
    • 한국전자파학회논문지
    • /
    • 제16권10호
    • /
    • pp.1050-1058
    • /
    • 2005
  • 본 논문에서는 40 GHz 대역에서 동작하는 IEEE 802.16 고정 무선 통신 액세스를 위한 소형 저가격 및 광대역의 수신 모듈을 설계하고 구현하는 방법을 제안한다. 제안된 수신 모듈은 우수한 성능을 달성하기 위하여 캐비티 공정을 가지는 다층 LTCC 기술을 사용한다. 수신기는 저잡음 증폭기, 서브-하모닉 믹서, 내장된 이미지 제거필터와 IF 증폭기로 구성된다. 전송 손실과 모듈의 크기를 줄이기 위하여, 각 소자를 연결하기 위한 CB-CPW, 스트립 선로, 본드 와이어 및 천이(transition)들이 사용된다. LTCC는 유전율 7.1인 Dupont사의 DP-943을 사용하고 층수는 6층이며, 각 층의 높이가 100 um이다. 구현된 모듈의 크기는 $20{\times}7.5{\times}1.5\;mm^3$이며, 전체 잡음 지수는 4.8 dB 이하, 하향 변환 이득이 19.83 dB, 입력 P1 dB가 -22.8 dBm이고 이미지 제거값이 36.6 dBc 이상이다. 그리고 $560\~590\;MHz$ 대역의 디지털 TV 신호를 40 GHz 대역으로 상향 변환하여 전송시킨 후, 수신 모듈을 이용하여 시연하였다.