• 제목/요약/키워드: SiC MOSFET

검색결과 164건 처리시간 0.025초

차세대 전력반도체 SiC MOSFET의 스위칭 특성 및 효율에 관한 연구 (The Switching Characteristic and Efficiency of New Generation SiC MOSFET)

  • 최원묵;안호균
    • 한국정보통신학회논문지
    • /
    • 제21권2호
    • /
    • pp.353-360
    • /
    • 2017
  • 최근 Si기반 전력반도체의 물성적 한계로 인해 스위칭 반도체의 발전 속도가 떨어지고, 더 이상의 성능향상을 기대하기 어려운 실정이지만 Si기반보다 우수한 물성을 가진 SiC 기반 전력반도체가 개발되고 있다. 하지만 실제 시스템에 적용하기 위해서는 아직 뚜렷한 방법이 제시되지 못하고 있다. SiC기반 전력반도체의 시스템 설계에 대한 타당성과 솔루션을 제안하기 위하여, 1kW급의 DC-DC컨버터를 설계 및 제작하고 스위칭 주파수, 듀티비, 전압, 전류의 변화 조건 속에서 Si기반 전력반도체와 실험을 통해 비교 분석하였다. 각 시스템 부하별 입․출력을 통한 효율을 분석 및 Si MOSFET 대비 SiC MOSFET의 우수한 스위칭 성능을 확인하였고, 이를 통해 동일한 구동 조건에서 SiC MOSFET의 우수성을 검증하였다.

Nonlinear Block을 이용한 새로운 방식의 SiC Mosfet Desaturation Detection Circuit (Novel Method for SiC Mosfet Desatruation Detection Circuit using Nonlinear Block.)

  • 김성진;남광희
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 추계학술대회 논문집
    • /
    • pp.226-227
    • /
    • 2016
  • 본 논문은 SiC Mosfet Gate Driver에서 Overcurrent상황 발생시 Mosfet 양단의 전압을 검출함으로써 스위칭 소자를 보호하는 Desaturation detction circuit에 대해 다룬다. IGBT와 다르게 SiC Mosfet의 경우 ohmic 영역과 saturation영역의 구분이 명확하지 않기 때문에 과전류 발생시 Mosfet 양단 전압을 검출하는데 어려움이 있다. 따라서 이를 보완하기 위하여 Mosfet drain측에 새로운 회로를 추가로 설계함으로써 이를 보완하여 효과적으로 양단전압을 검출한다.

  • PDF

Aluminium Gate를 적용한 4H-SiC MOSFET의 Design parameter에 따른 전기적 특성 분석 (Electrical characterization of 4H-SiC MOSFET with aluminum gate according to design parameters)

  • 백승환;이정민;서우열;구용서
    • 전기전자학회논문지
    • /
    • 제27권4호
    • /
    • pp.630-635
    • /
    • 2023
  • SiC는 고온, 고전압을 비롯한 악조건에서의 내성이 기존 산업분야의 대다수를 점유하고 있는 Silicon에 비해 우수하여 전력반도체 분야에서 Silicon의 위치를 대체하여 가고 있다. 본 논문은 전력 반도체 소자 중 하나인 4H-SiC Planar MOSFET에 알루미늄으로 Gate를 형성하여 다결정 Si 게이트와 대비, 파라미터 값들이 일관성을 갖도록 하였으며, SiC MOSFET의 채널 도핑 농도에 변화를 주어 문턱전압과 항복전압, IV 특성을 연구하였다.

PCB패턴 Rogowski 코일을 이용한 SiC MOSFET의 과전류 검출 및 차단 기법에 관한 연구 (Study on the overcurrent detection and blocking method of SiC MOSFET using the PCB pattern Rogowski coil)

  • 윤한종;조영훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 추계학술대회
    • /
    • pp.92-94
    • /
    • 2018
  • 본 논문은 SiC MOSFET 디바이스를 사용하는 전력변환장치에서 Rogowski 코일을 이용하여 SiC MOSFET 디바이스에 흐르는 전류를 측정하여, 과전류를 검출하고 게이팅 신호를 차단하는 기법에 관하여 연구한다. SiC MOSFET는 소자의 특성으로 보편적으로 사용되는 과전류 검출 방법인 DeSAT 적용이 어렵기 때문에 Rogowski 코일을 사용하여 스위치 전류를 측정, 과전류를 검출한다. 본 논문에서는 PCB패턴 Rogowski 코일의 설계 방법뿐만 아니라 Rogowski 코일과 적분기의 대역폭에 대해서도 논의한다. 실험은 직류링크 커패시터에 SiC MOSFET 스위치 레그를 병렬로 연결하고, 직류링크 커패시터에 직류전압을 충전 후 스위치 레그를 약 6us정도 단락시켜 SiC MOSFET에 과전류를 발생시킨다. 이 때, 제안한 Rogowski 코일을 이용한 과전류 검출 및 차단 기법의 적용 전후를 비교하여 동작 및 성능(검출 및 차단 소요시간)을 확인한다. 마지막으로 실험 결과를 통해 본 논문에서 제안한 PCB패턴 Rogowski 코일을 이용하여 과전류 검출 및 차단 기법이 검증되었다.

  • PDF

CoolSiCTM SiC MOSFET Technology, Device and Application

  • Ma, Kwokwai
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2017년도 전력전자학술대회
    • /
    • pp.577-595
    • /
    • 2017
  • ${\bullet}$ Silicon Carbide (SiC) had excellent material properties as the base material for next generation of power semiconductor. In developing SiC MOSFET, gate oxide reliability issues had to be first overcome before commercial application. Besides, a high and stable gate-source voltage threshold $V_{GS(th)}$ is also an important parameter for operation robustness. SiC MOSFET with such characteristics can directly use existing high-speed IGBT gate driver IC's. ${\bullet}$ The linear voltage drop characteristics of SiC MOSFET will bring lower conduction loss averaged over full AC cycle compared to similarly rate IGBT. Lower switching loss enable higher switching frequency. Using package with auxiliary source terminal for gate driving will further reduce switching losses. Dynamic characteristics can fully controlled by simple gate resistors. ${\bullet}$ The low switching losses characteristics of SiC MOSFET can substantially reduce power losses in high switching frequency operation. Significant power loss reduction is also possible even at low switching frequency and low switching speed. in T-type 3-level topology, SiC MOSFET solution enable three times higher switching freqeuncy at same efficiency.

  • PDF

1200V급 SiC 기반 트렌치 게이트 MOSFET의 전기적 특성에 관한 연구 (The Electrical Characteristics of 1200V Trench Gate MOSFET Based on SiC)

  • 김유림;이동현;김민서;최진우;강이구
    • 전기전자학회논문지
    • /
    • 제27권1호
    • /
    • pp.103-108
    • /
    • 2023
  • 본 연구에서는 SiC 기반의 1200V급 전력 MOSFET을 최적 설계하기 위하여 공정 및 설계 파라미터를 변화시키면서 실험을 수행한 후, 필수적인 전기적 특성을 도출하였다. 그리고 최종적으로 설계하고자 하는 트렌치 게이트형 SiC 전력 MOSFET 소자의 우수성을 확보하기 위하여 플래너 게이트 SiC 전력 MOSFET을 같은 조건하에 설계하여 전기적인 특성을 도출하여 트렌치 게이트형 SiC 전력 MOSFET 소자와 비교 분석을 하였다. 비교 분석한 결과, 항복전압을 그대로 유지한 상태에서 온 저항은 각각 플래너게이트 전력 MOSFET은 1,840mΩ, 트렌치 게이트 전력 MOSFET는 40mΩ으로 약 40배 이상 우수한 특성을 도출하였다. 온 저항은 에너지 효율에 직접적인 영향을 끼치는 바 에너지 효율에 있어 우수한 결과를 도출한 것으로 판단되었다. 본 실험을 통해 최적화된 소자는 1200V급에 일반적으로 사용되었던 IGBT소자를 충분히 대체 가능한 것으로 판단되었다.

A SiC MOSFET Based High Efficiency Interleaved Boost Converter for More Electric Aircraft

  • Zaman, Haider;Zheng, Xiancheng;Yang, Mengxin;Ali, Husan;Wu, Xiaohua
    • Journal of Power Electronics
    • /
    • 제18권1호
    • /
    • pp.23-33
    • /
    • 2018
  • Silicon Carbide (SiC) MOSFET belongs to the family of wide-band gap devices with inherit property of low switching and conduction losses. The stable operation of SiC MOSFET at higher operating temperatures has invoked the interest of researchers in terms of its application to high power density (HPD) power converters. This paper presents a performance study of SiC MOSFET based two-phase interleaved boost converter (IBC) for regulation of avionics bus voltage in more electric aircraft (MEA). A 450W HPD, IBC has been developed for study, which delivers 28V output voltage when supplied by 24V battery. A gate driver design for SiC MOSFET is presented which ensures the operation of converter at 250kHz switching frequency, reduces the miller current and gate signal ringing. The peak current mode control (PCMC) has been employed for load voltage regulation. The efficiency of SiC MOSFET based IBC converter is compared against Si counterpart. Experimentally obtained efficiency results are presented to show that SiC MOSFET is the device of choice under a heavy load and high switching frequency operation.

Strained SGOI n-MOSFET에서의 phonon-limited전자이동도의 Si두께 의존성 (Dependency of Phonon-limited Electron Mobility on Si Thickness in Strained SGOI (Silicon Germanium on Insulator) n-MOSFET)

  • 심태헌;박재근
    • 대한전자공학회논문지SD
    • /
    • 제42권9호
    • /
    • pp.9-18
    • /
    • 2005
  • 60 nm C-MOSFET 기술 분기점 이상의 고성능, 저전력 트랜지스터를 구현 시키기 위해 SiGe/SiO2/Si위에 성장된 strained Si의 두께가 전자 이동도에 미치는 영향을 두 가지 관점에서 조사 연구하였다. 첫째, inter-valley phonon 산란 모델의 매개변수들을 최적화하였고 둘째, strained Si 반전층의 2-fold와 4-fold의 전자상태, 에너지 밴드 다이어그램, 전자 점유도, 전자농도, phonon 산란율과 phonon-limited 전자이동도를 이론적으로 계산하였다. SGOI n-MOSFET의 전자이동도는 고찰된 SOI 구조의 Si 두께 모든 영역에서 일반적인 SOI n-MOSFET보다 $1.5\~1.7$배가 높음이 관찰 되었다. 이러한 경향은 실험 결과와 상당히 일치한다. 특히 strained Si의 두께가 10 nm 이하일 때 Si 채널 두께가 6 nm 보다 작은 SGOI n-MOSFET에서의 phonon-limited 전자 이동도는 일반 SOI n-MOSFET과 크게 달랐다. 우리는 이러한 차이가 전자들이 suained SGOI n-MOSFET의 반전층에서 SiGe층으로 터널링 했기 때문이고, 반면에 일반 SOI n-MOSFET에서는 캐리어 confinement 현상이 발생했기 때문인 것으로 해석하였다. 또한 우리는 10 nm와 3 nm 사이의 Si 두께에서는 SGOI n-MOSFET의 phonon-limited 전자 이동도가 inter-valley phonon 산란율에 영향을 받는 다는 것을 확인하였으며, 이러한 결과는 더욱 높은 드레인 전류를 얻기 위해서 15 nm 미만의 채널길이를 가진 완전공핍 C-MOSFET는 stained Si SGOI 구조로 제작하여야 함을 확인 했다

3.3kV SiC MOSFET 설계 및 제작을 위한 JFET 및 FLR 최적화 연구 (A Study on JFET and FLR Optimization for the Design and Fabrication of 3.3kV SiC MOSFET)

  • 강예환;이현우;구상모
    • 반도체디스플레이기술학회지
    • /
    • 제22권3호
    • /
    • pp.155-160
    • /
    • 2023
  • The potential performance benefits of Silicon Carbide(SiC) MOSFETs in high power, high frequency power switching applications have been well established over the past 20 years. In the past few years, SiC MOSFET offerings have been announced by suppliers as die, discrete, module and system level products. In high-voltage SiC vertical devices, major design concerns is the edge termination and cell pitch design Field Limiting Rings(FLR) based structures are commonly used in the edge termination approaches. This study presents a comprehensive analysis of the impact of variation of FLR and JFET region on the performance of a 3.3 kV SiC MOSFET during. The improvement in MOSFET reverse bias by optimizing the field ring design and its influence on the nominal operating performance is evaluated. And, manufacturability of the optimization of the JFET region of the SiC MOSFET was also examined by investigating full-map electrical characteristics.

  • PDF

SiC MOSFET를 사용한 3상 인버터용 게이트 드라이버 전원 설계 (Design of Gate Driver Power Supply for 3-Phase Inverter Using SiC MOSFET)

  • 이상용;정세교
    • 전력전자학회논문지
    • /
    • 제26권6호
    • /
    • pp.429-436
    • /
    • 2021
  • The design of a gate driver power supply for a three-phase inverter using a silicon carbide (SiC) MOSFET. The requirements for the power supply circuit of the gate driver for the SiC MOSFET are investigated, and a flyback converter using multiple transformers is used to make the four isolated power supplies. The proposed method has the advantage of easily constructing the power supply circuit in a limited space as compared with a multi-output flyback converter using a single core. The power supply circuit for the three-phase SiC MOSFET inverter for driving an AC motor is designed and implemented. The operation and validity of the implemented circuit are verified through simulations and experiments.