• 제목/요약/키워드: Schmitt trigger

검색결과 37건 처리시간 0.025초

범용 CMOS 공정을 사용한 DTMOS 슈미트 트리거 로직의 구현을 통한 EM Immunity 향상 검증 (DTMOS Schmitt Trigger Logic Performance Validation Using Standard CMOS Process for EM Immunity Enhancement)

  • 박상혁;김소영
    • 한국전자파학회논문지
    • /
    • 제27권10호
    • /
    • pp.917-925
    • /
    • 2016
  • 슈미트 트리거 로직(Schmitt Trigger Logic)은 디지털 회로의 노이즈에 대한 내성을 향상시키기 위해 히스테리시스 특성을 보이는 게이트를 제안한 설계 방법이다. 슈미트 트리거 특성을 보이는 설계 방법 중 최근에 제안된 substrate bias를 조정하여 구현하는 Dynamic Threshold voltage MOS(DTMOS) 방법을 사용할 경우, 게이트 수를 늘이지 않고 내성을 향상 시킬 수 있는 설계방법이나, 범용 CMOS 공정에서 구현하여 시뮬레이션으로 예상하는 성능을 얻을 수 있는지는 검증되지 않았다. 본 연구에서는 $0.18{\mu}m$ CMOS 공정에서 DTMOS 설계 방법을 구현하여 히스테리시스 특성을 측정하여 검증하였다. DTMOS 슈미트 트리거 버퍼, 인버터, 낸드, 노어 게이트 및 간단한 디지털 로직 회로를 제작하였으며, 히스테리시스 특성, 전력 소모, 딜레이 등의 특성들을 관찰하고, 일반적인 CMOS 게이트로 구현된 회로와 비교하였다. 노이즈에 대한 내성이 향상되는 것을 Direct Power Injection(DPI) 실험을 통해 확인하였다. 본 논문을 통해 제작된 DTMOS 슈미트 트리거 로직은 10 M~1 GHz 영역에서 전자파 내성이 향상된 것을 확인할 수 있었다.

Wide Voltage Input Receiver with Hysteresis Characteristic to Reduce Input Signal Noise Effect

  • Biswas, Arnab Kumar
    • ETRI Journal
    • /
    • 제35권5호
    • /
    • pp.797-807
    • /
    • 2013
  • In this paper, an input receiver with a hysteresis characteristic that can work at voltage levels between 0.9 V and 5 V is proposed. The input receiver can be used as a wide voltage range Schmitt trigger also. At the same time, reliable circuit operation is ensured. According to the research findings, this is the first time a wide voltage range Schmitt trigger is being reported. The proposed circuit is compared with previously reported input receivers, and it is shown that the circuit has better noise immunity. The proposed input receiver ends the need for a separate Schmitt trigger and input buffer. The frequency of operation is also higher than that of the previously reported receiver. The circuit is simulated using HSPICE at 0.35-${\mu}m$ standard thin oxide technology. Monte Carlo analysis is conducted at different process conditions, showing that the proposed circuit works well for different process conditions at different voltage levels of operation. A noise impulse of ($V_{CC}/2$) magnitude is added to the input voltage to show that the receiver receives the correct logic level even in the presence of noise. Here, $V_{CC}$ is the fixed voltage supply of 3.3 V.

에너지 하베스팅 응용을 위한 진동 감지기가 있는 전파정류 회로 설계 (Design of a Full-Wave Rectifier with Vibration Detector for Energy Harvesting Applications)

  • 가학진;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 추계학술대회
    • /
    • pp.421-424
    • /
    • 2017
  • 본 논문에서는 진동 감지기가 있는 전파 정류 하베스팅 회로를 설계하였다. 설계된 회로는 진동 감지기와 능동다이오드를 통해 진동이 감지될 때에만 동작하며, 진동이 없을 때 비교기를 off시켜 $C_{STO}$에 저장된 에너지의 누설을 방지한다. 커패시터에 저장된 에너지는 레벨 변환기와 능동다이오드의 구동에 사용된다. 진동 감지기는 Hysteresis 기능이 있는 Schmitt Trigger와 피크검출기로 구현하였다. 제안된 회로는 $0.35{\mu}m$ CMOS 공정으로 설계하였으며, 모의실험을 통해 동작을 검증하였다. 설계된 에너지 하베스팅 회로의 칩 면적은 $590{\mu}m{\times}583{\mu}m$이다.

  • PDF

온도 보상기능을 갖는 내장형RC OSCILLATOR 설계 (Design of an Embedded RC Oscillator With the Temperature Compensation Circuit)

  • 김성식;조경록
    • 대한전자공학회논문지SD
    • /
    • 제40권4호
    • /
    • pp.42-50
    • /
    • 2003
  • 본 논문에서는 시스템의 클럭을 안정적으로 공급하는 집적화 한 내장형 RC oscillator의 구현에 관한 논문이다. 기존의 RC oscillator는 온도에 따라 주파수변화가 약 15%정도 변화가 있는데 이는 온도에 따른 저항값의 변화와 schmit trigger의 기준전압이 온도에 따라 변화하기 때문이다. 본 연구에서는 온도에 따른 주파수 변화를 최소화하는 방법으로 CMOS bandgap과 온도에 따른 전류의 변화를 이용하였다. CMOS bandgap으로 기준 전압을 얻고 온도에 따라 증가하는 전류원과 온도에 따라 감소 하는 전류원을 서로 합하면 온도에 따라 일정한 전류를 얻어 주파수의 변화를 약 3%이내로 유지하는 회로를 제안한다.

A Differential Current-to-Time Interval Converter Using Current-Tunable Schmitt Triggers

  • Chung, Won-Sup
    • 전기전자학회논문지
    • /
    • 제21권4호
    • /
    • pp.375-380
    • /
    • 2017
  • A differential current-to-time interval converter is presented for current mode sensors. It consists of a ramp voltage generator, a current mode sensor, a reference current source, two current-tunable Schmitt triggers, a one-shot multivibrator, and two logic gates. The design principle is to apply a ramp voltage to each input of the two current-tunable Schmitt triggers whose threshold voltages are proportional to the drain current values of the current mode sensors. A proposed circuit converts a current change in the ISFET biosensor into its equivalent pulse width change. A prototype circuit built using TSMC 0.18 nm CMOS process exhibit a conversion sensitivity amounting to $726.9{\mu}s/pH$ over pH variation range of 2-12 and a linearity error less than ${\pm}0.05%$.

Compact Power-on Reset Circuit Using a Switched Capacitor

  • Seong, Kwang-Su
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권5호
    • /
    • pp.625-631
    • /
    • 2014
  • We propose a compact power-on reset circuit consisting of a switched capacitor, a capacitor, and a Schmitt trigger inverter. A switched capacitor working with a clock signal charges the capacitor. Thus, the voltage across the capacitor is increased toward the supply voltage. The circuit provides a reset pulse until the voltage across the capacitor reaches the high threshold voltage of the Schmitt trigger inverter. The proposed circuit is simple, compact, has no static power consumption, and works for a wide range of power-on rising times. Furthermore, the clock signal is available while the reset pulse is activated. The proposed circuit works for up to 6 s of power-on rising time, and occupies a $60{\times}30{\mu}m^2$ active area.

전류-제어 슈미트 트리거를 이용한 전류-제어 톱니파 발생기 (Current-controllable saw-tooth waveform generators using current-tunable Schmitt trigger)

  • 정원섭;이명호
    • 대한전자공학회논문지SD
    • /
    • 제44권7호통권361호
    • /
    • pp.31-36
    • /
    • 2007
  • 주파수를 직류 바이어스 전류로 제어할 수 있는 톱니파 발생기를 제안하였다. 제안된 발생기는 연산 트랜스컨덕턴스 증폭기 (OTA)를 스위치 소자로 이용하고 있으며, 회로 구성이 간단하면서도 넓은 주파수 스윙 능력을 갖는 특징을 가지고 있다. 발생기 회로를 상용화된 개별 소자들로 구성하여 실험한 결과, 발생기 회로의 전류-대-주파수 전달 특성의 선형성이 우수하고 비교적 낮은 온도 감도를 보인다는 것을 알았다.

ADCL 버퍼를 이용한 단열 논리회로용 AC 전원과 동기화된 저전력 클럭 발생기 설계 (Design of Low-power Clock Generator Synchronized with the AC Power Source Using the ADCL Buffer for Adiabatic Logics)

  • 조승일;김성권;하라다 토모치카;요코야마 미치오
    • 한국전자통신학회논문지
    • /
    • 제7권6호
    • /
    • pp.1301-1308
    • /
    • 2012
  • 본 논문에서는 ADCL(adiabatic dynamic CMOS logic) buffer를 이용한 단열 논리회로용 AC 전원과 동기화된 저전력 클럭 발생기를 제안한다. CMOS 논리회로의 전력 손실을 줄이고 ADCL의 저전력 동작을 위해서, 논리회로의 clock 신호는 AC 전원 신호와 동기화 되어야 한다. 설계된 Schmitt trigger 회로와 ADCL buffer를 사용한 ADCL 주파수 분주기를 이용하여 AC 신호와 단열동작을 위한 clock 신호가 발생된다. 제안된 저전력 클럭 발생기의 소비전력은 3kHz와 10MHz에서 각각 1.181uW와 37.42uW으로 시뮬레이션에서 확인하였다.

주파수 출력을 갖는 MAGFET Hybrid IC (MAGFET Hybrid IC with Frequency Output)

  • 김시헌;이철우;남태철
    • 센서학회지
    • /
    • 제6권3호
    • /
    • pp.194-199
    • /
    • 1997
  • 자기센서가 전압이나 전류의 형태 그대로 출력되는 경우에 발생되는 잡음 유입 및 전압 손실 문제를 개선하기 위하여 소자부는 CMOS공정을 이용하여, 포화영역에서 동작하는 2 drain의 MAGFET을 설계 제작하고, 연산증폭기를 이용한 I-V변환회로, VCO(Voltage Controlled Oscillator)를 만들고 Schmitt trigger에 의한 주파수(Pulse) 변환회로의 시스템부를 하이브릿드 IC로 구성하여 packaging했다. 이 때 자기센서 절대감도는 1.9 V/T, 적감도는 $3.2{\times}10^{4}\;V/A{\cdot}T$ 이었으며 190 kHz/T의 안정된 출력 주파수 특성을 얻을 수 있었다.

  • PDF

새로운 CMOS 전압-제어 발진기 (A New CMOS Voltage-Controlled Oscillator)

  • 정원섭;김홍배;임인기;곽계달
    • 대한전자공학회논문지
    • /
    • 제25권11호
    • /
    • pp.1274-1281
    • /
    • 1988
  • 전압제어 적분기에 기초를 둔 새로운 전압-제어 발진기를 개발했다. 전체 회로는 operational transconductance amplifier(OTA)와 접지된 커패시터로 실현한 전압제어 적분기와, 슈미트 트리거(Schmitt trigger)로 구성된다. 입력제어 전류는 적분기의 적분 시정수를 변화시키고, 이것에 의해 회로의 발진 주파수가 바뀐다. 제어 전압이 0V일때 회로를 12.21KHz에서 발진시킬 경우, -2V에서 2V의 제어 전압 범위에서 전압-주파수의 변환 감도는 2.473Hz/V이고, 최대 직선 오차는 0.68%이다. 저주파에서 100KHz까지의 주파수 범위에서 회로의 주파수 안정도는 약 +250ppm/$^{\circ}$C이다.

  • PDF