• Title/Summary/Keyword: PLL

Search Result 952, Processing Time 0.027 seconds

입력 위상 잡음 억제 및 체배 주파수의 듀티 사이클 보정을 위한 VCO/VCDL 혼용 기반의 다중위상 동기회로 (A Multiphase DLL Based on a Mixed VCO/VCDL for Input Phase Noise Suppression and Duty-Cycle Correction of Multiple Frequencies)

  • 하종찬;위재경;이필수;정원영;송인채
    • 대한전자공학회논문지SD
    • /
    • 제47권11호
    • /
    • pp.13-22
    • /
    • 2010
  • 본 논문은 입력 클록의 고주파 위상 잡음 억제와 정확한 듀티 사이클을 갖는 체배 주파수 생성을 위하여 Voltage-Controlled Oscillator(VCO)/Voltage-Controlled Delay Line(VCDL) 혼용기반의 다중 위상 Delay-Locked Loop(DLL)를 제시한다. 이 제안된 구조에서, 다중 위상 DLL은 혼용 VCO/VCDL의 입력 단에 nMOS 소스 결합 회로 기반의 이중 입력 차동 버퍼를 사용한다. 이것은 고주파 입력 위상 잡음 억제를 위하여 전 대역 통과 필터 특성을 갖는 기존 DLL의 입/출력 위상 전달을 저주파 통과 필터 특성을 갖는 PLL의 입/출력 위상 전달로 쉽게 변환시킬 수 있다. 또한, 제안된 DLL은 추가적인 보정 제어 루프 없이 단지 듀티 사이클 보정 회로와 위상 추적 루프를 이용하여 체배 주파수의 듀티 사이클 에러를 보정할 수 있다. $0.18{\mu}m$ CMOS 공정을 이용한 시뮬레이션 결과에서, 제안된 DLL의 출력 위상 잡음은 800MHz의 입력 위상 잡음을 갖는 1GHz 입력 클록에 대하여 -13dB 이하로 개선된다. 또한, 40%~60%의 듀티 사이클 에러를 갖는 1GHz 동작 주파수에서, 체배 주파수의 듀티 사이클 에러는 2GHz 체배 주파수에서 $50{\pm}1%$이하로 보정된다.

호흡 및 심박수 측정을 위한 비접촉 방식의 CW 바이오 레이더 시스템의 잡음 분석 및 측정 (Noise Analysis and Measurement for a CW Bio-Radar System for Non-Contact Measurement of Heart and Respiration Rate)

  • 장병준;육종관;나원;이문규
    • 한국전자파학회논문지
    • /
    • 제19권9호
    • /
    • pp.1010-1019
    • /
    • 2008
  • 본 논문에서는 호흡 및 심박수 측정을 위한 CW 바이오 레이더 시스템의 잡음을 분석하고, 이 중 위상 잡음에 대한 측정 결과를 제시하였다. 바이오 레이더 시스템은 기존의 무선 통신 방식이나 RFID 시스템과 달리, 수신신호의 주파수 및 반송파 주파수간의 차가 수 Hz에 불과하며, 수신 신호의 레벨 역시 매우 작으므로 위상 잡음을 포함한 모든 잡음원의 영향을 분석하는 것이 매우 중요하다. 본 논문에서는 CW 방식의 바이오 레이더 시스템의 잡음을 시스템의 SNR 측면에서 그 영향을 정량적으로 분석하였고, 분석 결과로부터 송신 안테나와 수신안테나 사이의 누설 전력량에 의한 위상 잡음이 가장 큰 잡음원이 됨을 확인하였으며, 이는 위상 잡음의 거리상관 효과의 함수임을 확인하였다. 따라서 거리 상관 효과에 따른 위상 잡음을 측정하고 이론과 비교하였다. 측정 결과, 본 논문에서 제안한 위상 잡음 측정 방식이 반송파 주파수에 근접한 위상 잡음을 측정할 수 있음을 확인하였다. 이를 통해 50 cm의 인식 거리를 가지며 1 mW의 저출력에서 동작하는 2.4 GHz에서 바이오 레이더 시스템을 PLL 회로 없이 체계적으로 설계할 수 있었다.

Design of a Wide-Frequency-Range, Low-Power Transceiver with Automatic Impedance-Matching Calibration for TV-White-Space Application

  • Lee, DongSoo;Lee, Juri;Park, Hyung-Gu;Choi, JinWook;Park, SangHyeon;Kim, InSeong;Pu, YoungGun;Kim, JaeYoung;Hwang, Keum Cheol;Yang, Youngoo;Seo, Munkyo;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권1호
    • /
    • pp.126-142
    • /
    • 2016
  • This paper presents a wide-frequency-range, low-power transceiver with an automatic impedance-matching calibration for TV-white-space (TVWS) application. The wide-range automatic impedance matching calibration (AIMC) is proposed for the Drive Amplifier (DA) and LNA. The optimal $S_{22}$ and $S_{11}$ matching capacitances are selected in the DA and LNA, respectively. Also, the Single Pole Double Throw (SPDT) switch is integrated to share the antenna and matching network between the transmitter and receiver, thereby minimizing the systemic cost. An N-path filter is proposed to reject the large interferers in the TVWS frequency band. The current-driven mixer with a 25% duty LO generator is designed to achieve the high-gain and low-noise figures; also, the frequency synthesizer is designed to generate the wide-range LO signals, and it is used to implement the FSK modulation with a programmable loop bandwidth for multi-rate communication. The TVWS transceiver is implemented in $0.13{\mu}m$, 1-poly, 6-metal CMOS technology. The die area of the transceiver is $4mm{\times}3mm$. The power consumption levels of the transmitter and receiver are 64.35 mW and 39.8 mW, respectively, when the output-power level of the transmitter is +10 dBm at a supply voltage of 3.3 V. The phase noise of the PLL output at Band 2 is -128.3 dBc/Hz with a 1 MHz offset.

고속 저전력 D-플립플롭을 이용한 프리스케일러 설계 (A Design of Prescaler with High-Speed and Low-Power D-Flip Flops)

  • 박경순;서해준;윤상일;조태원
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.43-52
    • /
    • 2005
  • 프리스케일러는 PLL(Phase Locked Loop)의 동작속도를 결정하는 중요한 부분으로서 저전력의 요구조건 또한 만족해야 한다. 따라서 프리스케일러에 적용되는 TSPC(True single pulse clocked) D-플립플롭의 설계가 중요하다. 기존의 TSPC D-플런플롭은 출력단의 글리치(glitch) 문제와 클럭의 프리차지(precharge)구간에서 내부노드의 불필요한 방전으로 인한 소비전력이 증가하는 단점이 있다. 본 논문에서는 프리차지와 방전을 위한 클럭 트랜지스터 패스를 공유함으로서 클럭 트랜지스터의 수를 감소시켰고, 입력 단에 PMOS 트랜지스터를 추가하여 프리차지 구간동안의 불필요한 방전을 차단함으로서 소비전력을 최소화하였다. 또한 출력 단에 mos 트랜지스터를 추가함으로서 글리치 문제를 제거했고, 안정적인 동작을 하는 TSPC D-플립플롭을 제안하였다. 제안된 D-플립플롭을 프리스케일러에 적용시켜 검증한 결과 3.3V에서의 최대동작주파수는 2.92GHz, 소비전력은 10.61mw로 기존의 회로$^[6]$와 비교하였을 때 PDP(Power-Delay-Product) 측면에서 $45.4\%$의 개선된 결과를 얻었다.

수소첨가에 따른 옥수수유의 트리글리세리드 분자종 및 이화학적 특성의 변화 (Changes in the Physicochemical Characteristics and Triglyceride Molecular Species of Corn oil during Hydrogenation)

  • 김현위;차익수;김진호;김현석;박기문;손세형
    • 한국식품과학회지
    • /
    • 제25권6호
    • /
    • pp.637-642
    • /
    • 1993
  • 반응온도 $180^{\circ}C$, 수소압력 $2.0{\pm}0.3bar$, 니켈촉매량 0.048%(Ni/oil by wt.), 교반속도 300rpm 조건하에서 수소첨가하면서 시간별로 얻은 옥수수 수소첨가유의 트리글리세리드 분자종 조성의 변화 및 이화학적 항수의 변화를 연구하였다. 시간에 따른 요드값 감소율로 표현되는 수소첨가반응의 효율은 1차 반응으로 진행 되었으며, K>0.01 이었다. 요드값 감소율이 39.9%였던 수소첨가 30분 경과시 18 : 1 생성이 최고치(77.06%)였고, 그후로 18 : 1은 감소하고 18 : 0는 증가하였다. 트리글리세리드 조성의 변화에 있어서는 수소첨가가 진행됨에 따라 PLO, PLL, OLO는 30분만에 제거되었으며, OLL, LLL은 10분만에 급격히 감소하고 이후 서서히 제거되었다. 반면, POO, PLS 등의 CN52와 OOO, SLO 등의 CN54는 30분까지 크게 증가하고 이후 거의 일정하였다. 녹는점은 수소첨가 20분경과시 $27.8^{\circ}C$, 60분경과시 $44.1^{\circ}C$였고, 트란스산은 40분에 46.8%로 최고치를 나타내다가 이후 미약하게 감소하였다. 수소첨가시간의 경과에 따라 고체지함량은 증가하였다. 상기의 결과로 부터 본 실험의 수소첨가조건은 이중결합이 많은 불포화지방산부터 순차적으로 수소첨가되고, 트란스이성체 형성이 활발히 진행되는 선택적 조건임을 확인하였다. 이와같은 유지의 수식기술에 따라 생성된 수소첨가유는 여러 유지제품 생산에 적용되리라 사료한다.

  • PDF

DisplayPort적용을 위한 대역 확산 클록 발생기 설계 (Design of a Spread Spectrum Clock Generator for DisplayPort)

  • 이현철;김태호;이승원;강진구
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.68-73
    • /
    • 2009
  • 본 논문에서는 CMOS 회로를 이용하여 디스플레이포트(DisplayPort)에 사용 가능한 스프레드 스펙트럼 클록 발생기(SSCG)를 제안하고 구현하였다. 스프레드 스펙트럼 클록 발생기를 1-1 MASH 시그마-델타 변조기(Sigma-delta modular)를 이용한 분수형 분주기를 사용하여 분주비를 변화시켜 확산시키는 구조를 사용하였다. MASH 1-1 시그마-델타 변조기를 사용하게 되면 회로구성이 용이해지고 면적일 줄일 수 있는 장점이 있다. 시그마 델타 변조기를 이용한 스프레드스펙트럼 생성기의 장점은 확산비율과 변조율을 시그마 델타 변조기의 입력 값을 변조하여 정확하게 조절할 수 있다는 것이다. 확산비율과 변조율은 디스플레이포트 표준 스펙에 만족되도록 설계하였고, 디스플레이포트 링크심볼클록인 270MHz/162MHz 듀얼 모드 클록에서도 만족하도록 설계하였다. 그리고 변조파형은 33KHz의 삼각파의 형태를 취하고 있고, 0.25%의 다운스프레드 스펙트럼 클록이 발생한다. 스프레드 스펙트럼 클록 발생기의 세부 설계블록들은 모두 풀커스텀 방식으로 설계하였다. 또한 0.18$\mu$m 1P-6M CMOS 공정을 사용하여 설계 및 제작되었으며, 레이아웃 된 전체 블록의 면적은 0.620mm $\times$ 0.780mm이었다. 칩 측정결과 디스플레이포트 동작기준을 잘 만족함을 보였다.

Band-III T-DMB/DAB 모바일 TV용 저전력 CMOS RF 튜너 칩 설계 (Design of a Fully Integrated Low Power CMOS RF Tuner Chip for Band-III T-DMB/DAB Mobile TV Applications)

  • 김성도;오승엽
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.443-451
    • /
    • 2010
  • 본 논문에서는 Band-III 지상파 디지털 멀티미디어 방송 수신용 저전력 CMOS RF 튜너 칩에 대해 기술한다. 제안된 RF 튜너 칩은 저전력의 소형 휴대단말기 개발에 적합한 Low-IF 수신 구조로 설계되었으며, 174~240 MHz의 RF 방송 신호를 수신하여 1.536 MHz 대역폭의 2.048 MHz IF 신호를 출력한다. RF 튜너 칩은 저잡음 증폭기, 이미지 신호 제거 믹스, 채널 필터, LC-VCO, PLL과 Band-gap 기준 전압 생성기 등의 모든 수신부 기능 블록들을 포함하고 있으며, 0.18 um RF CMOS 기술을 이용하여 단일 칩으로 제작되었다. 또한 전력 소모를 줄이기 위한 4단계 이득 가변이 가능한 저잡음 증폭기를 제안하였으며, Schmoock's 선형화 기법과 Current bleeding 회로 등을 이용하여 수신 성능을 개선하였다. 제작된 RF 튜너 칩의 이득 제어 범위는 -25~+88 dB, 잡음 특성(NF)은 Band-III 전체 대역에서 약 4.02~5.13 dB, 선형 특성(IIP3)은 약 +2.3 dBm 그리고 이미지 신호 제거비는 최대 63.4 dB로 측정되었다. 총 전력 소모는 1.8 V 단일 전원에서 약 54 mW로 우수하며, 칩 면적은 약 $3.0{\times}2.5mm^2$이다.

고속 추적 특성을 위한 디지털 역지향성 배열 안테나 시스템 설계와 특성 평가 (System Design and Evaluation of Digital Retrodirective Array Antenna for High Speed Tracking Performance)

  • 김소라;유흥균
    • 한국통신학회논문지
    • /
    • 제38A권8호
    • /
    • pp.623-628
    • /
    • 2013
  • 역지향성 배열 안테나 시스템은 기존의 빔형성 기술들에 비하여 복잡도가 낮고 간단하여 시스템 동작 속도가 빠르다. 따라서 고속이동체 환경에서의 빔추적에 용이하다. 하지만 역지향성 배열 안테나는 다중경로 환경 또는 다중 사용자 신호에 따른 AOA(anle of arrival) 추정에 어려움이 있다. 이러한 AOA 추정의 불확실성을 개선 하기 위해 MUSIC 알고리즘과 결합한 디지털 역지향성 배열 안테나 시스템을 제안한다. 본 논문에서는 위상을 추정하는 디지털 PLL 하나를 통하여 위상을 찾는 디지털 역지향성 배열 안테나 시스템을 설계하며 시속 300Km/h의 속도의 이동체를 송수신 거리 100m일때, 원 경로를 따라 움직이는 환경에서의 역지향성 배열 안테나 시스템의 성능을 확인하였고, 다중경로 환경을 고려 하였을 때 시스템의 성능 또한 확인하였다. 고속 추적 모델에 따라AOA를 추적한 결과 10dB의 SNR에서는 오차크기의 평균이 $4.2^{\circ}$, SNR이 20dB인 경우에는 오차크기 평균이 $1.3^{\circ}$이다.

Subharmonic Injection Locking 방법을 이용한 X-Band 주파수 합성기 설계 (The Design of a X-Band Frequency Synthesizer using the Subharmonic Injection Locking Method)

  • 김지혜;윤상원
    • 한국전자파학회논문지
    • /
    • 제15권2호
    • /
    • pp.152-158
    • /
    • 2004
  • Subharmonic injection locking 방식을 이용하여 디지털 위성방송 시스템의 신호원으로 사용될 수 있는 낮은 위상 잡음과 우수한 전력 효율을 갖는 X-band 주파수 합성기를 설계, 제작하였다. 주파수 합성기는 위상 고정 발진기의 역할과 동시에 고조파 발생기로 동작하는 1.75 GHz의 주 발진기(master발진기)와 10.5 GHz 부 발진기(slave 발진기)로 구성되어 있다. PLL 방법을 적용하여 구성된 1.75 GHz 주 발진기는 능동부를 형성하는 트랜지스터와 버퍼 증폭기의 역할을 하는 BJT 트랜지스터를 직렬 연결하여 사용하였는데 첫 단은 위상고정 발진기의 역할을 하고 둘째 단은 45 GHz의 차단 주파수(cutoff frequency)를 갖는BJT를 사용함으로써 고조파 발생기로 동작하게 하여 안정적으로 Injection Locking 될 수 있도록 인가될 신호인 6차 고조파의 크기를 충분히 크게 발생시키도록 하였다. 고조파 발생기로부터 발생한 6차 고조파는 뒤에 위치한 약 45 dB 이득을 갖는 증폭기로 동작하는 부 발진기에 인가되어 Injection Locking 된다. 이러한 특성을 갖는 회로 구조를 이용하여, ILO 방식을 이용함으로 얻는 간단한 회로 구조와 낮은 위상 잡음 특성은 물론 보다 우수한 전력 효율을 갖는 10.5 GHz 주파수 합성기를 설계 제작하였다. 제작된 10.5 GHz 주파수 합성기는 7.4 V/49 mA,-0.5 V/4 mA의 전력 소모와 4.53 dBm의 출력 전력, 그리고 10 kHz와 100 kHz 이격 주파수에서 각각 -95.09 dBc/Hz와-108.90 dBc/Hz의 위상 잡음 특성을 얻었다.

주파수 전압 변환을 이용한 듀얼 모드 벅 변환기 모드 제어 설계 (Mode Control Design of Dual Buck Converter Using Variable Frequency to Voltage Converter)

  • 이태헌;김종구;소진우;윤광섭
    • 한국통신학회논문지
    • /
    • 제42권4호
    • /
    • pp.864-870
    • /
    • 2017
  • 본 논문은 넓은 부하 전류를 요구하는 휴대 기기에서 사용될 목적으로 주파수 전압 변환을 이용하여 모드 제어 가능한 듀얼 모드 벅 변환기를 설명한다. 기존의 히스테스테릭 벅 변환기의 문제인 저 부하에서의 PLL 보상 및 효율 저하를 제안하는 듀얼 벅 변환기의 개선된 PFM 모드를 통해 해결한다. 또한 기존의 듀얼 모드 벅 변환기의 주요 회로인 모드 제어기에서의 부하 변화 감지의 어려움과 느린 모드 전환 속도를 제안하는 모드 제어기로 개선 시킨다. 제안하는 모드 제어기는 최소 1.5us의 모드 전환 시간을 가진다. 제안하는 DC-DC 벅 변환기는 $0.18{\mu}m$ CMOS 공정에서 설계하였으며 칩 면적은 $1.38mm{\times}1.37mm$이다. 기생 소자를 포함한 인덕터와 커패시터를 고려한 후 모의실험 결과는 1~500mA의 부하 전류 범위에서 입력 전압을 2.7~3.3V를 가지며 PFM 모드는 65mV이내, 히스테리틱 모드에서는 고정된 스위칭 주파수 상태에서 16mV의 출력 리플 전압을 가지는 1.2V의 출력 전압을 생성한다. 제안하는 듀얼 모드 벅 변환기의 최대 효율은 80mA에서 95%를 나타내며 해당 전체 부하 범위에서 85% 이상의 효율을 지닌다.