• 제목/요약/키워드: Optical Phase Locked Loop

검색결과 30건 처리시간 0.02초

622Mbps급 광 통신망용 버스트모드 클럭/데이터 복원회로 설계 (Design of Clock and Data Recovery Circuit for 622Mbps Optical Network)

  • 문성용;이성철;문규
    • 대한전자공학회논문지SD
    • /
    • 제46권2호
    • /
    • pp.57-63
    • /
    • 2009
  • 본 논문에서는 빠른 Acquisition time을 갖는 새로운 구조의 수동형 광 통신망에서 쓰이는 버스트 모드 수신기용 622Mbps급 클럭/데이터 복원회로를 제안하고, 이를 구현하였다. 제안된 회로는 CDR(Clock and Data Recovery) 블록과 PLL(Phase Locked Loop) 블록으로 나뉘며, CDR 블록은 클럭이 입력 데이터에 연동되어 지터가 내제된 입력 데이터에도 항상 최적의 샘플링 시점을 갖도록 설계하였다. PLL블록은 Multi-phase generation VCO를 통해 위상이 서로 다른 8개의 클럭을 CDR블록에 제공한다. 제안된 회로는 $0.35{\mu}m$ CMOS 공정을 이용하여 설계 및 레이아웃을 하였고, 시뮬레이션을 위해 $2^7-1$ PRBS 입력데이터를 사용하였다. 시뮬레이션 결과 Peak-to-Peak 지터는 17ps의 복원된 데이터 지터 특성을 가지며, 입력된 데이터는 손실 없이 복원하는 것을 확인하였다.

비선형 Loop Mirror 방식을 이용한 '8'자 고리형 Erbium 광섬유 레이저의 수동형 모드 록킹 (Passive Mode Locking of Figure '8' Type Erbium-doped Fiber Ring Laser Using Nonlinear Loop Mirror)

  • 박희갑
    • 한국광학회지
    • /
    • 제4권3호
    • /
    • pp.330-337
    • /
    • 1993
  • Erbium이 첨가된 광섬유를 이득 매질로 하여 광섬유 loop mirror가 포함된 '8' 자 형태의 고리형 광섬유 레이저를 구성하였다. Loop mirror내의 양방향으로 진행하는 두 광파간의 비선형적 위상차로 인하여 loop mirror의 투과율이 입사광 강도에 의존함으로써 수동형의 모드록킹이 가능하였으며, 외부 perturbation 이나 변조소자의 도움없이도 공진기내의 편광조절기만의 조절에 의해 모드록킹ㅇ르 시작시킬 수 있었다. 또한 모드록킹에 의한 펄스 출력 파형을 비선형 loop mirror의 투과특숭과 관련하여 고찰하여 보았다.

  • PDF

클락 유지 기능을 가지는 위상 고정 루프를 사용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of a 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with the Clock-Hold Function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회논문지
    • /
    • 제17권2호
    • /
    • pp.171-177
    • /
    • 2006
  • 클락 유지 기능을 가지는 저가의 고성능 40 Gb/s 클락 복원기를 위상 고정 루프를 적용하여 설계 및 제작하였다. 클락 복원기는 클락 추출기, RF 믹서, 주파수 판별기, 위상 변환기, 클락 유지 회로로 구성되어 있다. 추출된 40 GHz 클락은 10 GHz 유전체 공진 발진기와 위상이 동기된다. 위상 고정 루프를 사용한 클락 복원기는 기존의 유전체 공진 필터를 사용한 개방형 클락 복원기에 비해 클락의 안정성과 지터 특성이 크게 향상되었다. 측정된 지터의 실효치는 230 fs였다. 또한 입력 신호가 끊어질 경우, 유지 회로에 의해 연속적인 클락 유지가 가능하였다.

수동 광 가입자망에서의 위상고정루프를 이용한 버스트모드 클럭/데이터 복원회로 (Burst-mode Clock and Data Recovery Circuit in Passive Optical Network Implemented with a Phase-locked Loop)

  • 이성철;문성용;문규
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.21-26
    • /
    • 2008
  • 본 논문에서는 Instantaneous locking 특성을 갖는 새로운 구조의 수동형 광가입자망용 622Mbps급 버스트모드 클럭/데이터 복원회로를 제안하고, 이를 구현하였다. 이 회로는 고속 클럭신호를 발생하는 위상고정루프 와 버스트모드에서의 클럭/데이터 복원회로 두 개의 블럭으로 구성되어 있다. 클럭/데이터 복원회로 에서는 위상고정루프의 클럭을 지연소자를 통해 7개의 서로 다른 클럭신호로 발생시킨다. 이 경우 광가입자망에 지터를 가지고 있는 신호가 입력되어도 항상 데이터의 중앙에 클럭이 정렬되도록 조정하여 최적의 샘플링 시점에서 데이터를 복원하게 된다. 제안한 구조에 대한 검증을 위하여 0.35umn-well CMOS 공정을 이용하여 회로의 동작을 확인하였다.

헤테로다인 광 위상 고정 루프 연구 (A Study on the Heterodyned Optical Phase Locked Loop)

  • 유강희
    • 한국전자파학회논문지
    • /
    • 제18권10호
    • /
    • pp.1163-1171
    • /
    • 2007
  • 본 논문에서는 OPLL의 기술적 구성 요소인 주파수 및 위상 차이 검출기, 루프 여파기, VCO 반도체 레이저의 위상 잡음 설계에 대하여 이론적으로 검토하였으며, 설계 파라미터들을 도출하였다. 계산된 파라미터들로 구현한 설계 및 실험 결과, 주파수 및 위상 검출기는 헤테로다인된 차이 주파수와 1.5 GHz 기준 주파수 사이의 에러 성분을 이론식에 맞게 추출하였으며, 주파수 및 위상 고정 범위는 ${\pm}150MHz$이었다. 본 논문은 헤테로다인 위상 고정 루프 구현에 대한 설계 및 실험 결과를 기술하였다.

초고속 광시분할 다중시스템의 DEMUX용 40GHz 위상 동기 회로 (40 GHz optical phase lock loop circuit for ultrahigh speed optical time division demultiplexing system)

  • 김동환
    • 한국광학회지
    • /
    • 제11권5호
    • /
    • pp.330-334
    • /
    • 2000
  • 40 Gbit/s 속도의 시분할 다중화(OTDM)된 광펄스 신호열로부터 반도체 광증폭기의 4광파 혼합 신호에 포함된 위상정보를 이용하여 10GHz로 위상 동기된 진동자 신호를 추출하였다. 제작된 위상 동기 회로는 5시간이상 안정되게 동작되었고, 위상 동기 주파수의 작동범위는 입력 광펄스의 기본 주파수의 10KHz 이내로 측정되었다.

  • PDF

10Gb/s FPLL 방식 클럭/데이터 재생회로 설계 및 제작 (Design and Fabrication of 10Gb/s FPLL Clock and Data Regeneration Circuit)

  • 송재호;유태환;박창수
    • 전자공학회논문지S
    • /
    • 제35S권12호
    • /
    • pp.1-7
    • /
    • 1998
  • 본 논문에서는 10Gb/s 클럭/데이터 재생회로의 설계와 제작된 특성에 대해 기술한다. 회로는 알루미나 기판 위에 고속 IC와 초고주파 회로를 이용하여 구현하였다. 주파수와 위상 잠금(frequency and phase locked loop)을 위해 quadri-correlation 방법을 이용하였다. 주파수 잠금 범위는 150MHz 였으며 발생된 rms 지터는 1.0ps 이하였다. 이러한 클럭/데이터 재생회로를 10Gb/s광수신기에 적용하여 동작특성을 확인할 수 있었다.

  • PDF

고분해능 FMCW LiDAR 센서 구성을 위한 광대역 주파수변조 레이저 개발 (Development of Wideband Frequency Modulated Laser for High Resolution FMCW LiDAR Sensor)

  • 라종필;최지은
    • 한국전자통신학회논문지
    • /
    • 제18권6호
    • /
    • pp.1023-1030
    • /
    • 2023
  • 본 논문은 눈, 비, 안개 등 열악한 운용환경에도 강건한 표적검출 특성을 가지는 FMCW LiDAR에 대해서 기술하고 있다. 특히 FMCW LiDAR의 거리 해상도, 가간섭거리 및 최대측정거리 성능에 직접적으로 영향을 미치는 주파수변조레이저의 성능개선에 대해 기술하고 있다. 불평형 Mach-Zehnder 레이저간섭계를 활용하여, 레이저의 발진주파수의 변화율을 실시간 측정하고, 주파수변조 오차를 보정하는 광학식 위상동기루프 기술을 이용한 주파수변조 방법에 대해 기술하였다. 가간섭거리가 긴 레이저 광원을 발진하기 위해 확장공진기형 레이저다이오드를 적용하였으며, 레이저에서 발진되는 주파수 측정을 위해 광집적회로 구조의 레이저간섭계를 적용하였다. 개발된 FMCW LiDAR의 대역폭과 거리해상도는 각각 10.045GHz와 0.84mm로 측정되었다.

9.2 GHz 주파수 차ol로 Phase Locking된 두 다이오드 레이저의 특성 조사 (Characteristics of two Extended-Cavity Diode Lasers phase locked with 9.2 GHz frequency offset)

  • 인민교;박연수;조혁;신은주;권택용;유대혁;이호성;박상언
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2002년도 하계학술발표회
    • /
    • pp.68-69
    • /
    • 2002
  • 두 대의 결맞은 레이저는 원자의 고분해 분광이나 광통신 등의 여러 분야에서 응용이 가능하다. 본 연구에서는 세슘 원자분수 주파수표준기와 저속 원자빔 주파수표준기에서 원자의 속도 선택 실험에 사용하기 위한 9.2 GHz의 주파수 차이를 가지는 두 대의 결맞은 레이저를 제작하였다. 결맞은 레이저는 주입 잠금(injection locking)이나 위상 잠금 회로(phase locking loop)를 이용하여 만들 수 있다. (중략)

  • PDF

2-5 Gb/s 클럭-데이터 복원기를 위한 위상 비교기 설계 연구 (A Design Study of Phase Detectors for the 2.5 Gb/s Clock and Data Recovery Circuit)

  • 이영미;우동식;유상대;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2002년도 종합학술발표회 논문집 Vol.12 No.1
    • /
    • pp.394-397
    • /
    • 2002
  • A design study of phase detectors for the 2.5 Gb/s CDR circuit using a standard 0.18-${\mu}{\textrm}{m}$ CMOS process has been performed. The targeted CDR is based on the phase-locked loop and thus it consists of a phase detector, a charge pump, a LPF, and a VCO. For high frequency operation of 2.5 Gb/s, phase detector and charge pump, which accurately compare phase errors to reduce clock jitter, are critical for designing a reliable CDR circuit. As a phase detector, the Hogge phase detector is selected but two transistors are added to improve the performance of the D-F/F. The charge pump was also designed to be placed indirectly input and output.

  • PDF