• 제목/요약/키워드: Low phase-noise

검색결과 612건 처리시간 0.027초

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

A Dual-Mode 2.4-GHz CMOS Transceiver for High-Rate Bluetooth Systems

  • Hyun, Seok-Bong;Tak, Geum-Young;Kim, Sun-Hee;Kim, Byung-Jo;Ko, Jin-Ho;Park, Seong-Su
    • ETRI Journal
    • /
    • 제26권3호
    • /
    • pp.229-240
    • /
    • 2004
  • This paper reports on our development of a dual-mode transceiver for a CMOS high-rate Bluetooth system-onchip solution. The transceiver includes most of the radio building blocks such as an active complex filter, a Gaussian frequency shift keying (GFSK) demodulator, a variable gain amplifier (VGA), a dc offset cancellation circuit, a quadrature local oscillator (LO) generator, and an RF front-end. It is designed for both the normal-rate Bluetooth with an instantaneous bit rate of 1 Mb/s and the high-rate Bluetooth of up to 12 Mb/s. The receiver employs a dualconversion combined with a baseband dual-path architecture for resolving many problems such as flicker noise, dc offset, and power consumption of the dual-mode system. The transceiver requires none of the external image-rejection and intermediate frequency (IF) channel filters by using an LO of 1.6 GHz and the fifth order onchip filters. The chip is fabricated on a $6.5-mm^{2}$ die using a standard $0.25-{\mu}m$ CMOS technology. Experimental results show an in-band image-rejection ratio of 40 dB, an IIP3 of -5 dBm, and a sensitivity of -77 dBm for the Bluetooth mode when the losses from the external components are compensated. It consumes 42 mA in receive ${\pi}/4-diffrential$ quadrature phase-shift keying $({\pi}/4-DQPSK)$ mode of 8 Mb/s, 35 mA in receive GFSK mode of 1 Mb/s, and 32 mA in transmit mode from a 2.5-V supply. These results indicate that the architecture and circuits are adaptable to the implementation of a low-cost, multi-mode, high-speed wireless personal area network.

  • PDF

새로운 구조를 갖는 CMOS 자동증폭회로 설계 (Design of a New CMOS Differential Amplifier Circuit)

  • 방준호;조성익;김동용;김형갑
    • 한국통신학회논문지
    • /
    • 제18권6호
    • /
    • pp.854-862
    • /
    • 1993
  • CMOS아날로그 및 아날로그 디지탈시스템은 여러 개의 기본회로로 구성되어지며 그중에서도 증폭회로 부분은 시스템의 성능을 결정할 수도 있는 중요한 블럭중에 하나이다. 증폭회로는 시스템에서 사용되어지는 용도에 따라서 여러가지 구조(고이득, 저전력, 고속회로등)를 가지며 이러한 증폭회로를 설계하기 위하여 증폭기내의 입력증폭단의 설계 방법도 다양하다. 본 논문에서는 CMOS 상보형 차동이득 구조를 갖는 새로운 형태의 입력 차동증폭 회로를 제안하였다. 제안된 회로는 CMOS 상보형 회로에 의하여 고이득 특성을 가지며, 바이어스 전류를 내부적으로 공급하여 전체 시스템 구성시, 바이어스회로를 구성하기 위한 트랜지스터의 수를 줄일 수 있다. 이 회로를 표준 $1.5{\mu}m$ 공정파라메타를 이용한 SPICE 시뮬레이션을 통하여 광범위하게 이용되고 있는 CMOS 차동증폭 회로와 비교해 본 결과, 오프셋, 위상마진등의 특성이 그대로 유지된 상태에서 이득이 배가 되었다. 또한 제안된 회로를 이용하여 높은 출력스윙(-4.5V-+4.5V)과 함께 7nsec(CL-1pF) 이하의 세틀링시간을 갖을 수 있는 CMOS비교기를 설계하였다.

  • PDF

MEMS 기술을 이용한 Q-band MIMIC 발진기의 설계 및 제작 (Design and fabrication of Q-band MIMIC oscillator using the MEMS technology)

  • 백태종;이문교;임병옥;김성찬;이복형;안단;신동훈;박형무;이진구
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.335-338
    • /
    • 2004
  • We suggest Q-band MEMS MIMIC (Millimeter wave Monolithic Integrated Circuit) HEMT Oscillator using DAML (Dielectric-supported Airgapped Mcrostrip Line) structure. We elevated the signal lines from the substrate using dielectric post, in order to reduce the substrate dielectric loss and obtain low losses at millimeter-wave frequency. These DAML are composed with heist of $10\;{\mu}m$ and post size with $20\;{\mu}m\;{\times}\;20\;{\mu}m$. The MEMS oscillator was successfully integrated by the process of $0.1\;{\mu}m$ GaAs PHEMTs, CPW transmission line and DAML. The phase noise characteristic of the MEMS oscillator was improved more than 7.5 dBc/Hz at a 1 MHz offset frequency than that of the CPW oscillator And the high output power of 7.5 dBm was measured at 34.4 GHz.

  • PDF

위성 DMB 중계기용 클럭 재생 모듈 설계 및 제작 (Design and Fabrication of Clock Recovery Module for Gap Filter of Satellite DMB)

  • 홍순영;신영섭;홍성용
    • 한국전자파학회논문지
    • /
    • 제18권4호
    • /
    • pp.423-429
    • /
    • 2007
  • 위성 DMB용 중계기는 위성으로부터 수신된 2.304 MHz의 기준 신호를 이용하여 10 MHz의 클럭 신호를 재생하여 시스템 동기 신호로 사용한다. 본 논문에서는 기준 신호가 잡음에 의해 흔들리거나 끊기더라도 안정된 신호를 재생할 수 있는 클럭 재생 모듈을 제안하였다. 제안된 모듈은 기존 방식에 비해 저가로 구현이 가능하며, 정기적인 주파수 조정이 필요 없는 장점이 있다. 본 논문에서는 클럭 재생용 IC를 CPLD를 이용하여 구현하였고, lock time을 짧게 하면서 동시에 출력 주파수의 hold over 시간을 늘리기 위해 새로운 루프 필터를 적용하였다. 제작된 모듈은 출력 주파수의 안정도가 0.01 ppm 이내일 경우 hold over 시간이 11초, 출력 전력은 -0.66 dBm, 위상잡음은 100 Hz 오프셋에서 -113 dBc/Hz로 측정되었다.

LLR 기반 블록 터보 부호의 연판정 복호 알고리즘 일반화 (LLR Based Generalization of Soft Decision Iterative Decoding Algorithms for Block Turbo Codes)

  • 임현호;권경훈;허준
    • 방송공학회논문지
    • /
    • 제16권6호
    • /
    • pp.1026-1035
    • /
    • 2011
  • 본 논문은 기존 블록 터보 부호의 SISO(Soft-input Soft-output) 기반 반복 복호 알고리즘의 일반화 및 활용에 대한 연구를 다루고 있다. R. M. Pyndiah는 AWGN 채널(Additive White Gaussian Noise Channel)에서 2차원 Linear Block Code(선형 블록 부호, LBC) 결합으로 구성된 Product 부호의 SISO 반복 복호 방식을 제안했으며, 이를 블록 터보 부호라 하였다. 블록 터보 부호의 SISO 복호방식은 SIHO(Soft-input Hard-output) 복호 방식인 Chase 알고리즘의 부호 판정을 기반으로 연판정 정보를 생성 후 전달하여 반복적인 복호를 수행한다. 블록 터보 부호는 AWGN 채널에서 높은 Code-rate(부호율)의 Product 부호에 대해 적은 SISO 복호 반복만으로도 샤논 한계에 근접하는 우수한 성능을 보여준다. 본 논문에서는 BPSK(Binary Phase Shift Keying) 변조와 AWGN 채널 전송을 가정한 기존 블록 터보 부호 복호 알고리즘을 채널 출력의 LLR(Log-likelihood Ratio)에 기반한 알고리즘으로 일반화하고, LDPC(Low-density Parity Check) 부호와 블록 터보 부호의 직렬 결합 구조에서 일반화된 알고리즘 활용 예를 제시한다.

전자 전단 간섭법을 이용한 압력용기의 내부결함 측정에 관한 연구(I) (A Study on Measurement of Internal Defects of Pressure Vessel by Digital Shearography(I))

  • 강영준;박낙규;유원재;김경석
    • 비파괴검사학회지
    • /
    • 제22권4호
    • /
    • pp.393-401
    • /
    • 2002
  • 원자력 발전소나 화학공장 등에서 사용되는 보편적인 부재중 하나인 압력배관은 사용중에 내부에 부식 등의 원인으로 결함이 발생되어 구조적 강도나 안전에 문제를 야기한다. 따라서, 이런 결함의 검출은 중요한 문제이다. 현재 신뢰성이 인정되어 사용되는 기존의 비파괴검사법으로는 초음파 X선 그리고 와전류에 의한 방법 등이 있다. 그렇지만 이러한 방법들은 검사하고자 하는 대상과 거의 접촉에 가까운 형태로 검사가 진행되고 있으며, 결함은 넓은 영역에 걸쳐 한번에 검출되지 못하고 탐촉자나 필름이 위치하는 부분으로 검사영역이 한정되는 단점이 있다. 그래서 검사에 많은 시간과 경비가 소모되고 있다. 본 연구에서는 이러한 단점들을 극복할 수 있는 레이저를 이용한 전자 전단 간섭법으로 결함을 측정하였다. 그리하여 압력용기의 내부에 존재하는 다양한 결함의 유무와 결함의 방향을 변위구배를 나타내는 간섭무늬로 검출하고, 검출된 결함에 위상 이동법을 적용하여 정량적으로 측정할 수 있었다. 본 연구는 두 편으로 구성된다. 그 첫 번째는 전자 전단 간섭법을 이용한 압력용기의 내부결함 검출에 관한 연구이고, 두 번째는 그 측정시스템의 오차분석에 관한 연구로 구성되어 있다.

DCSK 카오스 변조를 이용한 디지털 통신 시스템의 설계 (Design of digital communication systems using DCSK chaotic modulation)

  • 장은영
    • 한국전자통신학회논문지
    • /
    • 제10권5호
    • /
    • pp.565-570
    • /
    • 2015
  • 확산 스펙트럼 통신은 낮은 도청확률과 작은 잡음 채널의 영향 때문에 많은 시스템에서 사용이 증가하고 있다. 기존의 디지털 확산 스펙트럼 시스템의 한계 중 하나는 동기 코드 확산에 대한 필요성이다. 카오스 통신 시스템은 동기 없이 구현 할 수 있고 보안성도 우수하며 간단한 송수신기 구조로 디지털 확산 스펙트럼 통신에 많이 사용하고 있다. 본 논문에서는 카오스 신호를 디지털 통신시스템에 사용하기 위해 디지털 변복조의 반송파 대신 사용하였으며 여러 가지의 카오스 변조 방식들 중에서 차동 CSK(Differential Chaos Shift Keying) 사용한다. DCSK 복조기는 카오스 신호 위상을 복구 할 필요 없이 데이터를 감지하기 때문에 효율적이다. 또한 Matlab/Simulink를 이용하여 DCSK 변조기 및 복조기의 설계하고 성능을 분석하고 송신신호의 수신 신호를 비교하여 송수신 신호가 같은 것을 확인하고 확산 인자에 따른 BER의 성능을 평가한다.

서브-1V 직렬공진 바렉터 통합형 평형 공통 게이트와 공통 드레인 콜피츠 전압제어 발진기의 탱크 발진전압에 대한 해석 (Analysis of Tank Oscillation Voltages of Sub-1V Series Tuned Varactor-Incorporating Balanced Common-Gate and Common-Drain Colpitts-VCO)

  • 전만영
    • 한국전자통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.761-766
    • /
    • 2014
  • 본 연구는 1 V 미만 전원 전압에서 동작 가능한 직렬공진 바렉터 통합형 평형 공통 게이트 콜피츠 전압제어 발진기와 직렬공진 바렉터 통합형 평형 공통 드레인 콜피츠 전압제어 발진기의 탱크회로에서 나타나는 발진전압에 대한 해석적 연구를 수행하고 이를 시뮬레이션에 의해 확인한다. 해석적 연구의 결과는 직렬공진 바렉터 통합형 평형 공통 게이트 콜피츠 전압제어 발진기가 직렬공진 바렉터 통합형 평형 공통 드레인 콜피츠 전압제어 발진기보다 더 큰 발진전압을 탱크회로에 유도할 수 있으며 따라서 저 위상 잡음 발진에 보다 더 적합한 발진기임을 밝혀준다.

전기설비의 고조파 진단을 위한 전력품질 측정시스템의 개발 (Development of Power Quality Measurement System for Harmonics Diagnosis of Electrical Equipment)

  • 유재근;이상익;전정채
    • 조명전기설비학회논문지
    • /
    • 제17권6호
    • /
    • pp.130-137
    • /
    • 2003
  • 고조파에 의한 전력품질저하로 인해 전기설비의 성능저하, 소음, 진동 등의 장해현상이 발생한다. 또한 앞으로 에너지 이용 효율을 높이기 위한 대책으로 반도체 회로를 사용하는 에너지 절약장치가 널리 보급되고, 전동기 속도 제어장치, 에너지 저장장치 등 에너지 변환장치의 사용이 증가될 전망이어서 고조파의 발생은 필연적이며 그 문제점은 심각하게 대두될 것이다. 이러한 고조파에 의한 장애를 해결하기 위해서는 전압, 전류, 전력, 역률, 고조파 차수별 성분 및 고조파 총합 왜형률 등의 정확한 전력품질을 측정하고 분석할 필요가 있다. 본 연구에서는 이러한 고조파 관련 전력품질을 측정하고 분석할 수 있는 저가형 측정시스템을 개발하였으며 3상 4선식 계통에서 전력품질을 측정하고 분석함으로써 그 성능을 입증하였다.