• Title/Summary/Keyword: Gates Method

검색결과 239건 처리시간 0.022초

회전식 수문의 중량 최소화에 대한 지지점 위치의 최적설계 (Optimal Location of Support Point for Weight Minimization in Radial Gate of Dam Structures)

  • 권영두;권순범;구남서;진승보
    • 대한기계학회:학술대회논문집
    • /
    • 대한기계학회 2000년도 추계학술대회논문집A
    • /
    • pp.492-497
    • /
    • 2000
  • This paper focuses on the weight minimization of radial gate, as an extention of the previous work. Radial gates are commonly used to regulate the flow-rate of general purpose dams, due to its simplicity in manufacture and control. The present study identifies the optimum position of support point for 2 and 3 arm type radial gate, which guarantees the minimum weight satisfying strength constraint condition. These optimum designs are then compared with previously constructed radial gates. The results indicate that the weights of the optimized radial gates reduce by about 20%, compared to those of the conventionally designed radial gates.

  • PDF

LTPS TFT 논리회로 성능향상을 위한 전류모드 논리게이트의 설계 방법 (Design Method of Current Mode Logic Gates for High Performance LTPS TFT Digital Circuits)

  • 이준창;정주영
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.54-58
    • /
    • 2007
  • LTPS TFT의 개발과 성능 향상은 패널에 다양한 디지털 회로를 내장하는 SOP의 비약적 발전에 기여하였다. 본 논문에서는 일반적으로 적용되는 낮은 성능의 CMOS 논리게이트를 대체할 수 있는 전류모드 논리(CML) 게이트의 설계 방법을 소개한다. CML 인버터는 낮은 로직스윙, 빠른 응답 특성을 갖도록 설계할 수 있음을 보였으며 높은 소비전력의 단점도 동작 속도가 높아질수록 CMOS의 경우와 근사해졌다. 아울러 전류 구동능력을 키울 필요가 없는 까닭에 많은 수의 소자가 사용되지만 면적은 오히려 감소하는 것을 확인하였다. 특히 비반전 및 반전 출력이 동시에 생성되므로 noise immunity가 우수하다. 다수 입력을 갖는 NAND/AND 및 NOR/OR 게이트는 같은 회로에 입력신호를 바꾸어 구현할 수 있고 MUX와 XNOR/XOR 게이트도 같은 회로를 사용하여 구현할 수 있음을 보였다. 결론적으로 CML 게이트는 다양한 함수를 단순한 몇가지의 회로로 구성할 수 있으며 낮은 소비전력, 적은 면적, 개선된 동작속도 등을 동시에 추구할 수 있는 대안임을 확인하였다.

All Optical Logic Gates Based on Two Dimensional Plasmonic Waveguides with Nanodisk Resonators

  • Dolatabady, Alireza;Granpayeh, Nosrat
    • Journal of the Optical Society of Korea
    • /
    • 제16권4호
    • /
    • pp.432-442
    • /
    • 2012
  • In this paper, we propose, analyze and simulate the performances of some new plasmonic logic gates in two dimensional plasmonic waveguides with nanodisk resonators, using the numerical method of finite difference time domain (FDTD). These gates, including XOR, XNOR, NAND, and NOT, can provide the highly integrated optical logic circuits. Also, by cascading and combining these basic logic gates, any logic operation can be realized. These devices can be utilized significantly in optical processing and telecommunication devices.

$^{99m}Tc-DTPA$ 및 Gamma Scintillation Camera를 이용한 사구체 여과율의 측정 (Estimation of Glomerular Filtration Rate Using $^{99m}Tc-DTPA$ and Gamma Scintillation Camera)

  • 최재걸;백세현;이민재;서원혁
    • 대한핵의학회지
    • /
    • 제26권1호
    • /
    • pp.95-100
    • /
    • 1992
  • The radioisotopic measurement of glomerular filtration rate (GFR) has required analysis of serial blood or urine samples over several hours, and does not allow measurement of separate renal function unless separate catherterization of individual ureters is done. Gates described isotopic method for the measurement of global and unilateral GFR based on the determination by scintillation camera of the fraction of the injected dose of $^{99m}Tc-diethylenetriaminepentaacetic$ acid (DTPA) present in the kidneys 2-3 minutes after its administration. We calculated GFR according to Gates' method in 58 adult patients with various levels of global renal function using $^{99m}Tc$ DTPA and validated this technique by correlation with 24 hour creatinine clearance. A good correlation was observed between 24 hour creatinine clearance and GFR calculated by Gates' formula, with an r value of 0.91 (p<0.01). We concluded that determination of GFR according to the Gates' formula allows good and reproducible prediction of GFR with great rapidity and simplicity rendering this technique suitable for clinical practice.

  • PDF

도심 재개발 지역에서 도시조직 간 충돌에 관한 연구 - 서울 사대문 안을 중심으로 - (An Analysis on the Collision of Urban tissue at Urban Redevelopment Area - Focused on the area inside of four main gates of Seoul -)

  • 장성수;김승회
    • 대한건축학회논문집:계획계
    • /
    • 제35권12호
    • /
    • pp.115-125
    • /
    • 2019
  • Most of construction at urban area is now undertaking a redevelopment because currently the most of city is full. But the research about the collision of urban tissue at urban redevelopment area are very limited and there are many issues at urban redevelopment area. So the purpose of this study is to analyze the collision between different urban tissue at urban redevelopment area and suggest proper method for urban redevelopment. The area inside of four main gates, especially Chung Jin, Gong pyeong, Mu gyo- Da dong district are selected to analyze because the area inside of these gates is the oldest urban redevelopment area and each of them has a different redeveloped method. And current status of research area's urban tissue and collision situation are analyzed by macro and micro scale of view. The results of this study were as follows; Ignoring the timeline of the urban redevelopment process can be a major issue in collision between urban tissue. Therefore, the consideration of intermediate stage of redevelopment process is needed by making public area, a temporal use of vacant lot and changing architectural elements can make a harmony between different urban tissue.

Simulated Annealing Approach to Evaluation of Maximum Number of Simultaneous Switching Gates

  • Seko, Tadashi;Ohara, Makoto;Kikuno, Tohru
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -2
    • /
    • pp.1084-1087
    • /
    • 2000
  • This paper presents a new approach to evaluate the maximum number of simultaneous switching gates of a given combinational circuit. The new approach is based on an iterative method proposed by Sinogi et al. and applies a simulated annealing strategy to search jot a new solution. The experimental evaluation using ISCAS’85 benchmark circuits shows that the proposed approach has attained an excellent improvement compared with other rotated methods including the iterative method.

  • PDF

입자추적 실험을 이용한 새만금 배수갑문 유출수의 영향 범위 연구 (A Study on the Influence of the Saemangeum Sluice-Gates Effluent Discharge using the Particle Tracking Model)

  • 조창우;송용식;방기영
    • 한국해안·해양공학회논문집
    • /
    • 제32권4호
    • /
    • pp.211-222
    • /
    • 2020
  • 입자추적 실험 결과를 이용하여 새만금 배수갑문 유출수의 영향 범위 파악을 위한 방법론을 수립하고, 2017년을 대상으로 새만금 배수갑문 유출수의 영향 범위를 계절별 확률 분포로 제시하였다. 물질 수송 시간의 지표 중 하나인 water age를 계산하고 입자추적 실험 결과와 비교하여 계산 결과의 타당성을 입증하였다. 배수갑문 유출수는 신시 또는 가력 배수갑문을 중심으로 그 영향 범위가 방사형으로 증가하는데 계절풍의 영향으로 동계에는 남측으로, 하계에는 북측으로 영향 범위가 치우치는 것으로 예측되었다. 예측 결과는 2017년 상황에 한정되지만, 본 연구에서 수립한 입자추적 실험을 이용한 배수갑문 유출수 영향 범위 산정 기법은 현재 변화하고 있는 새만금 해역의 장래 배수갑문 유출수의 영향 범위 산정 연구에 활용이 가능하다.

Local zooming genetic algorithm and its application to radial gate support problems

  • Kwon, Young-Doo;Jin, Seung-Bo;Kim, Jae-Yong;Lee, Il-Hee
    • Structural Engineering and Mechanics
    • /
    • 제17권5호
    • /
    • pp.611-626
    • /
    • 2004
  • On the basis of a structural analysis of radial gate (i.e. Tainter gate), the current paper focuses on weight minimization according to the location of the arms on a radial gate. In spite of its economical significance, there are hardly any previous studies on the optimum design of radial gate. Accordingly, the present study identifies the optimum position of the support point for a radial gate that guarantees the minimum weight satisfying the strength constraint conditions. This study also identifies the optimum position for 2 or 3 radial arms with a convex cylindrical skin plate relative to a given radius of the skin plate curvature, pivot point, water depth, ice pressure, etc. These optimum designs are then compared with previously constructed radial gates. Local genetic and hybrid-type genetic algorithms are used as the optimum tools to reduce the computing time and enhance the accuracy. The results indicate that the weights of the optimized radial gates are appreciably lower than those of previously constructed gates.

차분 전력분석 공격에 안전한 논리 게이트 및 SEED 블록 암호 알고리즘과 SHA-1 해쉬 함수에의 응용 (DPA-Resistant Logic Gates and Secure Designs of SEED and SHA-1)

  • 백유진
    • 정보보호학회논문지
    • /
    • 제18권6A호
    • /
    • pp.17-25
    • /
    • 2008
  • 차분 전력 분석 공격[8]은 암호시스템에 대한 강력한 부채널 공격 방법 중의 하나이며 마스킹 방법[10]은 이러한 차분전력 분석 공격에 대한 알고리즘적인 대응 기법의 하나로 잘 알려져 있다. 그러나 마스킹 방법을 산술 덧셈기와 같은 비선형 함수에 적용하는 것은 쉽지 않다. 본 논문은 이러한 마스킹 방법을 산술 덧셈기에 효율적으로 적용하는 새로운 방법을 제안한다. 이를 위해서 본 논문은 먼저 기본 논리 게이트 (AND, OR, NAND, NOR, XOR, XNOR, NOT)에 마스킹 방법을 적용하는 방법을 먼저 제안하고 이러한 기본 게이트들의 조합으로 산술 덧셈기를 구성함으로써 산술 덧셈기에 적용 가능한 새로운 마스킹 방법을 제시한다. 제안된 방법의 응용으로서 본 논문은 SEED 블록 암호 알고리즘과 SHA-1 해쉬 함수를 차분 전력 분석 공격에 안전하게 구현하는 방법과 그 상세한 하드웨어적인 구현 결과를 제시한다.

$GF(2^m)$상의 AOP 기반 비-시스토릭 병렬 $AB^2+C$연산기 (A Base AOP Bit-Parallel Non-Systolic for $AB^2+C$ Computing Unit for $GF(2^m)$)

  • 황운택
    • 한국정보통신학회논문지
    • /
    • 제10권9호
    • /
    • pp.1538-1544
    • /
    • 2006
  • 본 논문은 $GF(2^m)$상의 n차 기 약 AOP를 적용하여 비-시스토릭 병렬 $AB^2+C$ 연산기를 제안한다. 본 논문에서 제안한 연산기 회로는 AND게이트와 EX-OR 게이트만을 사용하여 설계되어지며, 설계된 회로는 기약 AOP의 특성을 이용하여 게이트를 사용하지 않고 결선으로만 연결되어 게이트 및 지 연시간이 없는 순환이동과, m개의 AND 게이트와 m개의 EX-OR게이트를 필요로 하는 승산연산, EX-OR게이트로만 구성되어지는 멱승연산, 승산연산과 멱승연산을 이용한 파워섬연산 및 가산연산 등이 사용된다. 제안된 연산기 법은 AND게이트와 EX-OR게이트만을 사용함으로 고속의 데이터 처리, 저전력 및 집적화 등의 장점이 있으며, $T_A+(1+[log^m_2])T_X$의 연산 지연시간을 갖는다.