• 제목/요약/키워드: Frequency Tuning Range

검색결과 227건 처리시간 0.023초

LC VCO using dual metal inductor in $0.18{\mu}m$ mixed signal CMOS process

  • Choi, Min-Seok;Jung, Young-Ho;Shin, Hyung-Cheol
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.503-504
    • /
    • 2006
  • This paper presents the design and fabrication of a LC voltage-controlled oscillator (VCO) using 1-poly 6-metal mixed signal CMOS process. To obtain the high-quality factor inductor in LC resonator, patterned-ground shields (PGS) is placed under the symmetric inductor to reduce the effect from image current of resistive Si substrate. Moreover, due to the incapability of using thick top metal layer of which the thickness is over $2{\mu}m$, as used in many RF CMOS process, the structure of dual-metal layer in which we make electrically short circuit between the top metal and the next metal below it by a great number of via materials along the metal traces is adopted. The circuit operated from 2.63 GHz to 3.09 GHz tuned by accumulation-mode MOS varactor. The corresponding tuning range was 460 MHz. The measured phase noise was -115 dBc/Hz @ 1MHz offset at 2.63 GHz carrier frequency and the current consumption and the corresponding power consumption were about 2.6 mA and 4.68 mW respectively.

  • PDF

UV 라이다용 주파수 가변 Ti:sapphire 레이저에 관한 연구 (A Study of frequency tunable Ti:sapphire laser for UV lidar)

  • Yi, Yong-Woo
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.656-661
    • /
    • 2002
  • 라이다 광원용 다중통과 Ti-sapphire 증폭기를 각도다중 방식으로 설계하여 출력에너지 및 스펙트럼 특성을 개선하였다. 2-단의 다중통과 증폭기에서 파장이 790nm 일 때, 42mJ의 출력에너지와 21dB의 증폭이득 및 26%의 출력효율을 얻었으며, 715~930nm이 파장가변 영역에서 스펙트럼 선폭은 0.05$cm^{-1}$ / 이하였다. 780nm의 파장에서 35%의 SHG 변환효율과 390nm의 파장에서 13%의 THG 변환효율을 각각 얻었다. 결과적으로 240~306nm의 자외영역과 360~460nm의 deep-blue 영역에서 연속적으로 파장을 가변시킬 수 있었다.

  • PDF

An MMIC VCO Design and Fabrication for PCS Applications

  • Kim, Young-Gi;Park, Jin-Ho
    • Journal of Electrical Engineering and information Science
    • /
    • 제2권6호
    • /
    • pp.202-207
    • /
    • 1997
  • Design and fabrication issues for an L-band GaAs Monolithic Microwave Integrated Circuit(MMIC) Voltage Controlled Oscillator(VCO) as a component of Personal Communications Systems(PCS) Radio Frequency(RF) transceiver are discussed. An ion-implanted GaAs MESFET tailored toward low current and low noise with 0.5mm gate length and 300mm gate width has been used as an active device, while an FET with the drain shorted to the source has been used as the voltage variable capacitor. The principal design was based on a self-biased FET with capacitive feedback. A tuning range of 140MHz and 58MHz has been obtained by 3V change for a 600mm and a 300mm devices, respectively. The oscillator output power was 6.5dBm wth 14mA DC current supply at 3.6V. The phase noise without any buffer or PLL was 93dB/1Hz at 100KHz offset. Harmonic balance analysis was used for the non-linear simulation after a linear simulation. All layout induced parasitics were incorporated into the simulation with EEFET2 non-linear FET model. The fabricated circuits were measured using a coplanar-type probe for bare chips and test jigs with ceramic packages.

  • PDF

InGaP/GaAs HBT 기술을 이용한 저잡음 극소형 VCO 설계 (Design of a Low Noise Ultraminiature VCO using the InGap/GaAs HBT Technology)

  • 전성원;이상설
    • 한국전자파학회논문지
    • /
    • 제15권1호
    • /
    • pp.68-72
    • /
    • 2004
  • InGaP/GaAs HBT공정을 이용하여 1.75 ㎓의 전압제어 발진기를 설계한다. 전압제어 발진기의 위상 잡음을 개선하기 위하여 저역 통과 필터의 특성을 가지는 새로운 잡음 제거 회로를 제안하고, 극 소형화를 위하여 FR-4 기판의 특수한 적층 구조를 이용한다. 제작된 전압제어 발진기의 주파수 변화 범위는 약 200 MHz이고, 위상 잡음은 120 KHz 옵?에서 -119.3 ㏈c/Hz이다. VCO 코어의 소비 전력은 공급 전원 2.8 V에서 11.2 ㎽이고, 출력 파워는 -2 ㏈m이다. FOM의 계산치는 191.7로써, 지금까지 발표된 FET나 HBT 전압제어 발진기보다 좋은 성능을 보인다. 완성된 전압제어 발진기의 크기는 3.266 mm ${\times}$ 3.186 mm로 극소형이다.

위상고정루프를 이용한 낮은 위상 잡음 특성을 갖는 발진기 설계 및 제작 (Design and Fabrication of on Oscillator with Low Phase Noise Characteristic using a Phase Locked Loop)

  • 박창현;김장구;최병하
    • 한국항해항만학회지
    • /
    • 제30권10호
    • /
    • pp.847-853
    • /
    • 2006
  • 본 논문에서는 부성저항 특성을 갖는 발진기 이론을 적용하여 직렬 궤환형 유전체 공진 발진기를 구성하고 바랙터 다이오드를 삽입하여 전압 제어 유전체 공진 발진기를 제작한 후, 샘플링 위상 비교기와 루프 필터를 결합한 PLL 방식을 도입하여 고안정 주파수 발생기인 위상고정 유전체 공진형 발진기를 설계 및 제작하였다. 설계 제작한 PLDRO는 주파수 12.05 GHz에서 13.54 dBm의 출력 전력을 얻었으며, 이때의 주파수 가변 동조 범위는 중심 주파수에서 약 ${\pm}7.6 MHz$ 이며, 전력 평탄도는 0.2 dBm으로서 매우 우수한 선형 특성 결과를 얻었다. 또한 데이터 전송시 오율특성에 상당한 영향을 미치는 위상 잡음은 반송파로부터 100 kHz 떨어진 offset 지점에서 -114.5 dBc/Hz을 얻었다. 고조파 억압 특성은 2 차 고조파에서 -41.49 dBc 이하의 특성을 나타내었다. 이러한 특성은 위상고정을 하기 전의 전압 제어 발진기보다 더욱 향상된 특성을 보였으며, 종전의 PLDRO보다 위상 잡음과 전력 평탄도면을 개선시킬 수가 있었다.

위상고정 유전체 공진형 발진기의 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of Phase Locked Dielectric Resonance Oscillator)

  • 서곤;박창현;김장구;최병하
    • 대한전자공학회논문지TC
    • /
    • 제42권3호
    • /
    • pp.25-32
    • /
    • 2005
  • 본 논문에서는 부성저항 특성을 갖는 발진기 이론을 적용하여 직렬 궤환형 유전체 공진 발진기를 구성하고 바랙터 다이오드를 삽입하여 전압 제어 유전체 공진 발진기를 제작한 후, 샘플링 위상비교기와 루프 필터를 결합한 PLL방식을 도입하여 고안정 주파수 발생기인 위상고정 유전체 공진형 발진기를 설계 및 제작하였다. 설계 제작한 PLDRO는 주파수 12.05 GHz에서 13.54 dBm의 출력 전력을 얻었으며, 이때의 주파수 가변 동조 범위는 중심 주파수에서 약 ${\pm}7.5\;MHz$ 이며, 전력 평탄도는 0.2 dBm으로서 매우 우수한 선형 특성 결과를 얻었다. 또한 데이터 전송시 오율특성에 상당한 영향을 미치는 위상 잡음은 carrier로부터 100 KHz 떨어진 offset 지점에서 14.5 dBc/Hz을 얻었다. 고조파 특성은 2 차 고조파에서 -41.49 dBc 이하의 특성을 나타내었다. 이러한 특성은 위상고정을 하기 전의 전압 제어 발진기보다 더욱 향상된 특성을 보였으며, 종전의 PLDRO보다 위상 잡음과 전력 평탄도면에서 개선시킬 수가 있었다.

다중 해시 조인의 파이프라인 처리에서 분할 조율을 통한 부하 균형 유지 방법 (A Load Balancing Method using Partition Tuning for Pipelined Multi-way Hash Join)

  • 문진규;진성일;조성현
    • 한국정보과학회논문지:데이타베이스
    • /
    • 제29권3호
    • /
    • pp.180-192
    • /
    • 2002
  • Shared nothing 다중 프로세서 환경에서 조인 어트리뷰트의 자료 불균형(data skew)이 파이프라인 해시 조인 연산의 성능에 주는 영향을 연구하고, 자료 불균형을 대비하여 적재부하를 Round-robin 방식으로 정적 분할하는 방법과 자료분포도를 이용하여 동적 분할하는 두 가지 파이프라인 해시 조인 알고리즘을 제안한다. 해시 기반 조인을 사용하면 여러 개의 조인을 파이프라인 방식으로 처리할 수 있다. 다중 조인은 파이프라인 방식 처리는 조인 중간 결과를 디스크를 통하지 않고 다른 프로세서에게 직접 전달하므로 효율적이다. Shared nothing 다중 프로세서 구조는 대용량 데이타베이스를 처리하는데 확장성은 좋으나 자료 불균형 분포에 매우 민감하다. 파이프라인 해시 조인 알고리즘이 동적 부하 균형 유지 메커니즘을 갖고 있지 않다면 자료 불균형은 성능에 매우 심각한 영향을 줄 수 있다. 본 논문은 자료 불균형의 영향과 제안된 두 가지 기법을 비교하기 위하여 파이프라인 세그먼트의 실행 모형, 비용 모형, 그리고 시뮬레이터를 개발한다. 다양한 파라미터로 모의 실험을 한 결과에 의하면 자료 불균형은 조인 선택도와 릴레이션 크기에 비례하여 시스템 성능을 떨어뜨림을 보여준다. 그러나 제안된 파이프라인 해시 조인 알고리즘은 다수의 버켓 사용과 분할의 조율을 통해 자료 불균형도가 심한 경우에도 좋은 성능을 갖게 한다.

자동 크기 조절 회로와 Switched LC tank를 이용한 집적화된 저위상 잡음 다중 대역 0.13-um CMOS 전압 제어 발진기 (A Fully-Integrated Low Phase Noise Multi-Band 0.13-um CMOS VCO using Automatic Level Controller and Switched LC Tank)

  • 최재원;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제44권1호
    • /
    • pp.79-84
    • /
    • 2007
  • 본 논문에서는 자동 크기 조절 회로 (Automatic Level Controller_ALC)와 switched LC tank를 이용한 집적화된 저위상 잡음 다중 대역 CMOS 전압 제어 발진기를 제안하였다. 제안된 전압 제어 발진기는 0.13-um CMOS 공정으로 설계되었다. Switched LC tank는 MOS 스위치를 이용하여 스위칭되는 한 쌍의 캐패시터와 두 쌍의 인덕터로 설계되었다. 이 구조를 이용하여 4개의 대역 (2.986 ${\sim}$ 3.161, 3.488 ${\sim}$ 3.763, 4.736 ${\sim}$ 5.093, 그리고 5.35 ${\sim}$ 5.887 GHz) 동작이 하나의 전압 제어 발진기를 통하여 이루어졌다. 1.2 V의 공급 전압을 갖는 전압 제어 발진기는 각각 2.986 GHz에서 -118.105 dBc/Hz @ 1 MHz, 5.887 GHz에서 -113.777 dBc/Hz @ 1 MHz의 위상 잡음을 갖는다. 줄어든 위상 잡음은 가장 넓은 주파수 조절 범위인 2.986 ${\sim}$ 5.887 GHz에서 대략 -1 ${\sim}$ -3 dBc/Hz @ 1 MHz이다. 전압 제어 발진기는 전체 주파수 대역에서 4.2 mW ${\sim}$ 5.4 mW의 전력을 소모한다.

77 GHz 자동차용 레이더 센서 응용을 위한 Q-밴드 LC 전압 제어 발진기와 주입 잠금 버퍼 설계 (Design of Q-Band LC VCO and Injection Locking Buffer 77 GHz Automotive Radar Sensor)

  • 최규진;송재훈;김성균;;남상욱;김병성
    • 한국전자파학회논문지
    • /
    • 제22권3호
    • /
    • pp.399-405
    • /
    • 2011
  • 본 논문에서는 130 nm RF CMOS 공정을 이용하여 77 GHz 자동차용 레이더 센서에 응용 가능한 Q-band LC 전압 제어 발진기(Voltage Controlled Oscillator: VCO)와 주입 잠금(injection locking) 버퍼를 설계한 결과를 보인다. LC 탱크의 위상 잡음 특성 개선을 위해 전송선을 이용하였고, 버퍼는 능동 소자 교차 결합쌍(cross-coupled pair)의 부성 저항(negative resistance)단을 이용해 발진 유무에 관계없이 높은 출력 전력을 가지도록 설계하였다. 측정된 위상 잡음은 1 MHz 오프셋 주파수에서 -102 dBc/Hz이며, 주파수 조정 범위는 34.53~35.07 GHz이다. 또한, 모든 주파수 조정 범위에서 출력 전력은 4.1 dBm 이상의 값을 가진다. 제작된 칩의 사이즈는 $510{\times}130\;um^2$이며, 1.2 V 바이어스 전압에서 LC 전압 제어 발진기가 10.8 mW, 주입 잠금 버퍼가 50.4 mW의 전력 소모를 가진다.

Ka-대역 CMOS 2채널 이미지 제거 수신기 (Ka-band CMOS 2-Channel Image-Reject Receiver)

  • 이동주;안세환;주지한;권준범;김영훈;이상훈
    • 한국인터넷방송통신학회논문지
    • /
    • 제23권5호
    • /
    • pp.109-114
    • /
    • 2023
  • 본 논문에서는 Ka-대역 소형 레이더에 적용하기 위한 65-nm CMOS 기반 2채널 이미지 제거 수신기를 기술하였다. 설계된 수신기는 Low-Noise Amplifier (LNA), IQ mixer 및 Analog Baseband (ABB) 회로로 구성된다. ABB 내에 complex filter를 포함하여 원하지 않는 이미지 성분을 억제할 수 있으며, RF 및 ABB의 가변 이득 증폭기 (VGA)에서 이득을 4.5-56 dB 범위에서 조절할 수 있어 수신기의 동적 영역을 확보할 수 있다. 이득 조절은 수신기에 내장된 SPI 컨트롤러를 통해 수행된다. 수신기 칩은 Ka-대역 목표주파수 내 이득 36 dB에서 잡음지수 <15 dB, OP1dB >4 dBm, 이미지 제거비 >30 dB, 채널 간 격리도 >45 dB 특성을 보였다. 본 수신기는 1.2 V 공급전압에서 420 mA를 소모하며, 칩 면적은 4000×1600 ㎛ 이다.