• 제목/요약/키워드: Electronic Power Consumption

검색결과 799건 처리시간 0.029초

직렬 커패시터 D/A 변환기를 갖는 저전력 축차 비교형 A/D 변환기 (Low Power SAR ADC with Series Capacitor DAC)

  • 이정현;진유린;조성익
    • 전기학회논문지
    • /
    • 제68권1호
    • /
    • pp.90-97
    • /
    • 2019
  • The charge redistribution digital-to-analog converter(CR-DAC) is often used for successive approximation register analog-to-digital converter(SAR ADC) that requiring low power consumption and small circuit area. However, CR-DAC is required 2 to the power of N unit capacitors to generate reference voltage for successive approximation of the N-bit SAR ADC, and many unit capacitors occupy large circuit area and consume more power. In order to improve this problem, this paper proposes SAR ADC using series capacitor DAC. The series capacitor DAC is required 2(1+N) unit capacitors to generate reference voltage for successive approximation and charges only two capacitors of the reference generation block. Because of these structural characteristics, the SAR ADC using series capacitor DAC can reduce the power consumption and circuit area. Proposed SAR ADC was designed in CMOS 180nm process, and at 1.8V supply voltage and 500kS/s sampling rate, proposed 6-bit SAR ADC have signal-to-noise and distortion ratio(SNDR) of 36.49dB, effective number of bits(ENOB) of 5.77-bit, power consumption of 294uW.

상태 전환 준비 방법을 이용한 저전력 알고리즘 (A Low Power Algorithm using State Transition Ready Method)

  • 윤충모
    • 한국전자통신학회논문지
    • /
    • 제9권9호
    • /
    • pp.971-976
    • /
    • 2014
  • 본 논문은 상태 전환 준비 방법을 이용한 저 전력 알고리즘을 제안하였다. 제안한 알고리즘은 태스크를 휴면 상태와 유휴 상태, 동작 상태로 구분하여 상태를 정의 한다. 각각의 상태 전환이 발생될 때 발생되는 지연시간으로 인하여 발생되는 소모 전력을 줄이기 위해 각각의 상태 중간에 준비 상태를 삽입한다. 준비 과정은 상태의 전환에서 발생되는 소모 전력과 지연시간을 고려한다. 지연시간이 긴 경우에는 스케줄링에서의 단계를 초과하여 수행 단계를 증가시키는 문제를 발생시킨다. 수행 단계의 증가는 소모 전력의 증가를 초래한다. 상태 전환에서 지연시간이 가장 긴 휴면 상태에서 동작 상태로 상태가 전환될 때 발생되는 시간지연으로 인하여 발생되는 동작시간의 증가를 줄여 전체 소모 전력을 줄이게 된다. 실험은 저 전력 알고리듬인 참고문헌 [6]과 비교하였다. 실험결과 참고문헌 [6]보다 소모 전력이 감소되어 알고리듬의 효율성이 입증되었다.

A Symbiotic Evolutionary Design of Error-Correcting Code with Minimal Power Consumption

  • Lee, Hee-Sung;Kim, Eun-Tai
    • ETRI Journal
    • /
    • 제30권6호
    • /
    • pp.799-806
    • /
    • 2008
  • In this paper, a new design for an error correcting code (ECC) is proposed. The design is aimed to build an ECC circuitry with minimal power consumption. The genetic algorithm equipped with the symbiotic mechanism is used to design a power-efficient ECC which provides single-error correction and double-error detection (SEC-DED). We formulate the selection of the parity check matrix into a collection of individual and specialized optimization problems and propose a symbiotic evolution method to search for an ECC with minimal power consumption. Finally, we conduct simulations to demonstrate the effectiveness of the proposed method.

  • PDF

Clock-gating 을 고려한 저전력 8-bit 마이크로프로세서 설계에 관한 연구 (The study on low power design of 8-bit Micro-processor with Clock-Gating)

  • 전종식
    • 한국전자통신학회논문지
    • /
    • 제2권3호
    • /
    • pp.163-167
    • /
    • 2007
  • 본 논문에서는 전력 소비를 감소시킬 수 있는 클럭게이팅 기법을 제안하여 8bit RISC 마이크로프로세서를 설계하였다. 제안된 설계 방법의 타당성을 검토하기 위해서 저전력을 고려하지 않은 8비트 마이크로프로세서와 클록 게이팅을 이용한 저전력 8비트 마이크로프로세서를 설계하여 소모 전력을 비교하였다. 기존의 마이크로 프로세서와 저전력으로 설계된 마이크로프로세서와의 소모 전력을 비교한 결과 시간에 대하여 비교하였을 경우 동적 소모 전력에 대하여 21.56% 감소를 얻을 수 있었다.

  • PDF

반사형 TN mode의 Twist angle에 따른 소비전력과 시야각 특성 (Power Consumption and Viewing Angle Characteristics Dependent on Liquid Crystal's Twist Angle in Reflective Twisted Nematic Mode)

  • 송제훈;정태봉;이승희
    • 한국전기전자재료학회논문지
    • /
    • 제17권2호
    • /
    • pp.207-211
    • /
    • 2004
  • We have performed computer simulation to obtain a globa1 optimization of power consumption and viewing angle characteristic of reflective twisted nematic (R-TN) mode liquid crystal display (LCD) with sin81e polarizer and λ/4 plate. Our studies shout that with increasing the twist angle, a steepness of reflectance-voltage curve increase, operation voltages decreases, the region where contrast ratio (CR) greater than 10 increases but the reflectance of the white state starts to decrease at above the twist angle of 75$^{\circ}$. Above the twist angle of 90$^{\circ}$, the R-TN mode LCD shows the most favorable combination of low consumption and good viewing angle characteristic.

다목적함수 최적화기법을 이용한 가시광 무선통신시스템의 통신채널품질 및 전력소비 최적화 연구 (Multi-objective Optimization of Channel Quality and Power Consumption in Visible Light Communication Systems)

  • 트렁홉도;황준호;유명식
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.11-17
    • /
    • 2012
  • 가시광 무선 통신 (Visible Light Communication; VLC) 시스템은 조명 장치와 무선 통신의 역할을 동시에 수행하는 특징을 가진다. 하지만 조명 장치로서의 전력 소비와 통신 시스템으로서의 통신 채널 품질이 서로 상충관계에 있어서 가시광 무선 통신 시스템 설계에 문제가 발생한다. 이에 본 논문에서는 다목적 최적화 기법을 이용하여 전력 소비 최소화와 통신 채널 품질 최대화를 위한 최적화 연구를 수행하였다. 이를 위해 전력 소비와 수신 세기 그리고 SNR에 대한 목적함수 설정과 전력 소비 및 통신 채널 품질에 영향을 줄 수 있는 변수들을 범위 구간을 설정한 제약 조건을 제시하였다. 그 결과 전력 소비 최소화와 통신 채널 품질 최대화를 동시에 만족시킬 수 있는 최적화 해를 산출할 수 있었다.

마이크로 디스크 드라이브의 전력소모 최소화 제어 (Control for Minimizing Power Consumption in Micro Disk Drives)

  • 백상은;심준석;강창익
    • 제어로봇시스템학회논문지
    • /
    • 제10권2호
    • /
    • pp.164-170
    • /
    • 2004
  • Recently, the demand for micro hard disk drive that provides high-capacity removable storage for handhold electronic devices is growing very rapidly Reducing power consumption is one of the primary control objectives in micro disk drives. The input power delivered to the seek servo system is consumed as heat by the transistors of power amplifier and motor coil resistance. In this paper, we present a new seek servo controller for minimizing the power consumption. We use a Fourier decomposition and nonlinear programming to determine the optimum seek profile that minimizes the power consumption. Also, the trajectory tracking controller is developed for exact tracking of the optimum seek profile. Finally, we present some experimental results using a commercially available micro disk drive in order to demonstrate the superior performance of the proposed controller.

A Low Power 16-Bit RISC Microprocessor Using ECRL Circuits

  • Shin, Young-Joon;Lee, Chan-Ho;Moon, Yong
    • ETRI Journal
    • /
    • 제26권6호
    • /
    • pp.513-519
    • /
    • 2004
  • This paper presents a low power 16-bit adiabatic reduced instruction set computer (RISC) microprocessor with efficient charge recovery logic (ECRL) registers. The processor consists of registers, a control block, a register file, a program counter, and an arithmetic and logical unit (ALU). Adiabatic circuits based on ECRL are designed using a $0.35{\mu}m$ CMOS technology. An adiabatic latch based on ECRL is proposed for signal interfaces for the first time, and an efficient four-phase supply clock generator is designed to provide power for the adiabatic processor. A static CMOS processor with the same architecture is designed to compare the energy consumption of adiabatic and non-adiabatic microprocessors. Simulation results show that the power consumption of the adiabatic microprocessor is about 1/3 compared to that of the static CMOS microprocessor.

  • PDF

차량 속도 기반 정확도 제어를 통한 차량용 LiDAR 센서의 효율적 전력 절감 기법 (Efficient Power Reduction Technique of LiDAR Sensor for Controlling Detection Accuracy Based on Vehicle Speed)

  • 이상훈;이동규;최평;박대진
    • 대한임베디드공학회논문지
    • /
    • 제15권5호
    • /
    • pp.215-225
    • /
    • 2020
  • Light detection and ranging (LiDAR) sensors detect the distance of the surrounding environment and objects. Conventional LiDAR sensors require a certain amount of a power because they detect objects by transmitting lasers at a regular interval depending on a constant resolution. The constant power consumption from operating multiple LiDAR sensors is detrimental to autonomous and electric vehicles using battery power. In this paper, we propose two algorithms that improve the inefficient power consumption during the constant operation of LiDAR sensors. LiDAR sensors with algorithms efficiently reduce the power consumption in two ways: (a) controlling the resolution to vary the laser transmission period (TP) of a laser diode (LD) depending on the vehicle's speed and (b) reducing the static power consumption using a sleep mode depending on the surrounding environment. A proposed LiDAR sensor with a resolution control algorithm reduces the power consumption of the LD by 6.92% to 32.43% depending on the vehicle's speed, compared to the maximum number of laser transmissions (Nx·max). The sleep mode with a surrounding environment-sensing algorithm reduces the power consumption by 61.09%. The proposed LiDAR sensor has a risk factor for 4-cycles that does not detect objects in the sleep mode, but we consider it to be negligible because it immediately switches to an active mode when a change in surrounding conditions occurs. The proposed LiDAR sensor was tested on a commercial processor chip with the algorithm controlling the resolution according to the vehicle's speed and the surrounding environment.

적응적 휘도 감소를 이용한 OLED 패널의 저전력 디스플레이 방법 및 하드웨어 구현 (Hardware Implementation of Low-power Display Method for OLED Panel using Adaptive Luminance Decreasing)

  • 조호상;최대성;서인석;강봉순
    • 한국정보통신학회논문지
    • /
    • 제17권7호
    • /
    • pp.1702-1708
    • /
    • 2013
  • OLED(Organic Light-Emitting Diode)는 LCD와 달리 자체발광 특성 때문에 흰색을 표현할 때에는 R,G,B 소자가 모두 발광하여야 하므로 전력소비가 상대적으로 커지게 되는 문제점이 있다. 본 논문은 OLED 패널을 사용한 기기의 저전력 디스플레이 방법 및 하드웨어 구현에 관한 것이다. 입력 이미지의 휘도 정보를 기반으로 하여 실시간으로 화소 별 휘도 변환 값을 생성하여 적응적 휘도 조절 방법과 색도 축소 알고리즘의 기본 개념을 사용하여 새로운 색상보정 알고리즘을 사용하여 OLED 패널의 저전력 디스플레이 방법을 제안한다. 기존의 방법과 비교함으로써 제안한 방법의 성능을 확인한 결과 최대 48.43%의 전류 감소를 확인하였다. 최종적으로 제안된 알고리즘은 Verilog HDL로 하드웨어를 구현하였으며, OpenCV와 Window 프로그램을 사용하여 소프트웨어적으로 알고리즘을 검증하였다.