• Title/Summary/Keyword: Duty Cycle

검색결과 616건 처리시간 0.023초

직접부하제어자원으로서 에어컨 주기제어 방법론 개발 (Development of Control Method for Air-Conditioner as the Resources of DLC)

  • 두석배;김정욱;김형중;김회철;박종배;신중린
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 추계학술대회 논문집 전력기술부문
    • /
    • pp.145-147
    • /
    • 2005
  • This paper presents a methodology for satisfying the thermal comfort of Indoor environment and reducing the summer peak demand power by minimizing the power consumption for an Air-conditioner within a space. KEPCO(Korea Electric Power Corporation) use the fixed duty cycle control method regardless of the indoor thermal environment. This method has disadvantages that energy saying depends on the set-point value of the Air-Conditioner and DLC has no net effects on Air-conditioners if the appliance has a lower operating cycle than the fixed duty cycle. A variable duty cycle estimates the PMV(Predict Mean Vote) at the next step with a predicted temperature and humidity coming from the back propagation neural network model. It is possible to reduce the energy consumption by maintaining the Air-conditioner's OFF state when the PMV lies in the thermal comfort range. The proposed methodology uses the historical real data of Sep. 7th, 2001 from a classroom in seoul to verify the effectiveness of the variable duty cycle method comparing with fixed duty cycle. The result shows that the variable duty cycle reduces the peak demand to 2.6times more than fixed duty cycle and increases the load control ratio by 8% more. Based on the variable duty cycle control algorithm, the effectiveness of DLC is much more improved as compared with the fixed duty cycle.

  • PDF

히스테리시스 제어를 사용하는 Buck Converter의 평균모델을 위한 Duty Cycle 모델링 (Duty Cycle Modeling for Average Model of Buck Converter Employing Hysteresis Control)

  • 홍성수
    • 전력전자학회논문지
    • /
    • 제3권4호
    • /
    • pp.330-337
    • /
    • 1998
  • 히스테리시스 제어를 사용하는 Buck 컨버터의 평균모델을 위한 Duty Cycle 모델이 수학적으로 구해진다. 이 모델은 시간영역에서 연속 전도 모드와 불연속 전도 모드 모두를 동시에 시물레이션할 수 있다. 또한, SABER의 MAST언어를 이용하여, 제안된 모델의 템플릿이 제시되며, 이 템플릿은 시간영역이나 주파수 영역의 해석을 위해 사용되어질 수 있다. 이 템플릿의 정확성을 컴퓨터 시뮬레이션을 통하여 증명한다.

  • PDF

국내 RFID/USN 주파수 대역의 Duty Cycle 기술기준 하에서 LoRa 기기의 성능 분석 (Performance Analysis of a LoRa Device on Duty Cycle Local Regulation of Korean RFID/USN Frequency Band)

  • 윤현구;엄중선;장병준
    • 한국전자파학회논문지
    • /
    • 제28권2호
    • /
    • pp.113-119
    • /
    • 2017
  • 본 논문에서는 국내 RFID/USN 주파수 대역의 Duty Cycle 기술기준 하에서 광역 IoT 망의 하나인 LoRa 기기의 성능분석 결과를 제시하고, LoRa 기술의 활성화를 위해 기술기준 개정이 필요함을 제안한다. 무선기기는 국가별로 전파법 및 무선설비규칙을 준수하여야 하므로 나라별로 기술기준이 다를 경우 그 성능에 차이가 있을 수 있다. 따라서 향후 IoT 기술의 발전을 위해서는 국내 기술기준에 따른 LoRa 기술의 성능의 한계를 아는 것은 매우 중요하다. 분석 결과, 국내 RFID/USN 주파수 대역의 Duty cycle 기술기준인 0.4초 이내로 데이터 송신을 마치도록 한 규정에 따라 단일 LoRa 기기의 성능이 크게 제한됨을 알 수 있었다. 이에 따라 LoRa IoT 망의 활성화를 위해서는 EU와 유사하도록 국내 Duty Cycle 기술기준을 개정할 필요가 있다고 판단된다.

무기체계 신뢰도 예측시 임무주기 적용 방안에 대한 연구 (Methodologies of Duty Cycle Application in Weapon System Reliability Prediction)

  • 윤희성;정다운;이은학;강태원;이승헌;허만옥
    • 한국신뢰성학회지:신뢰성응용연구
    • /
    • 제11권4호
    • /
    • pp.433-445
    • /
    • 2011
  • Duty cycle is determined as the ratio of operating time to total time. Duty cycle in reliability prediction is one of the significant factors to be considered. In duty cycle application, non-operating time failure rate has been easily ignored even though the failure rate in non-operating period has not been proved to be small enough. Ignorance of non-operating time failure rate can result in over-estimated system reliability calculation. Furthermore, utilization of duty cycle in reliability prediction has not been evaluated in its effectiveness. In order to address these problems, two reliability models, such as MIL-HDBK-217F and RIAC-HDBK-217Plus, were used to analyze non-operating time failure rate. This research has proved that applying duty cycle in 217F model is not reasonable by the quantitative comparison and analysis.

간섭 송신기 신호 duty cycle에 따른 시스템 공유 성능 분석 (Analysis on Co-use Performance of System according to Duty Cycle of Interfering Transmitter Signal)

  • 조주필
    • 한국정보통신학회논문지
    • /
    • 제16권2호
    • /
    • pp.222-227
    • /
    • 2012
  • 본 논문에서는 이기종 시스템에서 간섭 송신기 신호의 duty cycle에 따른 전체 성능의 결과를 분석하였다. 기준치 설정에 대한 분석은 이기종 시스템들이 동일 주파수 대역을 공유하는 경우의 상호 공존을 위한 파라미터로 수행되었다. 두 시스템간의 duty cycle과 성능 관계를 분석하기 위해 간섭 송신기가 WLAN이고 WiBro가 희생 수신기인 경우를 고려하였다. 분석된 상호 공존 결과는 향후 동일 주파수 환경에서 다양한 통신 프로토콜을 이용하는 무선기기에 대한 상호 공존 조건을 마련하는 기술개발에 활용할 수 있을 것이다.

코오스와 파인 조정을 위한 다이나믹 주파수 스케일링 기법을 사용하는 CMOS 듀티 사이클 보정 회로 (A CMOS Duty Cycle Corrector Using Dynamic Frequency Scaling for Coarse and Fine Tuning Adjustment)

  • 한상우;김종선
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.142-147
    • /
    • 2012
  • 본 논문에서는 다이나믹 주파수 스케일링 (DFS) 카운터를 사용하여 코오스, 파인 조정 기능을 갖는 CMOS 듀티 사이클 보정회로를 제시한다. DFS 카운터는 디지털-아날로그 컨버터의 비트 스위칭 글리치를 감소시키기 때문에 제안하는 CMOS 듀티 사이클 보정회로의 듀티 보정 범위를 증가시키고 지터 특성을 개선한다. 제안하는 회로는 0.18-${\mu}m$ CMOS 공정을 이용하여 설계되었다. 0.5-1.5GHz의 넓은 동작 주파수와 25-75%의 넓은 듀티 사이클 보정 범위 내에서 측정된 최대 출력 듀티 사이클 에러는 ${\pm}1.1%$이다.

인바합금 도금층의 물성에 영향을 미치는 도금인자에 관한 연구 (Effect of Electroplating Parameters on Electrodeposits of Invar Alloy)

  • 김주환;정명원;임태홍;이재호
    • 마이크로전자및패키징학회지
    • /
    • 제20권1호
    • /
    • pp.39-43
    • /
    • 2013
  • 전기도금법을 이용한 인바합금의 전착시도금층의물성에 외부 작동변수가 미치는 영향을 알아보기 위해 전류밀도, duty cycle, pH, 온도를 변화시켜 도금을실시 한 후 도금층의 조성 변화 등을 분석하였다. 전류밀도와 온도의 변화에 따라 도금층의 조성이 변하였지만 duty cycle, pH, 온도의 변화는 도금층의 조성변화에 거의 영향을 미치지 않는다. 하지만 duty cycle 증가 시에는도금층의 미세구조가 변화하고 경도가 감소하는 경향이 관찰되었다.

고속 DRAM을 위한 Duty Cycle 보정 기능을 가진 Analog Synchronous Mirror Delay 회로의 설계 (Duty Cycle-Corrected Analog Synchronous Mirror Delay for High-Speed DRAM)

  • 최훈;김주성;장성진;이재구;전영현;공배선
    • 대한전자공학회논문지SD
    • /
    • 제42권9호
    • /
    • pp.29-34
    • /
    • 2005
  • 본 논문에서는 duty cycle-corrected analog synchronous mirror delay(DCC-ASMD)라고 불리는 새로운 구조의 내부 클럭 생성기를 제안한다. 제안된 회로는 임의의 duty ratio를 가진 외부 클럭에 대하여 duty ratio가 $50\%$로 보정된 내부 클럭을 2클럭 주기 만에 생성할 수 있다. 그러므로, 본 내부 클럭 생성기는 double data-rate (DDR) synchronous DRAM (SDRAM)과 같은 듀얼 에지 동기형 시스템(dual edge-triggered system)에 효율적으로 이용될 수 있다. 제안된 기술의 타당성을 평가하기 위하여, $0.35\mu$m CMOS 공정기술을 이용하여 제안된 내부 클럭 생성기를 구현하여 모사실험을 실행하였다. 실험 결과, 제안된 내부 클럭 생성기는, $40\~60$의 duty ratio를 갖는 외부 클럭 신호에 대하여, 50$\%$ duty ratio를 갖는 내부 클럭 신호를 2 클럭 주기 만에 발생시킬 수 있음을 확인하였다.

MDA-SMAC: An Energy-Efficient Improved SMAC Protocol for Wireless Sensor Networks

  • Xu, Donghong;Wang, Ke
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제12권10호
    • /
    • pp.4754-4773
    • /
    • 2018
  • In sensor medium access control (SMAC) protocol, sensor nodes can only access the channel in the scheduling and listening period. However, this fixed working method may generate data latency and high conflict. To solve those problems, scheduling duty in the original SMAC protocol is divided into multiple small scheduling duties (micro duty MD). By applying different micro-dispersed contention channel, sensor nodes can reduce the collision probability of the data and thereby save energy. Based on the given micro-duty, this paper presents an adaptive duty cycle (DC) and back-off algorithm, aiming at detecting the fixed duty cycle in SMAC protocol. According to the given buffer queue length, sensor nodes dynamically change the duty cycle. In the context of low duty cycle and low flow, fair binary exponential back-off (F-BEB) algorithm is applied to reduce data latency. In the context of high duty cycle and high flow, capture avoidance binary exponential back-off (CA-BEB) algorithm is used to further reduce the conflict probability for saving energy consumption. Based on the above two contexts, we propose an improved SMAC protocol, micro duty adaptive SMAC protocol (MDA-SMAC). Comparing the performance between MDA-SMAC protocol and SMAC protocol on the NS-2 simulation platform, the results show that, MDA-SMAC protocol performs better in terms of energy consumption, latency and effective throughput than SMAC protocol, especially in the condition of more crowded network traffic and more sensor nodes.

Effects of Electroplating Current Density and Duty Cycle on Nanocrystal Size and Film Hardness

  • Sun, Yong-Bin
    • 반도체디스플레이기술학회지
    • /
    • 제14권1호
    • /
    • pp.67-71
    • /
    • 2015
  • Pulse electroplating was studied to form nanocrystal structure effectively by changing plating current density and duty cycle. When both of plating current density and duty cycle were decreased from $100mA/cm^2$ and 70% to $50mA/cm^2$ and 30%, the P content in the Ni matrix was increased almost up to the composition of $Ni_3P$ compound and the grain growth after annealing was retarded as well. The as-plated hardness values ranging from 660 to 753 HV are mainly based on the formation of nanocrystal structure. On the other hand, the post-anneal hardness values ranging from 898 to 1045 HV, which are comparable to the hardness of hard Cr, are coming from how competition worked between the precipitation of $Ni_3P$ and the grain coarsening. According to the ANOVA and regression analysis, the plating current density showed more strong effect on nanocrystal size and film hardness than the duty cycle.