• 제목/요약/키워드: Display Port

검색결과 150건 처리시간 0.02초

A Link Layer Design for DisplayPort Interface

  • Jin, Hyun-Bae;Yoon, Kwang-Hee;Kim, Tae-Ho;Jang, Ji-Hoon;Song, Byung-Cheol;Kang, Jin-Ku
    • 전기전자학회논문지
    • /
    • 제14권4호
    • /
    • pp.297-304
    • /
    • 2010
  • This paper presents a link layer design of DisplayPort interface with a state machine based on packet processing. The DisplayPort link layer provides isochronous video/audio transport service, link service, and device service. The merged video, audio main link, and AUX channel controller are implemented with 7,648 LUTs(Loop Up Tables), 6020 register, and 821,760 of block memory bits synthesized using a FPGA board and it operates at 203.32MHz.

디스플레이포트1.1a 표준 기반 멀티플 비디오 스트리밍 컨트롤러 설계 (DisplayPort 1.1a Standard Based Multiple Video Streaming Controller Design)

  • 장지훈;임상순;송병철;강진구
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.27-33
    • /
    • 2011
  • 최근 디스플레이 시장이 성장하며 많은 디스플레이 장치에서 디지털 디스플레이 인터페이스를 지원하고 있는 추세다. 디스플레이포트는 차세대 디스플레이 인터페이스로서 PC, 프로젝터 및 고해상도 콘텐츠 응용 프로그램 등에 광범위하게 사용되는 연결 솔루션으로 개발이 되었으며 본 논문은 디스플레이포트 v1.1a 표준에 적합한 메인 링크의 동작을 기초로 하여 멀티플 비디오 스트리밍을 구현함으로써 디스플레이 포트의 한계점으로 지적되고 있는 Source Device와 Sink Device간의 인터페이스뿐만이 아닌 Sink Device와 Sink Device간의 인터페이스를 통해 2개 이상의 다른 이미지 데이터를 디스플레이 포트 v1.1a 표준에서 명시되어있는 4개의 Lane에서 별도의 Lane의 추가 없이 한 번에 전송함으로 2대 이상의 디스플레이 장치에 출력이 가능하도록 구현하였다. 설계된 시스템은 Verilog HDL로 설계 되었으며, 설계된 멀티플 비디오 스트리밍 IP는 Altera Audio/Video 개발 보드(Stratix II GX FPGA Chip)를 이용하여 Quartus II 소프트웨어를 이용해 합성한 결과 6,222 ALUTs와 6,686 레지스터, 999,424 비트의 메모리를 사용하였으며, 최대 동작 속도는203MHz의 성능을 확인 하였다.

A Spread Spectrum Clock Generator for DisplayPort 1.2 with a Hershey-Kiss Modulation Profile

  • Oh, Seung-Wook;Park, Hyung-Min;Moon, Yong-Hwan;Kang, Jin-Ku
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권4호
    • /
    • pp.282-290
    • /
    • 2013
  • This paper describes a spread spectrum clock generator (SSCG) circuit for DisplayPort 1.2 standard. A Hershey-Kiss modulation profile is generated by dual sigma-delta modulators. The structure generates various modulation slopes to shape a non-linear modulation profile. The proposed SSCG for DisplayPort 1.2 generates clock signals with 5000 ppm down spreading with a Hershey-Kiss modulation profile at three different clock frequencies, 540 MHz, 270 MHz and 162 MHz. The measured peak power reduction is about 15.6 dB at 540 MHz with the chip fabricated using a $0.13{\mu}m$ CMOS technology.

A 2.7Gbps & 1.62Gbps Dual-Mode Clock and Data Recovery for DisplayPort in $0.18{\mu}m$ CMOS

  • Lee, Seung-Won;Kim, Tae-Ho;Lee, Suk-Won;Kang, Jin-Ku
    • 전기전자학회논문지
    • /
    • 제14권1호
    • /
    • pp.40-46
    • /
    • 2010
  • This paper describes a clock and data recovery (CDR) circuit that supports dual data rates of 2.7Gbps and 1.62Gbps for DisplayPort standard. The proposed CDR has a dual mode voltage-controlled oscillator (VCO) that changes the operating frequency with a "Mode" switch control. The chip has been implemented using $0.18{\mu}m$ CMOS process. Measured results show the circuit exhibits peak-to-peak jitters of 37ps(@2.7Gbps) and 27ps(@1.62Gbps) in the recovered data. The power dissipation is 80mW at 2.7Gbps rate from a 1.8V supply.

정보 분산을 통한 코닝 디스플레이의 사용성 향상에 관한 연구 (The Study for An Usability Improvement of Conning Display through Information Distribution)

  • 이봉왕;양영훈;김홍태
    • 한국항해항만학회지
    • /
    • 제31권8호
    • /
    • pp.637-643
    • /
    • 2007
  • 많은 분야에서 장비 또는 상용 프로그램이 개발되고 있고, 새로운 기술과 타사 제품의 장점이 더해지면서 점차 복잡해져가고 있는 추세이다. 이러한 점차 복잡해져가는 장비의 사용성(Usability)을 증진시키기 위해 정보를 통합하는 설계(Information Integration Design)가 주목을 받게 되었다. 하지만 정보 통합이 절대적으로 좋은 것일까? 본 논문에서는 각 나라의 선급에서 추진하고 있는 Conning Display 설계에 대한 연구를 통하여, 과도한 정보 통합 보다 정보를 통합하는 과정 속에서 행해지는 정보의 분산(Information Distribution)이 더욱 효율적임을 보이고자 하였다. 이를 위하여, 여러 인간공학적 연구 방법을 적용하여 Conning Display를 설계해 보았으며, 수행도 평가 실험을 실시하였다. 실험 결과 적절한 수의 정보를 적절한 곳에 배치한 대양(연안) 항해 시 그리고 목적 항 입출항시로 구분된 Conning Display가 더욱 효과적인 것을 알 수 있었다.

디스플레이 포트를 위한 고속 보조 채널 설계 (Fast Auxiliary Channel Design for Display Port)

  • 진현배;문용환;장지훈;김태호;송병철;강진구
    • 전기전자학회논문지
    • /
    • 제15권2호
    • /
    • pp.113-121
    • /
    • 2011
  • 본 논문은 디스플레이포트의 보조채널에서 고속 데이터 전송을 할 수 있는 고속 양방향 보조 채널을 구성하기 위한 새로운 송 수신기 구조를 제안하고 적용에 대해 서술하였다. 제안된 고속 보조 채널은 저속 전송에서 맨체스터 인코딩을 사용하여 1Mbps대역폭을, 고속 전송에서 8B/10B인코딩 방식을 사용하여 720Mbps의 대역폭을 지원한다. 맨체스터 전송을 사용하여 고속 보조채널 및 메인링크의 링크 서비스 및 디바이스 서비스를 위한 저속 보조채널 블록을 제안하고, 8B/10B인코딩 방식을 통하여 보조채널을 통한 고속 데이터 전송을 위한 블록을 제안한다. 또한 데이터 패킷 구조와 데이터 전송방식에 대하여 정의하였다. 설계된 시스템은 Verilog HDL로 설계 되었으며, 고속 보조채널 송 수신기는 Xilinx Vertex4 FPGA을 사용하여 합성한 결과 7,648개의 LUTs와 6,020개의 registers를 사용 하였으며, 최대 동작 속도는 203MHz의 성능을 확인 하였다.

A 1.62/2.7/5.4 Gbps Clock and Data Recovery Circuit for DisplayPort 1.2 with a single VCO

  • Seo, Jin-Cheol;Moon, Yong-Hwan;Seo, Joon-Hyup;Jang, Jae-Young;An, Taek-Joon;Kang, Jin-Ku
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권3호
    • /
    • pp.185-192
    • /
    • 2013
  • In this paper, a clock and data recovery (CDR) circuit that supports triple data rates of 1.62, 2.7, and 5.4 Gbps for DisplayPort 1.2 standard is described. The proposed CDR circuit covers three different operating frequencies with a single VCO switching the operating frequency by the 3-bit digital code. The prototype chip has been designed and verified using a 65 nm CMOS technology. The recovered-clock jitter with the data rates of 1.62/2.7/5.4 Gbps at $2^{31}$-1 PRBS is measured to 7/5.6/4.7 $ps_{rms}$, respectively, while consuming 11 mW from a 1.2 V supply.

The Research and Prospects of Electronic Display and Information System (ECDIS) in China

  • Zhao, Depeng;Sun, Wenli;Li, Yuanhui
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 1995년도 VTS and IBS 95 The Korean Institute of Navigation 1995년도
    • /
    • pp.118-124
    • /
    • 1995
  • This paper describes the research and development of the Electronic Chart Data base and the Electronic Chart Display and Information System(ECDIS) based on the Draft Soecification for ECDIS of IHO by the Research Group on ECDIS of the Ministry of Communicatios of China, The paper also briefly introduces the systems configuration basic function electronic chart data base of China and the future prospects.

  • PDF

DisplayPort적용을 위한 대역 확산 클록 발생기 설계 (Design of a Spread Spectrum Clock Generator for DisplayPort)

  • 이현철;김태호;이승원;강진구
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.68-73
    • /
    • 2009
  • 본 논문에서는 CMOS 회로를 이용하여 디스플레이포트(DisplayPort)에 사용 가능한 스프레드 스펙트럼 클록 발생기(SSCG)를 제안하고 구현하였다. 스프레드 스펙트럼 클록 발생기를 1-1 MASH 시그마-델타 변조기(Sigma-delta modular)를 이용한 분수형 분주기를 사용하여 분주비를 변화시켜 확산시키는 구조를 사용하였다. MASH 1-1 시그마-델타 변조기를 사용하게 되면 회로구성이 용이해지고 면적일 줄일 수 있는 장점이 있다. 시그마 델타 변조기를 이용한 스프레드스펙트럼 생성기의 장점은 확산비율과 변조율을 시그마 델타 변조기의 입력 값을 변조하여 정확하게 조절할 수 있다는 것이다. 확산비율과 변조율은 디스플레이포트 표준 스펙에 만족되도록 설계하였고, 디스플레이포트 링크심볼클록인 270MHz/162MHz 듀얼 모드 클록에서도 만족하도록 설계하였다. 그리고 변조파형은 33KHz의 삼각파의 형태를 취하고 있고, 0.25%의 다운스프레드 스펙트럼 클록이 발생한다. 스프레드 스펙트럼 클록 발생기의 세부 설계블록들은 모두 풀커스텀 방식으로 설계하였다. 또한 0.18$\mu$m 1P-6M CMOS 공정을 사용하여 설계 및 제작되었으며, 레이아웃 된 전체 블록의 면적은 0.620mm $\times$ 0.780mm이었다. 칩 측정결과 디스플레이포트 동작기준을 잘 만족함을 보였다.

디스플레이포트 인터페이스의 AUX 채널 설계 (A Design of DisplayPort AUX Channel)

  • 차성복;윤광희;김태호;강진구
    • 전기전자학회논문지
    • /
    • 제14권1호
    • /
    • pp.1-7
    • /
    • 2010
  • 본 논문은 디스플레이포트 v1.1a 표준에 적합한 AUX(Auxiliary) 채널 구현에 대한 논문이다. 디스플레이포트는 영상 및 음성을 전달하기 하기 위해 메인 링크, AUX 채널, 핫 플러그 검출 라인을 사용한다. 등시적 전송 서비스를 제공하기 위해서 소스 디바이스는 메인 링크를 통해 전달될 영상 및 음성 신호를 특정 형태로 변환하여 재구성하고 싱크 디바이스로 전달한다. AUX 채널은 메인 링크를 구성하고 유지하기 위해 링크 서비스를 제공한다. 그리고 디스플레이 장치가 소스 디바이스에서 전송된 데이터를 정상적으로 나타낼 수 있는지 파악하기 위해 디바이스 서비스를 제공한다. 핫 플러그 검출 라인은 두 디바이스간의 연결을 확인하기 위해서 사용한다. 본 논문은 AUX 채널 구현을 목표로 설계하였으며 설계된 시스템은 SoC Master3를 이용하여 검증을 수행하였다. 합성 툴은 Xilinx ISE 9.2i를 사용하여 3315개의 LUTs와 1466개의 Flip Flops을 사용하였고 최대 168.782MHz 동작 속도의 결과를 얻었다.