• 제목/요약/키워드: Digital-To-Analog Converter

검색결과 567건 처리시간 0.034초

배터리 관리 시스템을 위한 9-b 2MS/s 사이클릭 폴딩 ADC (A 9-b 2MS/s Cyclic Folding ADC for Battery Management Systems)

  • 권민아;김대윤;송민규
    • 대한전자공학회논문지SD
    • /
    • 제49권3호
    • /
    • pp.1-7
    • /
    • 2012
  • 본 논문에서는 모바일 정보기기의 배터리 전력 관리를 제어하는 IBS(Intelligent Battery sensor), BMS(Battery Management System) 등의 PMIC(Power Management IC) 기술에 적합한 9b 2MHz 사이클릭 폴딩 ADC(Analog-to-Digital Converter)를 제안한다. 제안하는 ADC는 응용기술에 적합한 고해상도를 만족시키는 동시에 폴딩 신호처리를 사용함으로써 고속 동작이 가능하다. 또한 폴딩 블록의 하나의 단만을 반복적으로 순환하는 구조로 설계되기 때문에 전체 크기가 줄어들 뿐 아니라 전력소모도 최소화 할 수 있다. 제안하는 시제품 ADC는 0.35um 2P4M CMOS 공정으로 제작되었으며, 측정된 INL 및 DNL은 각각 ${\pm}1.5/{\pm}1.0\;LSB$ 이내로 들어온 것을 확인하였다. 또한 2MS/s 동작 속도에서 SNDR 및 SFDR 이 각각 최대 48dB, 60dB이고, 전력 소모는 3.3V 전원 전압에서 110mW 이며 제작된 ADC의 칩 면적은 $10mm^2$이다.

GSM/DVB-H 단말기용 적응형 간섭 잡음제거 연구 (A Study on the Adaptive Interference Canceller for GSM/DVB-H terminal)

  • 박용운;황성호;김성권;조주필;김은철;김진영;차재상
    • 한국인터넷방송통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.105-110
    • /
    • 2009
  • GSM 단말기에서 GSM 통신모듈과 DVB-H 방송 수신기가 복합화 되었을 경우, GSM 신호의 간섭으로 인해 DVB-H 수신 성능이 감소된다. 본 논문에서는 적응형 간섭 잡음제거 기법으로 GSM 간섭 신호성분을 제거함으로써 DVB-H 수신 성능을 개선하는 시스템을 제안한다. Low-noise ADC를 포함한 적응형 필터를 설계함으로써 RF단에서 간섭 잡음신호를 제거할 수 있다.

  • PDF

SFDR 70dBc의 성능을 제공하는 10비트 100MS/s 파이프라인 ADC 설계 (A 10-bit 100Msample/s Pipeline ADC with 70dBc SFDR)

  • 여선미;문영주;박경태;노형환;박준석;오하령;성영락;정명섭
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.1444-1445
    • /
    • 2008
  • 최근 Wireless Local Area Network(WLAN), Wide-band Code Division Multiple Access(WCDMA), CDMA2000, Bluetooth 등 다양한 모바일 통신 시스템에 대한 수요가 증가하고 있다. 이와 같은 모바일 통신 시스템에는 70dB이상의 SFDR(Spurious Free Dynamic Range)을 가진 ADC(Analog-to-Digital Converter)가 사용된다. 본 논문에서는 모바일 통신 시스템을 위한 SFDR 70dBc의 성능을 제공하는 10비트, 100Msps 파이프라인 ADC를 제안한다. 제안한 ADC는 요구되는 해상도 및 속도 사양을 만족시키기 위해 3단 파이프라인 구조를 채택하였으며, 입력단 SHA(Sample and Hold)회로에는 Nyquist 입력에서도 10비트 이상의 정확도로 신호를 샘플링하기 위해 부트스트래핑 기법 기반의 샘플링 스위치를 적용하였다. residue amplifier 회로에는 전력을 줄이기 위해 8배 residue amplifier 대신 3개의 2배 ressidue amplifier를 사용하였다. ADC의 높은 사양을 만족시키기 위해서는 높은 이득을 가지는 op-amp가 필수적이다. 제안한 ADC 는 0.18um CMOS 공정으로 설계되었으며, 100Msps의 동작 속도에서 70dBc 수준의 SFDR과 60dB 수준의 SNDR(Signal to Noise and Distortion Ratio)을 보여준다.

  • PDF

A Fast RSSI using Novel Logarithmic Gain Amplifiers for Wireless Communication

  • Lee, Sung-Ho;Song, Yong-Hoon;Nam, Sang-Wook
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제9권1호
    • /
    • pp.22-28
    • /
    • 2009
  • This paper presents a fast received signal strength indicator (RSSI) circuit for wireless communication application. The proposed circuit is developed using power detectors and an analog-to-digital converter to achieve a fast settling time. The power detector is consisted of a novel logarithmic variable gain amplifier (VGA), a peak detector, and a comparator in a closed loop. The VGA achieved a wide logarithmic gain range in a closed loop form for stable operation. For the peak detector, a fast settling time and small ripple are obtained using the orthogonal characteristics of quadrature signals. In $0.18-{\mu}m$ CMOS process, the RSSI value settles down in $20{\mu}s$ with power consumption of 20 mW, and the maximum ripple of the RSSI is 30 mV. The proposed RSSI circuit is fabricated with a personal handy-phone system transceiver. The active area is $0.8{\times}0.2\;mm^2$.

십자형 CMOS 홀 플레이트 및 오프셋, 1/f 잡음 제거 기술 기반 자기센서 신호처리시스템 설계 (A Design Of Cross-Shpaed CMOS Hall Plate And Offset, 1/f Noise Cancelation Technique Based Hall Sensor Signal Process System)

  • 허용기;정원재;이지훈;남규현;유동균;윤상구;민창기;박준석
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.152-159
    • /
    • 2016
  • 본 논문은 CMOS 자기센서(hall Sensor)의 오프셋 및 1/f 잡음 제거기술 기반 고선형 자기센서 신호처리장치를 제안한다. 제안하는 자기센서는 자계(magnetic Field)를 감지하여 자계의 변화량에 따른 홀 전압(hall Voltage)을 출력하는 홀 플레이트(hall Plate)와 홀 플레이트 출력 신호의 오프셋과 1/f 잡음 제거 및 디지털화를 위한 자기센서 신호처리시스템으로 구성된다. 자기센서 신호처리 시스템은 스피닝 전류 바이어싱(spinning current biasing)을 통해 자기신호로부터 오프셋과 1/f잡음 성분을 분리하고, 초퍼 및 증폭기를 통해 자기신호를 100 kHz 주파수 대역으로 변조한다. 60 kHz 차단주파수를 갖는 고역통과필터(highpass filter)를 사용하여 오프셋 및 1/f 잡음을 제거한뒤 ADC(analog to digital converter)를 통해 자기신호만을 디지털 변조한다. 증폭기 및 고역통과필터 출력은 자기신호 -53.9 dBm @ 100 kHz, 잡음성부은 -101.3 dBm @ 10 kHz이다. 최종적으로 ADC를 통과한 자기센서 출력은 -5.0 dBm @ 100 kHz이고, 오프셋 및 1/f 잡음은 -55.0 dBm @ 10 kHz이다.

트랜지스터 차동쌍 폴딩 기법을 적용한 250-MSamples/s 8-비트 폴딩 아날로그-디지털 변환기의 설계 (A Design of 250-MSamples/s 8-Bit Folding Analog to Digital Converter using Transistor Differential Pair Folding Technique)

  • 이돈섭;곽계달
    • 대한전자공학회논문지SD
    • /
    • 제41권11호
    • /
    • pp.35-42
    • /
    • 2004
  • 본 논문에서는 저 전력, 고속 동작을 위하여 트랜지스터 차동쌍 폴딩 회로를 사용하는 CMOS 폴딩 ADC를 설계하였다. 본 논문에서는 제안한 트랜지스터 차동쌍 폴딩 회로에 대한 동작원리와 기존의 폴딩 회로에 비해 어떤 장점을 가지고 있는지 설명한다. 이 회로를 적용하여 설계한 ADC에서는 폴딩신호를 처리하기 위하여 16 개의 정밀한 전압비교기와 32 개의 인터폴레이션 저항을 사용하므로 저 전력, 고속동작이 가능하고, 작은 칩 면적으로 제작할 수 있다. 설계공정은 0.25㎛ double-poly 2metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 250MHz의 클럭 주파수에서 45mW의 전력을 소비하였으며 측정값을 통하여 계산된 INL은 ±0.15LSB, DNL은 ±0.15LSB, SNDR은 10MHz 입력신호에서 50dB로 측정되었다.

BLDC 전동기를 이용하는 직동력(PBW) 구동시스템의 제어기 및 구동기 설계 (Design of a DSP Controller and Driver for the Power-by-wire(PBW) System Using BLDC Servo Motor)

  • 주재훈;구본민;김진애;조대성;최중경
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.897-900
    • /
    • 2007
  • 본 논문은 BLDC 서보모터를 사용하는 power-by-wire(PBW) 시스템을 위한 DSP 제어기와 IGBT 인버터 드라이버를 설계하는 연구를 제안한다. 이 BLDC 서보모터 시스템은 DSP(Digital Signal Processor)와 IGBT 인버터 모듈로써 구현되어진다. PBW 시스템은 직선 추력 동작을 위해 서보 모터의 속도 제어가 필요하다. 본 논문에서는 벡터 제어와 min-max PWM 기술로 이러한 서보 제어기를 구현한다. 제어기의 CPU로써, TMS320F2812 DSP는 PWM(펄스폭변조) 파형발생기, A/D변환기, SPI(직병렬인터페이스) 포트 그리고 많은 입/출력 포트 등을 가지고 있기 때문에 채택되었다.

  • PDF

TMS320F2812 DSP를 이용한 산업용 SPMSM 정밀 제어시스템 개발 (A Development of an Industrial SPMSM Servo Drive System using TMS320F2812 DSP)

  • 김민희;임태훈;정장식;김성호
    • 전력전자학회논문지
    • /
    • 제10권2호
    • /
    • pp.138-147
    • /
    • 2005
  • 최근 급속도로 발전된 산업분야에서 요구되는 서보 시스템에서의 빠른 응답특성과 고도의 정밀성을 구현하기 위하여 고속의 연산을 수행할 수 있는 DSP(Digital Signal Processor)의 사용이 필수적이다. 그러나 기존의 DSP는 고속의 연산을 주력으로 전동기 제어에 필요한 PWM 게이팅 발생 장치와 엔코더 입력 장치, ADC(Analog to Digital Converter)등의 주변 장치를 포함하지 않았다. 이러한 추가적인 주변회로로 인한 제어 회로의 복잡성과 보드의 대형화 및 생산단가 상승의 요인으로 작용하였다. 따라서 본 논문에서는 연산 능력이 기존의 DSP에 뒤지지 않으며 전동기 제어 주변회로를 포함하고 있는 TMS320F2812 DSP를 사용하여 현재 산업 현장에서 사용되고 있는 SPMSM 서보 시스템을 제어하여 기존 제어기의 주변회로로 인한 문제점을 해결하고자 한다.

슈도-세그멘테이션 기법을 이용한 저 전력 12비트 80MHz CMOS D/A 변환기 설계 (Design of Low Power 12Bit 80MHz CMOS D/A Converter using Pseudo-Segmentation Method)

  • 주찬양;김수재;이상민;강진구;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.13-20
    • /
    • 2008
  • 본 논문에서는 무선 통신 응용 시스템에 적합하도록 슈도-세그멘테이션 기법을 이용하여 저 전력 12비트 80MHz D/A 변환기를 CMOS 0.18um n-well 1-Poly/6-Metal 공정으로 설계하였다. 슈도-세그멘테이션 기법은 간단한 병렬 버퍼로 구성된 이진 디코더를 사용함으로써 구조적으로 간단해지며 저 전력으로 구현이 가능하다. 또한, 스위칭 코어 회로에 글리치 억제 회로와 입력신호의 스윙을 감소시키는 구동 회로를 설계함으로써 추가적인 스위칭 잡음을 줄일 수 있었다. 측정 결과 제안한 저 전력 12bit 80MHz CMOS D/A 변환기는 샘플링 주파수 80MHz일 때, 입력 주파수 1MHz에서 SFDR은 66.01dBc, 유효비트수는 10.67비트를 보여주었다. INL/DNL은 ${\pm}1.6LSB/{\pm}1.2LSB$로 측정되었으며, 글리치 에너지는 $49pV{\cdot}s$로 나타났다. 전력 소모는 1.8V 전원 전압에서 최대 속도인 80MHz일 때 46.8mW로 측정되었다.

이식형 심장 박동 조절 장치용 저 전력 4차 대역통과 Gm-C 필터 (Low-Power 4th-Order Band-Pass Gm-C Filter for Implantable Cardiac Pacemaker)

  • 임승현;한건희
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.92-97
    • /
    • 2009
  • 저 전력 소모는 의료용 이식 장치에서 매우 중요한 요소가 된다. 본 논문에 제안된 이식형 심장 박동 조절기의 감지 단에 필요한 저 전력 4차 Gm-C 필터는 다단 증폭 단으로 구현 되었다. 매우 큰 시상수를 구현하기 위해서 전류 분할 및 플로팅-게이트 기법이 적용된 OTA가 사용되었다. 측정 결과, 필터는 50 dB의 SFDR을 가지며, $1.8{\mu}$, W의 전력이 소모되었다. 전원 전압은 1.5 V가 공급되었고, 코어는 $2.4\;mm{\times}1.3\;mm$의 실리콘 면적을 차지한다. 제안된 필터는 1-poly 4-metal $0.35-{\mu}m$ CMOS 공정에서 제작되었다.