Design of Low Power 12Bit 80MHz CMOS D/A Converter using Pseudo-Segmentation Method

슈도-세그멘테이션 기법을 이용한 저 전력 12비트 80MHz CMOS D/A 변환기 설계

  • 주찬양 (삼성전자) ;
  • 김수재 (인하대학교 전자공학부 및 정보전자공동연구소) ;
  • 이상민 (인하대학교 전자공학부 및 정보전자공동연구소) ;
  • 강진구 (인하대학교 전자공학부 및 정보전자공동연구소) ;
  • 윤광섭 (인하대학교 전자공학부 및 정보전자공동연구소)
  • Published : 2008.04.25

Abstract

This paper describes the design of low power 12bit Digital-to-Analog Converter(D/A Converter) using Pseudo-Segmentation method which shows the conversion rate of 80MHz and the power supply of 1.8V with 0.18um CMOS n-well 1-poly 6-metal process for advanced wireless communication system. Pseudo-segmentation method used in binary decoder consists of simple parallel buffer is employed for low power because of simpler configuration than that of thermometer decoder. Also, using deglitch circuit and swing reduced drivel reduces a switching noise. The measurement results of the proposed low power 12bit 80MHz CMOS D/A Converter shows SFDR is 66.01dBc at sampling frequency 80MHz, input frequency 1MHz and ENOB is 10.67bit. Integral nonlinearity(INL) / Differential nonlinearity(DNL) have been measured ${\pm}1.6LSB/{\pm}1.2LSB$. Glich energy is measured $49pV{\cdot}s$. Power dissipation is 46.8mW at 80MHz(Maximum sampling frequency) at a 1.8V power supply.

본 논문에서는 무선 통신 응용 시스템에 적합하도록 슈도-세그멘테이션 기법을 이용하여 저 전력 12비트 80MHz D/A 변환기를 CMOS 0.18um n-well 1-Poly/6-Metal 공정으로 설계하였다. 슈도-세그멘테이션 기법은 간단한 병렬 버퍼로 구성된 이진 디코더를 사용함으로써 구조적으로 간단해지며 저 전력으로 구현이 가능하다. 또한, 스위칭 코어 회로에 글리치 억제 회로와 입력신호의 스윙을 감소시키는 구동 회로를 설계함으로써 추가적인 스위칭 잡음을 줄일 수 있었다. 측정 결과 제안한 저 전력 12bit 80MHz CMOS D/A 변환기는 샘플링 주파수 80MHz일 때, 입력 주파수 1MHz에서 SFDR은 66.01dBc, 유효비트수는 10.67비트를 보여주었다. INL/DNL은 ${\pm}1.6LSB/{\pm}1.2LSB$로 측정되었으며, 글리치 에너지는 $49pV{\cdot}s$로 나타났다. 전력 소모는 1.8V 전원 전압에서 최대 속도인 80MHz일 때 46.8mW로 측정되었다.

Keywords

References

  1. Mehrnia, A, "Optimum DAC resolution for WMAN, WLAN and WPAN OFDM-based standards", in ICCE Digest of Technical Papers, pp.355-356, Jan. 2005
  2. A. Marques, J. Bastos, A. Van den Bosch, J. Vandenbussche, M. Steyaert, W. Sansen, "A 12b Accuracy 300MSamplels Update Rate CMOS DAC", in ISSCC Digest of Technical Papers, pp.216-217, Feb. 1998
  3. A. Van den Bosch, M. Borremans, J. Vandenbussche, G. Van der Plas, A. Marques, J. Bastos, M. Steyaert, G. Gielen, W. Sansen, "A 12 bit 200 MHz Low Glitch CMOS D/A Converter", in Proc. IEEE Custom Integrated Circuits Conference, pp. 249-252, May, 1998
  4. Jose Bastos, Augusto M. Marques, Michel S. J. Steyaert, Willy Sansen, "A 12-Bit Intrinsic Accuracy High-Speed CMOS DAC", IEEE J. Solid-State Circuits, vol. 33, no. 12, pp.1959-1969, Dec. 1998 https://doi.org/10.1109/4.735536
  5. Hyuen-Hee Bae, Jin-Sik Yoon, Myung-Jin Lee, Eun-Seok Shin, Seung-Hoon Lee, "A 3V 12b 100 MS/s CMOS D/A CONVERTER FOR HIGH-SPEED SYSTEM APPLICATIONS", in IEEE International Symposium on Circuit and Systems, vol. 1, pp.869-872, May, 2003
  6. Kevin O'Sullivan and Chris Gorman "A 12-bit 320-MSample/s Current-Steering CMOS D/A Converter in 0.44 $\textrm{mm}^2$" IEEE J. Solid-State Circuits, vol. 39, NO.7, pp. 1064-1072, July. 2004 https://doi.org/10.1109/JSSC.2004.829923
  7. K. Doris and J. Briaire "A 12b 500MS/s DAC with >70dB SFDR up to 120MHz in 0.18$\mu\textrm{m}$ CMOS" in ISSCC Digest of Technical Papers, pp. 116-117 Feb. 2005
  8. Jurgen Deveugele, Michiel S. J. Steyaert, "A 10-bit 250-MS/s Binary-Weighted Current-Steering DAC", IEEE J. Solid-State Circuits, vol. 41, NO.2, pp. 320-329, Feb. 2006 https://doi.org/10.1109/JSSC.2005.862342
  9. Tae-kyu Nam, Chan yang Joo, Sung uk Seo, Sun hwa Shin, Kwang sub Yoon, "Design of 12Bit 80MHz CMOS D/A Converter with Swing Reduced Switch Drivers", The 14th Korea Conference on Semiconductors, pp.907-908, Feb. 2007
  10. Ki-Hong Ryu, Sung Young Park and Kwang Sub Yoon, "A 3.3V 12-Bit High-Speed Current Cell Matrix CMOS DAC," J.Korean Phys. Soc, vol.39, No.1, pp.127-131, 2001
  11. B. Razavi, "Principle of Data Conversion System Design", IEEEPress, 19955