• 제목/요약/키워드: Current-Mode Circuit

검색결과 642건 처리시간 0.025초

인버터 아크 용접기의 파형제어기법 및 성능향상에 관한 연구 (A Study on Current Waveform Control and Performance Improvement for Inverter Arc Welding Machine)

  • 채영민;고재석;김진욱;이승요;최해룡;최규하
    • 전력전자학회논문지
    • /
    • 제4권2호
    • /
    • pp.128-137
    • /
    • 1999
  • 최근 전력전자기술 및 인버터 회로의 다양한 제어기법의 발달에 따라서 용접기 분야에서의 용접성능 향상에 관한 다양한 연구가 진행되고 있으며 특히{{{{ { CO}_{2 } }} 아크 용접기의 경우 용접성능을 좌우하는 스패터 발생을 최소화 하는 기법이 활발하게 연구되고 있다. 그러나 현재까지는 용접기의 출력전압을 정전압으로 제어하는 방식을 사용함에 따라 용접기의 금속이행과정을 임의로 제어하는 것이 불가능하였고, 특히 스패터가 다량으로 발생하는 저전류영역의 금속이행과정인 단락이행에서의 스패터 저감을 기대하기가 어려웠다. 따라서 본 논문에서는 마이크로프로세서를 이용한 인버터 출력전류의 파형제어기법을 사용하여 인버터 아크 용접기의 출력전류를 순시적으로 제어함에 의하여 스패터 저감, 단락주기의 안정화 및 순간단락현상 감소의 측면에서 용접성능을 개선위한 연구를 수행하였고 이상의 연구에 대한 결과를 제시하였고, 또한 인버터 아크 용접기의 AC/DC 전력변환장치로 SMR(Switched Mode Rectifier)를 사용하여 시스템을 단위역율로 운전하였으며 입력전류의 저차 고조파 억제효과를 얻을 수 있었다.

  • PDF

4비트 ADC 반복구조를 이용한 저전력 전류모드 12비트 ADC (A Low Power Current-Mode 12-bit ADC using 4-bit ADC in cascade structure)

  • 박소연;김형민;이대니얼주헌;김성권
    • 한국전자통신학회논문지
    • /
    • 제14권6호
    • /
    • pp.1145-1152
    • /
    • 2019
  • 본 논문에서는 디지털 회로와 저소비전력 및 고속연산의 장점을 가진 아날로그 회로를 혼용하기 위하여, 저전력 전류모드 12비트 ADC(: Analog to Digital Converter)를 제안하였다. 제안하는 12비트 ADC는 4비트 ADC의 cascade 구조를 사용하여 소비전력을 줄일 수 있었으며, 변환 current mirror 회로를 사용해 칩면적을 줄일 수 있었다. 제안된 ADC는 매그나칩/SK하이닉스 350nm 공정으로 구현하였고, Cadence MMSIM을 사용하여 post-layout simulation를 진행하였다. 전원전압 3.3V에서 동작하고, 면적은 318㎛ x 514㎛를 차지하였다. 또한 제안하는 ADC는 평균 소비전력 3.4mW의 저소비전력으로 동작하는 가능성을 나타내었다.

Reduced-order Mapping and Design-oriented Instability for Constant On-time Current-mode Controlled Buck Converters with a PI Compensator

  • Zhang, Xi;Xu, Jianping;Wu, Jiahui;Bao, Bocheng;Zhou, Guohua;Zhang, Kaitun
    • Journal of Power Electronics
    • /
    • 제17권5호
    • /
    • pp.1298-1307
    • /
    • 2017
  • The constant on-time current-mode controlled (COT-CMC) switching dc-dc converter is stable, with no subharmonic oscillation in its current loop when a voltage ripple in its outer voltage loop is ignored. However, when its output capacitance is small or its feedback gain is high, subharmonic oscillation may occur in a COT-CMC buck converter with a proportional-integral (PI) compensator. To investigate the subharmonic instability of COT-CMC buck converters with a PI compensator, an accurate reduced-order asynchronous-switching map model of a COT-CMC buck converter with a PI compensator is established. Based on this, the instability behaviors caused by output capacitance and feedback gain are investigated. Furthermore, an approximate instability condition is obtained and design-oriented stability boundaries in different circuit parameter spaces are yielded. The analysis results show that the instability of COT-CMC buck converters with a PI compensator is mainly affected by the output capacitance, output capacitor equivalent series resistance (ESR), feedback gain, current-sensing gain and constant on-time. The study results of this paper are helpful for the circuit parameter design of COT-CMC switching dc-dc converters. Experimental results are provided to verify the analysis results.

멀티비트 플라잉 커패시터의 전압제어를 이용한 3-레벨 벅 변환기 (Three Level Buck Converter Utilizing Multi-bit Flying Capacitor Voltage Control)

  • 소진우;윤광섭
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1006-1011
    • /
    • 2018
  • 본 논문은 멀티비트 플라잉 커패시터의 전압제어를 이용한 3-레벨 벅 변환기를 제안한다. 기존의 3-레벨 벅 변환기는 플라잉 커패시터 전압을 제어하지 못하여 동작이 불안정하거나 플라잉 커패시터 전압을 제어하는 회로가 PWM방식에 적용되지 못하는 문제가 있었다. 또한 부하전류에 증가할 때 인덕터 전압에 오차가 발생하였다. 본 논문에서 제안하는 구조는 입력이 4개인 차동증폭기와 공통모드 피드백 회로를 이용하여 PWM모드에서 플라잉 커패시터 전압을 제어할 수 있다. 또한 3비트 플라잉 커패시터 전압 제어회로를 제안하여 부하전류에 따른 3-레벨 벅 변환기의 동작을 최적화할 수 있으며 슈미트 트리거 회로를 이용한 삼각파 생성 회로를 제안하였다. 제안하는 3-레벨 벅 변환기는 $0.18{\mu}m$ CMOS 공정으로 설계되었으며 2.7~3.6V의 공급 전압 범위와 0.7V~2.4V의 출력 전압 범위를 갖는다. 동작 주파수는 2MHz, 부하전류 범위는 30mA~500mA이며 출력 전압 리플은 최대 32.5mV로 측정되었다. 측정 결과 130mA의 부하전류에서 약 85%의 최대 전력변환 효율을 보인다.

1.5-비트 비트 셀을 이용한 새로운 구조의 CMOS 전류모드 아날로그-디지털 변환기 (A New Architecture of CMOS Current-Mode Analog-to-Digital Converter Using a 1.5-Bit Bit Cell)

  • 최경진;이해길;나유찬;신홍규
    • 한국음향학회지
    • /
    • 제18권2호
    • /
    • pp.53-60
    • /
    • 1999
  • 본 논문에서는 CSH(Current Sample-and-Hold)와 CCMP(Current Comparator)로 구성된 1.5-비트 비트 셀을 이용한 새로운 구조의 CMOS IADC(Current-mode Analog-to-Digital Convener)를 제안한다. 전체적인 IADC의 선형성 향상을 위하여 CFT(Clock Feedthrough)가 제거된 9-비트 해상도 CSH를 설계하여 각 비트 셀 전단에 배치하였다. 제안한 IADC를 구성하는 비트 셀은 2개의 래치 CCMP를 사용하기 때문에 디지털 교정 로직이 간소화되고 소비전력이 감소된다. 또한 IADC를 구성하는 모든 블록들의 회로는 MOS 트랜지스터로만 설계되었기 때문에 혼성모드 집적화에 유리하다. 제안한 IADC를 현대 0.8 ㎛ CMOS 파라미터로 HSPICE 시뮬레이션 결과, 20Ms/s에서 100 ㎑의 입력 신호에 대한 SNR은 43 dB로 7-비트의 해상도를 만족하였고 27 ㎽의 소비전력 특성을 나타냈다.

  • PDF

저전력 CMOS On-Chip 기준전압 발생회로 (Low-Power CMOS On-Chip Voltage Reference Circuits)

  • 권덕기;박종태;유종근
    • 전기전자학회논문지
    • /
    • 제4권2호
    • /
    • pp.181-191
    • /
    • 2000
  • 본 논문에서는 증식형 MOS 트랜지스터와 저항만을 사용하여 기준전압을 발생하기 위한 두 가지 방법을 제안하였다. 첫 번째 방법은 문턱전압에 비례하는 전압성분과 열전압에 비례하는 전압성분을 합하여 온도보상을 하는 전압모드 방식이고, 두 번째는 문턱전압에 비례하는 전류성분과 열전압에 비례하는 전류성분을 합하여 온도보상을 하는 전류모드 방식이다. 설계된 회로들을 $0.65{\mu}m$ n-well CMOS 공정 페러미터를 사용하여 HSPICE 모의실험한 결과, 전압모드 회로의 경우 공급전압에 대한 변화율은 $-30^{\circ}C{\sim}130^{\circ}C$의 온도범위에서 0.21%/V 이하이고, 온도에 대한 변화율은 $3V{\sim}12V$의 공급전압 범위에서 $48.0ppm/^{\circ}C$ 이하이다. 전류모드 회로의 경우는 공급전압에 대한 변화율이 $-30^{\circ}C{\sim}130^{\circ}C$의 온도범위에서 0.08%/V 이하이고, 온도에 대한 변화율은 $4V{\sim}12V$의 공급전압 범위에서 $38.2ppm/^{\circ}C$ 이하이다. 또한 전력소모는 5V, $30^{\circ}C$일 때 전압모드 경우와 전류모드 경우 각각 $27{\mu}W$$65{\mu}W$로 저전력 특성을 보인다. 제작된 전압모드 기준전압 발생회로를 측정한 결과, 공급전압에 대한 변화율은 $30^{\circ}C{\sim}100^{\circ}C$의 온도범위에서 0.63%/V 이하이고, 온도에 대한 변화율은 $3.0{\sim}6.0V$의 공급전압 범위에서 $490ppm/^{\circ}C$ 보다 작다. 제안된 회로들은 구조가 간단하기 때문에 설계가 용이하고, 특히 전류모드의 경우 넓은 범위의 기준전압 발생이 가능하다는 장점을 갖는다.

  • PDF

새로운 AC PDP용 멀티레벨 에너지 회수회로 (A Novel Multi-Level Type Energy Recovery Sustaining Driver for AC Plasma Display Panel)

  • 홍순찬;정우창;강경우;유종걸
    • 조명전기설비학회논문지
    • /
    • 제19권4호
    • /
    • pp.71-78
    • /
    • 2005
  • 본 연구는 AC PDP(Plasma Display Panel)용 멀티레벨 에너지 회수회로에 관한 연구로서, 기존 멀티레벨 구동회로의 문제점을 해결한 새로운 멀티레벨 구동회로를 제안한다. 기존 멀티레벨 구동회로는 Weber회로에서 나타나는 스위칭 소자의 전압 및 전류 스트레스를 개선하였지만 공진 인덕터와 기생 커패시턴스에 의한 기생공진전류가 존재하고 하드스위칭이 발생하며 또한 천이구간이 다소 긴 문제점이 있다. 제안 회로는 사용소자의 수를 줄여 회로를 간단히 하였으며, 기생공진전류를 제거하여 회로 동작의 안정성을 높였다. 또한 CIM(Current Injection Method) 을 사용하여 하드스위칭 문제를 해결하였으며 Vs/2 유지구간을 제거하여 동작주파수를 증가시킬 수 있도록 하였다. 제안 회로의 유용성을 입증하기 위해 모드별로 동작을 해석하였으며, PSpice프로그램을 이용하여 시뮬레이션하고 그 결과를 확인하였다.

통계적 방법에 의한 전자레인지의 돌입전류 최적화 연구 (A Study on Optimum control for Inrush current of Microwave Oven using Statistical Method)

  • 이민기;고강훈;권순걸;이현우
    • 조명전기설비학회논문지
    • /
    • 제15권5호
    • /
    • pp.61-67
    • /
    • 2001
  • 여자자속의 포화는 전자레인지에 사용되는 고압 변압기의 초기 입력 전원의 위상에 의존한다. 고압트랜스의 돌입전류를 제한하기 위해서는 릴레이의 접점을 입력전원위상의 최저점일 때 ˝ON˝하여야 한다. 개선된 회로는 보정된 인터럽터 신호를 마이컴의 입력으로서 릴레이의 접점이 돌입전류가 최소 일 때 ˝ON˝한다. 실험결과는 입력전압변동모드에 대해서 개선된 회로가 설계목표치 50[A]를 만족함을 나타내었다. 그리고 통계적 기법으로서 이를 검증한다.

  • PDF

PWM 제어를 이용한 고역율, 저교조파형 고출력 Sepic 컨버터에 관한 연구 (A study on the high-power Sepic converter for high-power-factor, low current harmonics using PWM control)

  • 주형종;권명일;장도현
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 B
    • /
    • pp.1211-1213
    • /
    • 2003
  • A pulse width modulation(PWM) method for single-phase Sepic-type rectifier is introduced in this paper. The characteristics of the proposed PWM system are high performance high power factor with low input current harmonic distortion. The proposed control method is based on the average-current-mode using the dedicated integrated circuit UC3854 this technique it is possible to implement a very simple control circuit for unitary power-factor in CCM operation and also to provide over-current protection.

  • PDF

갈륨비소 MESFET를 이용한 고이득 차동 증폭기 설계 (Design of High Gain Differential Amplifier Using GaAs MESFET's)

  • 최병하;김학선;김은로;이형재
    • 한국통신학회논문지
    • /
    • 제17권8호
    • /
    • pp.867-880
    • /
    • 1992
  • 본 논문에서는 갈륨비소 연산 증폭기의 입력단 설계에 있어서 기초가 되는 차동 증폭기에 사용될 이득 증가 기법을 적용한 단일 증폭기와 새로운 구성의 전류 미러를 설계하였다.차동 전압 이득을 높이기 위하여 단일 증폭기의 bootstrap 이득 증가 기법을 이용하여 차증 증폭기를 구성하였다. 차동 증폭기에 사용되는 정전류원으로서 주파수 특성이 우수한 선형 역상 전류 미러를 사용하여 회로의 안정화를 꾀하였다. 또한, 동상 전압 이득을 감소시키기 위하여 common mode feedback을 사용함으로써 차동 증폭기의 성능 평가에 있어서중요한 CMRR을 높였다.PSPICE를 통한 시뮬레이션 결과, 기본 단일 증폭기의 이득은 29.dB인데 비하여 새로 설계된 new bootstrapped 이득 증가 기법을 사용한 경우에는 57.67db로써 이득이 28.26dB 개선되었음을 알 수 있었다. 또한, 본 논문에서 설계한 차동 증폭기는 차동 이득이 57.66dB, CMRR이 83.98dB로써 기존의 논문보다 향상되었고 주파수 특성면에서도 차단 주파수가 23.26GHz로써 우수함을 입증하였다.

  • PDF