• 제목/요약/키워드: Clock Noise

검색결과 170건 처리시간 0.024초

광마우스 잡음 개선을 위한 회로 설계 및 구현 (Circuit Design and Implementation for Noise Enhancement of Optical Mouse)

  • 박상봉;허정화
    • 한국인터넷방송통신학회논문지
    • /
    • 제14권2호
    • /
    • pp.135-140
    • /
    • 2014
  • 본 논문은 광마우스의 패턴 잡음에 대한 움직임 벡터 값에 대해서 디지털 필터링을 통하여 특성 개선 내용을 기술한다. 설계된 회로는 PS2나 USB로 출력되기 전에 x축과 y축 움직임 벡터에 대해 필터링과 평균값을 취하여, 광마우스의 이동을 부드럽게 하고 떨림 현상을 개선하였다. FPGA를 이용해서 각각의 기능을 검증하고 $0.35{\mu}m$ 표준 CMOS 공정을 이용하여 칩으로 제작해서 성능을 측정하였다. 시스템 클럭 주파수는 6MHz를 사용하여 1/1700sec 마다 +6에서 -6사이의 움직임 벡터 값을 출력한다. 테스트는 카테시안 로봇을 이용하여 특성에 대한 측정을 실시하였다.

고속통신시스템의 신호충실성을 고려한 신호경로 설계 방법 (Design Methodologies of High-speed Communication System with Signal Integrity)

  • 박종대;박영호;남상식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.279-282
    • /
    • 2000
  • As digital systems continue to use components with faster edge rates and clock speeds, transmission of the digital information in these systems approaches the microwave realm. At these speeds digital signal fidelity becomes both a critical success factor and design challenge. The noise sources in digital systems include the noise in power supply, ground and packaging media due to simultaneous switching of drivers, signal reflections and distortions on single and multiple transmission lines. This paper presents theory, case studies and design considerations of gigabit interconnection for network and communication systems. The case studies show HSPICE and Ampredictor simulations of alternate approaches. Various subjects including skin effect and dielectric losses, interconnect simulations and crosstalks of connector, affected signal discontinuity, are addressed.

  • PDF

A Reconfigurable 4th Order ΣΔ Modulator with a KT/C Noise Reduction Circuit

  • Yang, Su-Hun;Seong, Jae-Hyeon;Yoon, Kwang-Sub
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권2호
    • /
    • pp.294-301
    • /
    • 2017
  • This paper presents a low power ${\Sigma}{\Delta}$ modulator for an implantable chip to acquire a bio-signal such as EEG, DBS, and EMG. In order to reduce a power consumption of the proposed fourth order modulator, two op-amps utilized for the first two integrators are reconfigured to drive the second two integrators. The KT/C noise reduction circuit in the first two integrators is employed to enhance SNR of the modulator. The proposed circuit was fabricated in a 0.18 um CMOS n-well 1 poly 6 metal process with the active chip core area of $900um{\times}800um$ and the power consumption of 830 uW. Measurement results were demonstrated to be SNDR of 76 dB, DR of 77 dB, ENOB of 12.3 bit at the input frequency of 250 Hz and the clock frequency of 256 kHz. FOM1 and FOM2 were measured to be 41 pJ/step and 142.4 dB, respectively.

An Experimental 0.8 V 256-kbit SRAM Macro with Boosted Cell Array Scheme

  • Chung, Yeon-Bae;Shim, Sang-Won
    • ETRI Journal
    • /
    • 제29권4호
    • /
    • pp.457-462
    • /
    • 2007
  • This work presents a low-voltage static random access memory (SRAM) technique based on a dual-boosted cell array. For each read/write cycle, the wordline and cell power node of selected SRAM cells are boosted into two different voltage levels. This technique enhances the read static noise margin to a sufficient level without an increase in cell size. It also improves the SRAM circuit speed due to an increase in the cell read-out current. A 0.18 ${\mu}m$ CMOS 256-kbit SRAM macro is fabricated with the proposed technique, which demonstrates 0.8 V operation with 50 MHz while consuming 65 ${\mu}W$/MHz. It also demonstrates an 87% bit error rate reduction while operating with a 43% higher clock frequency compared with that of conventional SRAM.

  • PDF

PCB 트랙의 신호충실성을 위한 임피던스 계산 방법 및 측정 툴 개발 (Development of the Measurement Tool and Impedance Test Method for the Signal fidelity in PCB Tracks)

  • 라광열;유재현;김철기;이재경;남지현;윤달환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(5)
    • /
    • pp.51-54
    • /
    • 2002
  • As digital systems continue to use components with faster edge rate and clock speeds, transmission of the digital information can take place many troubles. The increasing requirement for controlled impedance PCBs becomes both a critical success factor and a design challenge. Especially, the noise sources in digital system include the noise in power supply, ground and packaging due to simultaneous switching of signal, signal reflections and distortions on single and multiple transmission lines. This paper simulates the tracks controlled impedance with the test coupon. So, it can saves the design time and supports the economical PCB design.

  • PDF

비디오 시스템을 위한 저전압, 디지털 자동이득 조절기 (A Low Voltage, Digital Automatic Gain Controller)

  • 권진호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(5)
    • /
    • pp.183-186
    • /
    • 2000
  • In this paper we propose a new architecture of a programmable digital automatic gain controller(AGC) for analog interface in mixed mode systems. Compared with conventional analog AGCs which have difficulties in integration due to large capacitors, the proposed AGC is easily integrated. So the production cost can be reduced. In addition, The proposed AGC has a better performance in temperature, and power supply variations, and substrate noise than analog counterparts do. To prevent erroneous operations of the AGC due to noise, a mal-function preventer is newly proposed. In addition, to achieve an optimized AGC time constant, we propose a logic block which controls an up-down counting clock. This is directly related to the changing speed of the AGC gain. Implemented with a 0.25 $\mu\textrm{m}$ 1-poly, 5-metal CMOS parameters, the AGC operates from a single 2.5V power supply with the dynamic range of 36.ldB and occupies active area of 500$\mu\textrm{m}$${\times}$600$\mu\textrm{m}$

  • PDF

CCD 상관기를 이용한 SS 통신방식에 관한 연구 (A Study on the SS Communication by CCD Correlator)

  • 박진수
    • 한국통신학회논문지
    • /
    • 제14권2호
    • /
    • pp.164-176
    • /
    • 1989
  • 본 논문에서는 종래부터 연구되어 왔던 SS(Spread Specturm) 통신방식을 재검토하고 그의 문제점을 제기한 다음 해결방법의 하나로 PNCPM(Pseudo Noise Code Polarity Modulation) 방식을 제안하였다. 그리고 제안된 PNCPM 방식이 비동기검파방식에서 간단한 하드웨어(Hardware) 구성으로 데이터를 후레임(Frame)마다 쉽게 복조할 수 있음을 나타내고 CCD(Charge Couled Device) 상관기에 변복조방식과 장치구성 및 SSMA(Spread Spectrum Multiple Acces)에 응용하는 것을 제안하였다.

  • PDF

타이밍 클릭 복원 회로에 사용된 PLL의 최적 파라미터 결정 (Optimum Parameter Determination of PLL Used in Timing Clock Recovery Circuit)

  • 류흥균;안수길
    • 대한전자공학회논문지
    • /
    • 제24권3호
    • /
    • pp.376-380
    • /
    • 1987
  • The closed-loop transfer function of 2-nd order PLL (phase-looked loop)of which loop filter has active-lag 1-st order is found. Considering the three criteria of system performance: the transient response time of the circuit, noise bandwidth by the linear analysis and stability which uses root-locus method, the optimum value of damping factor is 1.0 and the natural frequency which depends upon the signal frequency can be determined after consideration of the trade-off relationship between the transient response time and the noise bandwidth.

  • PDF

고속 저잡음 PLL 클럭 발생기 (A High Speed and Low Jitter PLL Clock generator)

  • 조정환;정정화
    • 대한전자공학회논문지TE
    • /
    • 제39권3호
    • /
    • pp.1-7
    • /
    • 2002
  • 본 논문에서는 다중 PFD(Phase Frequency Detector)와 적응 전하펌프 회로를 설계하여 지터 잡음 특성과 주파수 획득 과정을 향상시킨 새로운 PLL 클럭 발생기를 제안한다. 기존의 PLL은 넓은 데드존과 듀티 사이클 특성을 갖고 있기 때문에 지터잡음을 발생하고, 긴 지연시간 때문에 고속 동작에는 부적합하다. 본 논문에서는 이러한 문제를 해결하기 위하여, TSPC(True Single Phase Clocking) 회로를 이용하여 다중 구조를 갖는 PFD를 설계하였다. 데드존 특성, 듀티 사이클의 제한조건을 개선할 수 있도록 회로를 설계하였으며, 탁월한 지터잡음 성능을 향상시킬 수 있었다. 또한 적응 전하펌프 회로를 사용하여 PLL을 설계하였으며 루프필터의 전하펌프 전류를 증가시킴으로써 주파수 획득 특성을 개선 할 수 있었다. Hspice 시뮬레이션을 수행한 결과, 제안한 PLL은 데드존이 0.01ns 미만이고, 입력신호의 듀티 사이클에 무관하며, 50ns의 빠른 획득시간을 갖는 것을 확인할 수 있었다. 따라서 제안된 회로는 고성능 마이크로프로세서 및 디지털시스템에 적용될 수 있다.

범용 DSP 칩을 이용한 다중 채널 보청기의 저전력 구현 (Low-Power Implementation of A Multichannel Hearing Aid Using A General-purpose DSP Chip)

  • 김범준;변준;박영철
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권1호
    • /
    • pp.18-25
    • /
    • 2018
  • 본 논문에서는 범용 DSP 칩을 이용한 저전력 다중 채널 보청기 시스템 구현을 제시한다. 본 시스템은 WDRC(Wide Dynamic Range Compression)를 이용한 음향 증폭 알고리즘, 적응 하울링 제거 알고리즘, 단일 채널 잡음 감소 알고리즘을 포함한다. 저전력 구현을 위해 각 알고리듬을 정수연산 프로그램으로 재구성하였고, BelaSigna(R) 250의 명령어를 사용하여 정수연산 프로그램을 어셈블리 프로그램으로 변환하였다. 실시간 시스템을 사용한 실험을 통해 각 알고리즘의 성능을 확인하였다. 또한 구현 시스템의 클럭을 측정하였으며, 그 결과 전체 신호 처리 블록이 대략 7.02MHz 클럭에서 실시간으로 동작함을 확인하였다.