• 제목/요약/키워드: Built In Test

검색결과 1,470건 처리시간 0.033초

CMOS 테스트를 위한 Built-In Self-Test 회로설계 (A Built-In Self-Test Method for CMOS Circuits)

  • 김윤홍;임인칠
    • 전자공학회논문지B
    • /
    • 제29B권9호
    • /
    • pp.1-7
    • /
    • 1992
  • This paper proposes a built-in self-test tchnique for CMOS circuits. To detect a stuck-open fault in CMOS circuits, two consequent test patterns is required. The ordered pairs of test patterns for stuck-open faults are generated by feedback shift registers of extended length. A nonlinear feedback shift register is designed by the merging method and reordering algorithms of test patterns proposed in this paper. And a new multifunctional BILBO (Built-In Logic Block Observer) is designed to perform both test pattern generation and signature analysis efficiently.

  • PDF

패턴 테스트 가능한 NAND-형 플래시 메모리 내장 자체 테스트 (Pattern Testable NAND-type Flash Memory Built-In Self Test)

  • 황필주;김태환;김진완;장훈
    • 전자공학회논문지
    • /
    • 제50권6호
    • /
    • pp.122-130
    • /
    • 2013
  • 메모리반도체산업이 성장함에 따라 수요와 공급이 큰 폭으로 증가하고 있다. 그 중 플래시 메모리가 스마트폰, 테블릿PC, SoC(System on Chip)산업에 많이 사용되고 있다. 플래시 메모리는 NOR-형 플래시 메모리와 NAND-형 플래시 메모리로 나뉜다. NOR-형 플래시 메모리는 BIST(Built-In Self Test), BISR(Built-In Self Repair), BIRA(Built-In Redundancy Analysis) 등 많은 연구가 진행되었지만 NAND-형 플래시 메모리 BIST는 연구가 진행되지 않았다. 현재 NAND-형 플래시 메모리 패턴 테스트는 고가의 외부 테스트 장비를 사용하여 테스트를 수행하고 있다. NAND-형 플래시 메모리에서는 블록단위로 소거, 페이지 단위로 읽기, 쓰기 동작이 가능하기 때문에 자체 내장 테스트가 존재하지 않고 외부장비에 의존하고 있다. 고가의 외부 패턴 테스트 장비에 의존해서 테스트를 수행하던 NAND-형 플래시 메모리를 외부 패턴 테스트 장비 없이 패턴 테스트를 수행할 수 있도록 두 가지의 유한 상태 머신 기반 구조를 갖고 있는 BIST를 제안한다.

순서회로의 Built-In Pseudoexhaustive Test을 위한 테스트 패턴 생성기 및 응답 분석기의 설계 (Design of Test Pattern Generator and Signature Analyzer for Built-In Pseudoexhaustive Test of Sequential Circuits)

  • 김연숙
    • 한국정보처리학회논문지
    • /
    • 제1권2호
    • /
    • pp.272-278
    • /
    • 1994
  • 본 논문에서는 BIST(Built-In Self Test)시 순서회로내의 조합회로를 pseudoexhaustive 시험하는데 필요한 테스트 패턴 생성기와 응답 분석기를 제안한다. 제안하는 테스트 패턴 생성기는 테스트 패턴의 초기값을 스캔 인 할 수 있고, exhaustive test pattern 을 생성할 수 있다. 또한, 응답 분석기는 회로의 응답을 분 석할 수 있을 뿐만 아니라 응답 결과를 스캔 아웃할 수 있다. 이러한 테스트 패턴 생 성기와 응답분석기는 SRL과 LFSR을 결합하여 설계하였다.

  • PDF

5GHz 저잡음 증폭기를 위한 새로운 Built-In Self-Test 회로 (A Novel Built-In Self-Test Circuit for 5GHz Low Noise Amplifiers)

  • 류지열;노석호
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.1089-1095
    • /
    • 2005
  • 본 논문에서는 5GHz 저잡음 증폭기(LNA)의 성능 측정을 위한 새로운 형태의 저가 BIST(Built-In Self-Test) 회로를 제안한다 이러한 BIST 회로는 system-on-chip (SoC) 송수신 환경에 적용될 수 있도록 설계되어 있다. 본 논문에서 제안하는 BIST 회로는 입력 임피던스, 전압이득, 잡음지수, 입력반사손실(input return loss) 및 출력 신호 대 잡음전력비(signal-to-noise ratio)와 같은 저잡음 증폭기의 주요 성능 지수를 측정 할 수 있으며, 단일 칩 위에 제작되어 있다.

거주후평가(P.O.E) 에 의한 아파트 수납공간의 문제점 및 개선방안 (A Study on the Built-in Storage Furniture of Apartment Based on P.O.E)

  • 박영순
    • 한국실내디자인학회논문집
    • /
    • 제9호
    • /
    • pp.134-138
    • /
    • 1996
  • The purpose of this study was (1) to examine how people modify and replace the built -in storage furniture in apartments, (2) to identify the problems of the built-in storage furniture and user satisfaction according to the size of the apartments, and (3) to suggest the better built-in furniture design based on the results of the study. Questionnare survey method was used , and the S-APT residents in Suwon and Bundang were selected for this study. The results were analysed by X^2$-test, T-test , F-test, frequency and percentage. It were identified that (1) the residents were not satisfied with their built -in storage furniture by its size and inside composition even in the new apartments, and (2) they tend to modify or purchase new one and these tendency was increased by the floor area increased.

  • PDF

FRP or steel plate-to-concrete bonded joints: Effect of test methods on experimental bond strength

  • Chen, J.F.;Yang, Z.J.;Holt, G.D.
    • Steel and Composite Structures
    • /
    • 제1권2호
    • /
    • pp.231-244
    • /
    • 2001
  • The strengthening of reinforced concrete structures using externally bonded steel or advanced fibre reinforced plastic (FRP) composites is becoming increasingly common. A key factor affecting the behaviour and reliability of such strengthened structures is the bond strength between the steel or FRP plate and the concrete substrate. Several different experimental set-ups have previously been used to determine bond strength. This paper presents a careful finite element analysis of the stress distributions in these test set-ups. Results show that stress distributions can be significantly different for different set-ups, for similar materials and geometry.

한국형 기동헬기 자체진단 시험 설계 및 입증 (Design and Verification of Built In Test For KUH)

  • 김성우;이병화;장원홍;오우섭
    • 한국항공우주학회지
    • /
    • 제40권7호
    • /
    • pp.623-628
    • /
    • 2012
  • 임무탑재장비 체계는 한국형 기동헬기의 임무 수행을 위해 전자장비 구성품들을 통합한 항공전자 체계다. 자체진단 시험은 숙련된 요원, 특수 시험장비의 필요성을 감소시키주며 체계의 정비를 위한 비가동 시간을 줄여준다. 갈수록 복잡성이 증가하고 있는 항공전자 장비에 대한 자체진단 시험 기능의 필요성이 더욱 커지고 있다. 본 논문은 한국형 기동헬기 항공전자 체계에 구현한 자체진단 시험 설계 및 입증에 대해 설명한다.

Hamming distance를 고려한 경로 지연 고장의 built-in self-testing 기법 (Built-in self-testing techniques for path delay faults considering hamming distance)

  • 허용민
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.807-810
    • /
    • 1998
  • This paper presents BIST (Built-in self-test) techniques for detection of path delay faults in digital circuits. In the proosed BIST schemes, the shift registers make possible to concurrently generate and compact the latched test data. Therefore the test time is reduced efficiently. By reordering the elements of th shifte register based on the information of the hamming distance of each memory elements in CUt, it is possible to increase the number of path delay faults detected robustly/non-robustly. Experimental results for ISCAS'89 benchmark circuits show the efficiency of the proposed BIST techniques.

  • PDF

임베디드 NAND-형 플래시 메모리를 위한 Built-In Self Repair (Built-In Self Repair for Embedded NAND-Type Flash Memory)

  • 김태환;장훈
    • 정보처리학회논문지:컴퓨터 및 통신 시스템
    • /
    • 제3권5호
    • /
    • pp.129-140
    • /
    • 2014
  • 기존의 메모리에서 발생하는 다양한 고장들을 검출하기 위한 기법으로 BIST(Built-in self test)가 있고 고장이 검출되면 Spare를 할당하여 수리하는 BIRA(Built-in redundancy analysis)가 있다. 그리고 BIST와 BIRA를 통합한 형태인 BISR(Built-in self repair)를 통해 전체 메모리의 수율을 증가시킬 수 있다. 그러나 이전에 제안된 기법들은 RAM을 위해 제안된 기법으로 RAM의 메모리 구조와 특성이 다른 NAND-형 플래시 메모리에 사용하기에는 NAND-형 플래시 메모리의 고유 고장인 Disturbance를 진단하기 어렵다. 따라서 본 논문에서는 NAND-형 플래시 메모리에서 발생하는 Disturbance 고장을 검출하고 고장의 위치도 진단할 있는 BISD(Built-in self diagnosis)와 고장 블록을 수리할 수 있는 BISR을 제안한다.

고성능 전류감지기를 이용한 Specification 기반의 아날로그 회로 테스트 (Specification-based Analog Circuits Test using High Performance Current Sensors)

  • 이재민
    • 한국멀티미디어학회논문지
    • /
    • 제10권10호
    • /
    • pp.1260-1270
    • /
    • 2007
  • 테스트 기술자들에게 아날로그 회로(또는 혼합신호 회로)의 테스트와 진단은 여전히 어려운 문제여서 이를 해결할 수 있는 효과적인 테스트 방법이 크게 요구된다. 본 논문에서는 time slot specification(TSS) 기반의 내장 전류감지기(Built-in Current Sensor)를 이용한 새로운 아날로그 회로의 테스트 기법을 제안한다. 또한 TSS에 기반 하여 고장 위치를 찾아내고 고장의 종류를 구별해 내는 방법을 제시한다. TSS 기법과 함께 제안하는 내장 전류감지기는 높은 고장 용이도와 높은 고장 검출을 그리고 아날로그 회로내 강고장과 약고장에 대한 높은 진단율을 갖는다. 제안하는 방법에서는 주출력과 전원단자등을 테스트 포인트로 사용하고 전류감지기를 자동 테스트 장치(Automatic Test Equipment)에 구성하므로써 테스트 포인트 선택과정의 복잡도를 줄일 수 있다. 내장 전류 감지기의 디지털 출력은 아날로그 IC 테스트를 위한 내장 디지털 테스트 모듈과 쉽게 연결된다.

  • PDF