• 제목/요약/키워드: Analog-to-Digital Converter

검색결과 567건 처리시간 0.024초

2.5V $0.25{\mu}m$ CMOS Temperature Sensor with 4-Bit SA ADC

  • 김문규;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.448-451
    • /
    • 2011
  • SoC에서 칩 내부의 온도를 측정하기 위한 proportional-to-absolute-temperature (PTAT) 회로와 sensing 된 아날로그 신호를 디지털로 변환하기 위해 4-bit analog-to-digital converter (ADC)로 구성된 temperature sensor를 제안한다. CMOS 공정에서 vertical PNP 구조를 이용하여 PTAT 회로가 설계되었다. 온도변화에 둔감한 ADC를 구현하기 위해 아날로그 회로를 최소로 사용하는 successive approximation (SA) ADC가 이용되었다. 4-bit SA ADC는 capacitor DAC와 time-domain 비교기를 이용함으로 전력소모를 최소화하였다. 제안된 temperature sensor는 2.5V $0.25{\mu}m$ 1-poly 9-metal CMOS 공정을 이용하여 설계되었고, $50{\sim}150^{\circ}C$ 온도 범위에서 동작한다. Temperature sensor의 면적과 전력 소모는 각각 $130{\times}390\;um^2$과 868 uW이다.

  • PDF

Analog Signal Conditioner Using Fuzzy Logic Technique

  • Maipradith, N.;Riewruja, V.;Chaikla, A.;Julsereewong, P.;Ukakimaparn, P.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2000년도 제15차 학술회의논문집
    • /
    • pp.472-472
    • /
    • 2000
  • An analog signal conditioner using fuzzy logic technique, which has multiple-input and multiple-output terminals, is proposed in this paper. The proposed signal conditioner can be employed to linearly translate the level of signals to a standard voltage signal (1-5V) and convert the form of signals to a standard current signal (4-20mA). The implementation method based on the use of a commercial 8-bit microcontroller, the analog-to-digital (A/D) converters, the digital-to-analog (D/A) converters and the voltage-to-current (V/I) converter. The simulation result and the experimental results are presented, which further confirm the feasibility of this approach.

  • PDF

디지털 셀룰라 시스템을 위한 개선된 GMSK 직교 변조기의 설계 (A design of an improved GMSK quadrature modulator for digital cellular system)

  • 송영준;한영열
    • 전자공학회논문지A
    • /
    • 제33A권6호
    • /
    • pp.32-41
    • /
    • 1996
  • We propose the improved GMSK (gaussian-filtered minimum shift keying) quadrature modulator using the FIR(finite impulse response )filter whose coefficients are obtained form the differnce of phase response, and design its ASIC (applicaton specific integrated circuit) which can be used for GSM (global system for mobile communication) digital cellular system and DCS 1800 (digital cellular system at 1800MHz) personal communication system. Input data become quantized I and Q channel 10 bit signal through cosine and sine ROM mapping after being filtered by the FIR filter whose normalized bandwidth is 0.3 and designed by considering intersymbol interference as well as sampling ratio. These two signals become the GMSK modulated I and Q channel signal through DAC (digital-to-analog converter) and 7th order analog chebyshev LPF(low pass filter) respectively. The difference between the ideal analog signal and its digitized signal is analyzed in terms of sampling noise, quantization noise, truncation noise and coefficient noise. And the effect of the LPF following the DAC is considered. The ASIC design of the GMSK quadrature modulator is also confirmed by an experiment.

  • PDF

라이다 측정 거리 향상을 위한 통합 수신 시스템 개발 (아날로그방식과 광자계수방식 신호 접합) (Development of lidar detection system for improvement of measurement range (Combined photon counting detection and analog-to-digital signal))

  • 신동호;노영민;신성균;김영준
    • 대한원격탐사학회지
    • /
    • 제30권2호
    • /
    • pp.251-258
    • /
    • 2014
  • 본 연구는 에어로졸의 광학적 특성 분석을 위한 라이다 시스템의 정확성 향상을 위해 새롭게 개발한 신호 수신 시스템을 설명하고자 한다. 광주과학기술원의 라이다에 아날로그 방식과 광자계수 방식을 통합한 시스템을 활용하여 에어로졸 후방산란 신호를 동시에 관측 가능한 수신단을 개발하였다. 관측된 두 신호 결합을 위해 접합 알고리즘을 고안하였고, 신호 결합에 앞서 광자계수 방식 신호의 Pile up효과를 보정하기 위해 부동시간(Dead time)을 계산하여 보정하였다. 관측 신호 분석을 통해 아날로그 방식 신호, 광자계수 방식 신호, 접합신호 그리고 부동시간 보정에 따른 차이점을 설명하고, 최종적으로 에어로졸 후방산란계수를 산출하여 상호 비교 및 정확성 향상을 확인하였다.

A/D 변환기 회로에서 터미네이션 임피던스의 crosstalk에 대한 영향 분석 (A Study On Effects of The Termination Conditions on Crosstalk in The A/D Converter Circuit)

  • 임한상
    • 전자공학회논문지SC
    • /
    • 제47권2호
    • /
    • pp.35-42
    • /
    • 2010
  • 본 논문은 A/D 변환기(Analog-to-Digital Converter) 회로에서 신호선의 터미네이션 조건이 crosstalk에 의해 왜곡되기 쉬운 특성을 가지며 동작 주파수가 높아짐에 따라 이에 대한 주의가 더욱 요구된다. 그중에서도 아날로그 신호인 입력 신호와 레퍼런스 전압 신호는 crosstalk에 의해 왜곡되기 쉬운 아날로그 신호이면서, A/D 변환 전체의 동작 성능을 좌우하는 신호들이다. 이 두 신호들은 각각의 회로 구성에 따라 독특한 터미네이션 조건을 가지므로 본 논문에서는 주파수 영역에서 임피던스 불일치 조건을 고려한 crosstalk를 모델링하고 해당 터미네이션 조건이 crosstalk에 미치는 영향을 확인한다. 먼저, A/D 변환기 회로에서 두 신호의 회로 구성을 파악한 후 near-end와 far-end에서 임피던스 불일치를 고려한 crosstalk 모델을 유도한다. 유도한 crosstalk 모델을 이용하여 입력 신호의 near-end와 터미네이션 임피던스 불일치와 레퍼런스 전압 신호의 far-end 커패시턴스 터미네이션이 crosstalk에 미치는 영향을 예측하고, 실험을 통해 예측 결과를 확인한다. 신호선으로는 가장 널리 사용되는 microstrip 구조를 사용하였으며 skin effect에 의한 손실 증가를 반영하였다.

전류 축척기와 분배기를 사용한 12Bit D/A 변환기 설계 (Design of a 12Bit Digital to Analog converter Using Current Scaler and Divider)

  • 윤건식;박청용;하성민;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.569-572
    • /
    • 2004
  • This paper presents a 12-Bit 250MHz CMOS current-mode Digital to Analog Converter(DAC) with current scalers and dividers. It consist of 4 MSB current scaler, 4 MLSB current divider, and 4 LSB current divider. The simulation results show a conversion rate of 250MHz, DNL/INL of ${\pm}5LSB/{\pm}7LSB$, die area of $0.55mm^2$ and Power dissipation of 27mW at 3.3V

  • PDF

두 배의 Rail-to-Rail 입력 범위를 갖는 NTV SAR ADC (Double Rail-to-Rail NTV SAR ADC)

  • 조용준;성기호;서인식;백광현
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1218-1221
    • /
    • 2018
  • 본 논문은 두 배의 rail-to-rail 입력 전압 범위를 갖는 저-전력 0.6-V 10-bit 200-kS/s successive approximation register(SAR) analog-to-digital converter(ADC)를 제안한다. 제안된 near-threshold voltage(NTV)의 전원 전압을 갖는 회로는, 본질적인 입력 신호 전력 부족을 두 배의 rail-to-rail 입력 전압 범위를 구현함으로써 극복하였다. 이 회로는 일반적인 NTV 회로에 비해 4배의 입력 신호 전력을 갖게 되고, 그로써 SAR ADC의 신호 대 잡음비(signal-to-noise ratio, SNR)를 개선했다. 제안된 ADC는 65-nm CMOS 공정을 이용하여 제작되었다. 0.6-V 전원 전압과 $2.4-V_{pp}$(차동쌍)의 입력 전압, 200-kS/s에서 ADC의 SNDR은 59.87 dB이며 전력 소모는 364.5-nW이다. ADC 코어가 차지하는 면적은 $84{\times}100{\mu}m^2$이다.

프로그래머블 전류모드 폴딩 . 인터폴레이션 CMOS A/D 변환기 설계 (Design of a programmable current-mode folding/interpolation CMOS A/D converter)

  • 김형훈
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(2)
    • /
    • pp.45-48
    • /
    • 2001
  • An programmable current-mode folding and interpolation analog to digital converter (ADC) with programmable interpolator is proposed in this paper. A programmable interpolator is employed not only to vary the resolution of data converter, but also to decrease a power dissipation within the ADC. Because of varying the number of interpolation circuits, resolution is vary from 6 to 10bit. The designed ADC fabricated by a 0.6${\mu}{\textrm}{m}$ n-well CMOS double metal/single poly process. The experimental result shows the power dissipation from 26 to 87mW with a power supply of 3.3V.

  • PDF

이진가중형 유체 디지털-아날로그 변환기를 이용한 고정도 미소유량 조절기 (Digital Microflow Controllers Using Fluidic Digital-to-Analog Converters with Binary-Weighted Flow Resistor Network)

  • 윤상희;조영호
    • 대한기계학회논문집A
    • /
    • 제28권12호
    • /
    • pp.1923-1930
    • /
    • 2004
  • This paper presents digital microflow controllers(DMFC), where a fluidic digital-to-analog converter(DAC) is used to achieve high-linearity, fine-level flow control for applications to precision biomedical dosing systems. The fluidic DAC, composed of binary-weighted flow resistance, controls the flow-rate based on the ratio of the flow resistance to achieve high-precision flow-rate control. The binary-weighted flow resistance has been specified by a serial or a parallel connection of an identical flow resistor to improve the linearity of the flow-rate control, thereby making the flow-resistance ratio insensitive to the size uncertainty in flow resistors due to micromachining errors. We have designed and fabricated three different types of 4-digit DMFC: Prototype S and P are composed of the serial and the parallel combinations of an identical flow resistor, while Prototype V is based on the width-varied flow resistors. In the experimental study, we perform a static test for DMFC at the forward and backward flow conditions as well as a dynamic tests at pulsating flow conditions. The fabricated DMFC shows the nonlinearity of 5.0% and the flow-rate levels of 16(2$^{N}$) for the digital control of 4(N) valves. Among the 4-digit DMFC fabricated with micromachining errors, Prototypes S and P show 27.2% and 27.6% of the flow-rate deviation measured from Prototype V, respectively; thus verifying that Prototypes S and P are less sensitive to the micromachining error than Prototype V.V.

Real-Time Maximum Power Point Tracking Method Based on Three Points Approximation by Digital Controller for PV System

  • Kim, Seung-Tak;Bang, Tae-Ho;Lee, Seong-Chan;Park, Jung-Wook
    • Journal of Electrical Engineering and Technology
    • /
    • 제9권5호
    • /
    • pp.1447-1453
    • /
    • 2014
  • This paper proposes the new method based on the availability of three points measurement and convexity of photovoltaic (PV) curve characteristic at the maximum power point (MPP). In general, the MPP tracking (MPPT) function is the important part of all PV systems due to their power-voltage (P-V) characteristics related with weather conditions. Then, the analog-to-digital converter (ADC) and low pass filter (LPF) are required to measure the voltage and current for MPPT by the digital controller, which is used to implement the PV power conditioning system (PCS). The measurement and quantization error due to rounding or truncation in ADC and the delay of LPF might degrade the reliability of MPPT. To overcome this limitation, the proposed method is proposed while improving the performances in both steady-state and dynamic responses based on the detailed investigation of its properties for availability and convexity. The performances of proposed method are evaluated with the several case studies by the PSCAD/EMTDC$^{(R)}$ simulation. Then, the experimental results are given to verify its feasibility in real-time.