• 제목/요약/키워드: 회로구조

검색결과 2,056건 처리시간 0.03초

소프트 스위칭이 가능한 토템폴 브리지리스 역률보상회로 (A Soft-Switching Totem-pole Bridgeless Boost Power Factor Correction Rectifier Having Minimized Conduction Losses)

  • 이영달;김정은;백재일;김동관;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.213-215
    • /
    • 2018
  • 본 논문에서는, 경부하 조건에서 저감된 스위칭 손실과 중부하 이상 조건에서 영전압 스위칭을 통해 높은 효율을 가지는 토템폴 브리지리스 역률보상회로를 제안한다. 토템폴 브리지리스 역률보상회로는 기존 브리지 다이오드를 포함한 역률보상회로의 단점인 도통패스 구간의 비교적 많은 소자 수를 통한 도통손실이 다소 큰 단점을 보완한 회로이다. 하지만, 토템폴 브리지리스 역률보상회로는 여전히 하드 스위칭을 통한 손실과 주 파워링 다이오드의 역회복 손실로 인한 단점을 지니고 있게 되며, 그로 인해 현재로써는 높은 효율과 안정적인 동작을 위해서는 부득이 GaN FET를 적용한 개발이 대부분이다. Full 부하 조건의 전류 용량을 고려하여 높은 전류 정격을 가지는 GaN FET를 주 스위치로 활용할 경우, 전류용량과 비례하여 기생 커패시턴스에 의한 손실이 커지기 때문에 경부하 조건에서 높은 효율을 확보하기가 다소 어렵다. 또한 구조상 물리적으로 여전히 하드 스위칭 동작을 할 수 밖에 없기 때문에 서버용 전원장치에서 요구하는 높은 효율을 달성하는데 한계를 지니며 높은 비용이 요구되는 단점을 지니게 된다. 이를 해결하기 위해, 제안하는 회로는 간단한 회로를 통해 경부하 조건에서 저감된 스위칭 손실과 중부하 이상 조건에서 소프트 스위칭을 만족하여 전체 부하 조건에서 기존의 GaN FET을 활용한 토템폴 구조 대비 높은 효율을 가지게 된다. 또한, 토템폴 구조임에도 불구하고 중부하 이상 영역에서 소프트 스위칭 동작을 통해 주 스위치를 비교적 저렴하고 신뢰성이 검증된 Si-MOSFET을 적용할 수 있다는 장점을 지닌다. 제안하는 회로의 효용성을 증명하기 위해, 하이라인 입력 전압과 750W 출력 조건에서 실험을 진행하였다.

  • PDF

Space Search에 의한 회로의 단선 결함을 발견 및 위치 검색법 (Detection and Location of Open Circuit Fault by Space Search)

  • 한경호;강상원;이인성
    • The Journal of the Acoustical Society of Korea
    • /
    • 제14권2E호
    • /
    • pp.43-49
    • /
    • 1995
  • 인공지능(AI)의 한기법인 Space Search 기법을 이용하여 회로의 단선 결함의 유무 및 결함위치를 찾아내는 방법을 제시하였다. 보통 회로의 결함은 단선 및 단락의 구조적 결함으로 나뉘어진다. 두가지 결함 모두 회로의 기능에 중대한 이상을 초래한다. 그중 단선에 의한 회로의 결함에 대하여 다루었다. 우선 회로를 net와 net의 연결 path에 따라 tree 구조로 변환하였다. 서로 독립된 net들은 서로 다른 tree의 node를 이루며 각각의 tree는 적기적으로 연결됨이 없다. 각 tree의 최상단부의 root node에 test vector를 입력하고 최하단부의 leaf node에서 vector를 관찰하여 입력된 test vector와 비교한다. 그 비교 결과 동일 유무에 따라 결함의 유무를 판정한다. 결함이 있다고 판정된 leaf node는 depth search 방법에 의하여 root node쪽으로 test vector를 관찰하여, 전기적 신호에 의하여 회로의 서놔 단선된 위치를 찾아내도록 하는 방법을 제시하였다.

  • PDF

2-패턴 테스트를 고려한 스캔 기반 BIST 구조 (The Scan-Based BIST Architecture for Considering 2-Pattern Test)

  • 손윤식;정정화
    • 대한전자공학회논문지SD
    • /
    • 제40권10호
    • /
    • pp.45-51
    • /
    • 2003
  • 본 논문에서는 2-패턴 테스트를 고려한 스캔 기반 BIST 구조를 제안한다. 제안하는 BIST는 STUMPS 구조론 기반으로 하고 있다. STUMPS 구조는 테스트 생성기로 선형 귀환 시프트 레지스터(LFSR)를 사용하고, 응답 압축기로는 다중 입력 시프트 레지스터(MISR), 그리고 다중 스캔 패스 구성에는 시프트 레지스터 래치(SRL)을 사용한다. 제안하는 BIST 구조에서는 degenerate MISR이 SRL 채널을 구성하도록 하여, STUMPS 기법에 비하여 원래 회로에 부가되는 BIST 회로의 크기를 줄이고 전체 시스템의 성능에 거의 영향을 주지 않도록 한다. 클럭 당 테스트와 스캔 당 테스트가 모두 지원되는 구조로 설계되며, 특히 스캔 당 테스트에서 스캔 데이터의 회로에 대한 영향을 억제하여 회로의 전력 소모를 크게 줄일 수 있다. ISCAS 89 벤치마크 회로에 대한 실험 결과로부터, SRL 채널 내 데이터의 해밍 거리를 고려하여 제안된 BIST가 경로 지연 고장의 검출에도 적용될 수 있음을 확인한다.

경계면스캔에서의 선택가능한 관측점 시험구조의 개발 (Development of selectable observation point test architecture in the Boundry Scan)

  • 이창희;장영식
    • 한국컴퓨터정보학회논문지
    • /
    • 제13권4호
    • /
    • pp.87-95
    • /
    • 2008
  • 경계면 스캔 구조는 시험대상회로의 출력 값들을 캡쳐하여 스캔경로를 이용하여 TDO로 직렬출력하여 출력 값을 관찰할 수 있는 시험구조이며, Sample/preload명령어를 이용하여 시험대상회로의 특정한 한 순간의 출력만을 캡쳐하여 직렬출력하여 분석할 수 있다. 본 논문에서는 4비트 비동기 카운터회로를 시험대상회로로 선정하고, 정상동작중인 카운터의 특정 출력을 지정하여 특정한 순간의 정적인 출력이 아닌, 연속적인 동적인 출력 값들을 다른 출력결과의 영향 없이 지속적으로 TDO로 출력하여 관찰할 수 있는 선택 가능한 관측점을 가진 시험구조와 시험절차를 개발하였다. 본 논문에서 제안하는 선택 가능한 관측점을 가진 시험구조는 표준에서 정한 시험동작을 정상적으로 수행하며, 관측점의 설정을 위한 명령어가 추가되었다. 4비트 카운터회로에 제안된 선택 가능한 관측점 시험구조를 적용 설계하고, 관측점 설정 명령어를 사용한 시험절차를 Altera의 Max 10.0을 이용한 시뮬레이션을 통해 동작의 정확성을 확인하였다.

  • PDF

비동기 회로의 신호천이 감소를 위한 RZ/NRZ 혼합 2선식 데이터 전송 방식 (RZ/NRZ Mixture mode Data Transmission to reduce Signal Transition in the Asynchronous Circuits)

  • 이원철;이제훈;조경록
    • 대한전자공학회논문지SD
    • /
    • 제41권9호
    • /
    • pp.57-64
    • /
    • 2004
  • 본 논문에서는 비동기식 회로 설계시 2선식(Dual-Rail) 코드를 사용할 때, 회로 구조에서 갖는 신호 천이를 줄여 소비전력을 감소시키는 RZ/NRZ 혼합 데이터 전송 방식을 제안한다. RZ 방식 2선식 코드는 비동기 회로 구현에 많이 사용되고 있으며, 고정 지연을 사용하는 단선구조와는 달리 데이터를 통하여 신호의 유효성을 판별할 수 있다 그러나, 단선 구조에 비해 많은 회로 면적과 모든 신호가 Return-to-Zero의 스위칭에 의해 전력 소비를 가져오므로, 신호 천이의 수를 감소시킬 필요가 있다. 본 논문에서는 RZ/NRZ 방식을 제안하여 스위칭을 약 50% 감소시키며 소비전력을 비교한 결과, 기존의 2선식에 비해 약 23% 정도 감소하는 결과를 얻었다.

6-단자를 이용한 직접 변환 수신 전 처리부 설계 (RF Front-end Design of Direct Conversion Receiver using Six-Port)

  • 장명신;김영완;고남영
    • 한국정보통신학회논문지
    • /
    • 제9권7호
    • /
    • pp.1534-1540
    • /
    • 2005
  • 직접 변환 방식은 혼합기를 사용하는 구조와 6-단자 회로를 사용하는 구조를 갖는다. 6-단자 회로를 사용하는 방식은 혼합기를 이용하는 방식보다 회로 구조가 간단하고 집적화도 쉬운 장점을 가지고 있다. 그리고 다이오드 작동을 위한 전압이 혼합기를 작동시키기 위한 전압보다 낮은 장점을 가지고 있으며 LO에서의 소비전력이 낮고 광대역으로 구현하기 유리한 점을 보이고 있다. 본 논문에서는 branch-line 결합기로 구성되는 6-단자 회로와 ring hybrid 결합기로 구성되는 6-단자 회로를 설계하고 성능을 비교 분석하였다.

고속 버스트 모드 광 송신기에 적합한 자동 전력 제어 회로 (An Automatic Power Control Circuit suitable for High Speed Burst-mode optical transmitters)

  • 기현철
    • 대한전자공학회논문지SD
    • /
    • 제43권11호
    • /
    • pp.98-104
    • /
    • 2006
  • 기존의 버스트 모드 자동전력제어 회로는 저 전력과 단일 칩화에 적합한 효율적인 구조인 반면에 데이터 율(data rate)이 높아짐에 따라 영의 밀도(zero density) 영향을 심하게 받아 에러를 야기하였다. 본 논문에서는 더블 게이트 MOS와 MOS다이오드를 이용하여 주입전류의 불균형을 보상하는 할 수 있는 새로운 구조의 첨두 비교기를 고안하고 이를 자동전력제어 회로에 적용하여 높은 데이터 율에서도 영의 밀도 변화에 강한 버스트 모드 자동전력제어 회로를 제안하였다. 제안한 자동전력제어 회로 내의 첨두 비교기는 높은 데이터 율에서 영의 밀도 변화에도 불구하고 정확한 전류비교 기준점을 견지하며 에러 없이 정상동작 하였다. 또한 제안한 첨두 비교기는 저전력 구조이고 대용량의 커패시터가 사용되지 않아 단일 칩화에도 적합하였다.

파이프라인 구조를 적용한 병렬 CRC 회로 설계 (Design of Pipelined Parallel CRC Circuits)

  • 이현빈;김기태;권영민;박성주
    • 전자공학회논문지SC
    • /
    • 제43권6호
    • /
    • pp.40-47
    • /
    • 2006
  • 본 논문은 CRC 회로의 성능을 향상시키기 위하여 파이프라인 구조를 적용한 병렬 CRC 회로 설계 방법을 제시한다. 입력 데이터의 폭이 CRC 다항식의 차수보다 큰 병렬 CRC 회로를 파이프라인 구조로 변형하기 위하여 로직을 분할하고 파이프라인 단계의 길이를 결정하고, 각 파이프라인 단계에 레지스터를 삽입하는 알고리즘을 제시한다. 여러 가지 타입의 병렬 CRC 회로에 대해, 본 논문에서 제안한 방식이 현저하게 성능을 향상 시켰음을 알 수 있다.

6-단자를 이용한 직접 변환 수신 전 처리부 설계 (RF Front-end Design of Direct Conversion Receiver using Six-Port)

  • 장명신;양우진;오대호;김영완;고남영
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.481-484
    • /
    • 2005
  • 직접 변환 방식은 혼합기를 사용하는 구조와 6-단자 회로를 사용하는 구조를 갖는다. 6-단자 회로를 사용하는 방식은 혼합기를 이용하는 방식보다 회로 구조가 간단하고 집적화도 쉬운 장점을 가지고 있다. 그리고 다이오드 작동을 위한 전압이 혼합기를 작동시키기 위한 전압보다 낮은 장점을 가지고 있으며 LO에서의 소비전력이 낮고 광대역으로 구현하기 유리한 점을 보이고 있다. 본 논문에서는 branch-line 결합기로 구성되는 6-단자 회로와 ring hybrid 결합기로 구성되는 6-단자 회로를 설계하고 성능을 비교분석하였다.

  • PDF

디지털 위성방송 수신용 복조기를 위한 반송파 복원 회로 설계 (Design of Carrier Recovery Loop for Receiving Demodulator in Digital Satellite Broadcasting)

  • 하창우;이완범;김형균;김환용
    • 한국통신학회논문지
    • /
    • 제26권11B호
    • /
    • pp.1565-1573
    • /
    • 2001
  • 디지털 위성방송 수신용 QPSK복조기에서 반송파 위상 오차의 발생으로 인한 문제점을 해결하기 위해서 반송파 복원 회로가 요구된다. 기존 반송파 복원 회로의 NCO(Numerically Controlled Oscillator)는 Look-up table을 갖는 구조로 되어있어 전력 소모가 큰 단점을 가지고 있다. 따라서 본 논문에서는 전력소모를 줄이기 위해 Look-uptable을 사용하지 않는 조합 회로의 구조로 NCO를 설계하였다. 제안된 NCO의 소비 전력을 비교해보면 Look-uptable을 사용한 NCO의 경우 175(7)이고 새로운 구조의 NCO는 24.65(7)의 결과로 전력소모가 약 1/8로 감소됨을 확인하였다. 또한, 설계한 반송파 복원 회로를 사용하여 위상 오차를 보정해 줄 수 있다는 것을 모의실험을 통해 확인하였다.

  • PDF