• 제목/요약/키워드: 폴딩 기법

검색결과 18건 처리시간 0.027초

AE32000에서의 효율적인 분기 예측 기법 (Effective Branch Prediction Schemes in AE32000)

  • 정주영;김현규;오형철
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2001년도 가을 학술발표논문집 Vol.28 No.2 (3)
    • /
    • pp.25-27
    • /
    • 2001
  • 본 논문에서는 AE32000 프로세서에 적응 가능한 효율적인 분기 예측 기법에 관하여 연구하였다. 실험결과, 내장형 응용분야에서의 비용 효율성이란 측면에, AE32000 프로세서에서는 1비트의 분기 예측기와 한 개의 엔트리를 갖는 BTB(Branch Target Buffer)를 사용하는 것이 가장 적합함을 관찰하였다. 또한, 분기 목적 주소에서 나타나는 LERI 명령을 폴딩하여 분기 손실을 줄이는 방안은, BTB와 LERI 폴딩 유닛을 사용하는 설계에서, 가져오는 성능 향상이 미미함을 확인하였다.

  • PDF

트랜지스터 차동쌍 폴딩 기법을 적용한 250-MSamples/s 8-비트 폴딩 아날로그-디지털 변환기의 설계 (A Design of 250-MSamples/s 8-Bit Folding Analog to Digital Converter using Transistor Differential Pair Folding Technique)

  • 이돈섭;곽계달
    • 대한전자공학회논문지SD
    • /
    • 제41권11호
    • /
    • pp.35-42
    • /
    • 2004
  • 본 논문에서는 저 전력, 고속 동작을 위하여 트랜지스터 차동쌍 폴딩 회로를 사용하는 CMOS 폴딩 ADC를 설계하였다. 본 논문에서는 제안한 트랜지스터 차동쌍 폴딩 회로에 대한 동작원리와 기존의 폴딩 회로에 비해 어떤 장점을 가지고 있는지 설명한다. 이 회로를 적용하여 설계한 ADC에서는 폴딩신호를 처리하기 위하여 16 개의 정밀한 전압비교기와 32 개의 인터폴레이션 저항을 사용하므로 저 전력, 고속동작이 가능하고, 작은 칩 면적으로 제작할 수 있다. 설계공정은 0.25㎛ double-poly 2metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 250MHz의 클럭 주파수에서 45mW의 전력을 소비하였으며 측정값을 통하여 계산된 INL은 ±0.15LSB, DNL은 ±0.15LSB, SNDR은 10MHz 입력신호에서 50dB로 측정되었다.

EPRML 읽기 채널용 면적 효율적인 저전력 폴딩 비터비 검출기의 구현 (Area Efficient and Low Power Folding Viterbi Detrctor for EPRML Read Channels Application)

  • 기훈재;김성남;안현주;김수원
    • 한국통신학회논문지
    • /
    • 제26권6B호
    • /
    • pp.767-775
    • /
    • 2001
  • 본 논문에서는 비터비 검출기의 복잡도와 전력소모를 감소시킬 수 있는 폴딩 비터비 검출기를 제안하였다. 제안된 폴딩 비터비 검출기는 상태 천이도가 대칭적인 것을 이용하여 상태는 서로 반전된 값을 갖는 것끼리 묶어지며, 확률거리의 경우 서로 부호가 반대인 값끼리 묶여진다. 제안된 폴딩 비터비 검출기를 EPRML 읽기 채널에 적용할 경우 확률거리 계산에 필요한 두 개의 가산기를 하나의 가감산기로 대체하여 기존의 GVA 알고리즘에 비해 하드웨어 복잡도를 37.4% 감소시킬 수 있었다. 또한 불필요한 전력소모의 원인이 되는 글리치 발생을 신호 재배치와 병렬 구조와 같은 상위 수준의 저전력 기법을 적용하여 억제한 결과 12.7%의 전력소모 감소를 나타내었다.

  • PDF

개선된 고속 제곱 발생기 설계 (Improved Design of a High-Speed Square Generator)

  • 송상훈
    • 한국정보처리학회논문지
    • /
    • 제7권1호
    • /
    • pp.266-272
    • /
    • 2000
  • 제곱 테이블을 이용한 곱셈 방법은 처리과정을 간단히 하고 속도도 향상시킨다. 그러나, 비트 길이가 증가함에 따라 테이블 크기는 지수 승으로 증가하게 된다. 최근에 Wey와 Shieh는 고속 곱셈이 요구되는 응용분야에 적합한 폴딩 기법을 이용한 우수한 제곱 발생기를 제안하였다. 이 기법은 ROM 주소에 대한 1의 보수 값을 이용하여 제곱 값을 위한 거대한 테이블을 계속 폴딩함으로써 필요한 테이블의 크기를 작게 만들어 ROM의 크기를 줄일 수 있도록 한다. 본 논문에서는 Wey와 Shieh의 기법에서 1의 보수 부분이 필요 없는 개선된 폴딩 기법을 제안한다. 그리고 제안된 방법은 중간 과정에서 필요한 부분 합의 비트 길이를 줄임으로써 하드웨어 구현을 쉽게 하고 성능을 더욱 향상시킨다.

  • PDF

새로운 디지털 인코딩 기법을 적용한 8비트 1GS/s 프랙셔널 폴딩-인터폴레이션 ADC (A 8b 1GS/s Fractional Folding-Interpolation ADC with a Novel Digital Encoding Technique)

  • 최동귀;김대윤;송민규
    • 전자공학회논문지
    • /
    • 제50권1호
    • /
    • pp.137-147
    • /
    • 2013
  • 본 논문에서는 폴딩 구조에 저항열 인터폴레이션 기법을 적용한 1.2V 8b 1GS/s CMOS folding-interpolation A/D 변환기(ADC)에 대해 논한다. 기존 폴딩 ADC가 갖는 경계조건 비대칭 오차를 최소화하기 위해 홀수개의 폴딩 블록과 프랙셔널 폴딩 비율(fractional folding rate)을 사용하는 구조를 제안한다. 또한, 프랙셔널 폴딩기법을 구현하기 위해 덧셈기를 사용하는 새로운 디지털 인코딩기법도 제안한다. 그리고 iterating offset self-calibration 기법과 디지털 오차 보정 회로를 적용하여 소자 부정합과 외부 요인에 의한 노이즈 발생을 최소화하였다. 제안하는 A/D 변환기는 1.2V 0.13um 1-poly 6-metal CMOS 공정을 사용하여 설계 되었으며 $2.1mm^2$ 유효 칩 면적과(A/D 변환기 core : $1.4mm^2$, calibration engine : $0.7mm^2$), 350mW의 전력 소모를 나타내었다. 측정결과 변환속도 1GS/s에서 SNDR 46.22dB의 특성을 나타내었다. INL 과 DNL 은 자체보정회로를 통해 모두 1LSB 이내로 측정되었다.

홀수개의 폴딩 블록으로 구현된 1.2V 8-bit 800MSPS CMOS A/D 변환기 (An 1.2V 8-bit 800MSPS CMOS A/D Converter with an Odd Number of Folding Block)

  • 이동헌;문준호;송민규
    • 대한전자공학회논문지SD
    • /
    • 제47권7호
    • /
    • pp.61-69
    • /
    • 2010
  • 본 논문에서는 기존 폴딩 구조의 A/D 변환기(ADC)가 지닌 경계조건 비대칭 오차를 극복하기 위해 홀수개의 폴딩 블록을 사용한 1.2V 8b 800MSPS CMOS ADC를 제안한다. 제안하는 ADC는 저 전력소모를 위해 폴딩 구조에 저항열 인터폴레이션 기법을 적용하고, 높은 folding rate(FR=9)를 극복하기 위해 cascaded 폴딩 구조를 채택하였다. 특히 폴딩 ADC의 주된 문제인 아날로그 신호의 선형성 왜곡과 offset 오차 감소를 위해 홀수개의 폴딩 블록을 사용하는 신호처리 기법을 제안하였다. 또한 스위치를 사용한 ROM 구조의 인코더를 채택하여 $2^n$ 주기를 가지지 않는 디지털 코드를 일반적인 바이너리 코드로 출력하였다. 제안하는 ADC는 $0.13{\mu}m$ 1P6M CMOS 공정을 사용하여 설계되었으며, 유효면적은 870um$\times$980um이다. 입력주파수 10MHz, 800MHz의 변환속도에서 150mW의 낮은 전력소모 특성을 보이며 SNDR은 44.84dB (ENOB 7.15bit), SFDR은 52.17dB의 측정결과를 확인하였다.

멀티미디어단말기용 박막형 다중주파수 안테나 (Multi Frequency Thin Film Loop Antenna for Multi-media Devices)

  • 신천우
    • 한국멀티미디어학회논문지
    • /
    • 제12권9호
    • /
    • pp.1288-1296
    • /
    • 2009
  • 본 연구는 다중주파수에 공진하는 안테나에 관한 것으로서, 유전체기판 상에 루프안테나용 동박패턴을 복합적으로 폴딩하여 기본주파수 이외 고 차주파수를 동시에 공진하는 안테나에 관한 것이다. 복합폴딩기법을 통하여 안테나 면적을 줄이는 동시에 폴딩된 루프들의 상호결합 현상을 이용하여 고차모드 공진을 야기하여 다중주파수에 공진이 되게 하는 특징을 가지고 있다. 기본공진주파수를 공진하는 루프안테나의 크기를 줄이기 위하여 루프안테나의 패턴에 폴딩을 수차례 가하여 면적을 줄이면서, 폴딩 루프사이의 결합계수를 조절하여 면적이 좁은 유전체기판 상에 다중주파수를 공진하는 안테나를 제작할 수가 있게 되었다. 실제작에서 크기 $30mm{\times}9mm$ 이하의 사이즈에, 두께 20um 이하의 박막의 유전체기판에 CDMA850 휴대폰대역 및 GPS, DCS, PCS, WCDMA 등의 주파수에 동시에 공진하는 안테나를 구현하여 게인 0dBi 이상 방사효율 50% 이상의 안테나를 구현할 수가 있어, 복수개의 주파수를 사용하는 스마트폰이나 소형 멀티미디어단말기에 유용하게 사용할 수가 있다.

  • PDF

1.2V 10b 500MS/s 단일채널 폴딩 CMOS A/D 변환기 (An 1.2V 10b 500MS/s Single-Channel Folding CMOS ADC)

  • 문준호;박성현;송민규
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.14-21
    • /
    • 2011
  • 본 논문에서는 LTE-Advanced, Software defined radio(SRD)등 4G 이동통신 핵심기술에 응용 가능한 10b 500MS/s $0.13{\mu}m$ CMOS A/D 변환기(ADC)를 제안한다. 제안하는 AD는 저전력 특성을 만족하기 위해 특별한 보정기법을 포함하지 않는 단일 채널 형태로 설계되었으며, 500MS/s의 고속 변환속도를 만족하기 위해 폴딩 신호처리 기법을 사용하였다. 또한 하위 7b ADC의 높은 folding rate(FR)을 극복하기 위해 cascaded 형태의 폴딩 인터폴레이팅 기법을 적용하였으며, 폴딩 버스에서 발생하는 기생 커패시턴스에 의한 주파수 제한 및 전압이득 감소를 최소화하기 위해 folded cascode 출력단을 갖는 폴딩 증폭기를 설계하였다. 제안하는 ADC는 $0.13{\mu}m$ lP6M CMOS 공정으로 설계되었으며 유효면적은 $1.5mm^2$이다. 시제품 ADC의 INL, DNL은 10b 해상도에서 각각 2.95LSB, 1.24LSB 수준으로 측정되었으며, 입력주파수 9.27MHz, 500MHz의 변환속도에서 SNDR은 54.8dB, SFDR은 63.4dBc의 특성을 보인다. 1.2V(1.5V)의 전원전압에서 주변회로를 포함한 전체 ADC의 전력소모는 150mW ($300{\mu}W/MS/s$)이다.

MCM과 폴딩 방식을 적용한 웨이블릿 변환 장치의 VLSI 설계 (VLSI Design for Folded Wavelet Transform Processor using Multiple Constant Multiplication)

  • 김지원;손창훈;김송주;이배호;김영민
    • 한국멀티미디어학회논문지
    • /
    • 제15권1호
    • /
    • pp.81-86
    • /
    • 2012
  • 본 논문은 하드웨어 곱셈 연산을 최적화 한 리프팅 기반의 9/7 웨이블릿 필터의 VLSI 구조를 제안한다. 제안하는 구조는 범용 곱셈기를 사용하는 기존의 리프팅 기법과 달리 웨이블릿 계수에 패턴 탐색 기법의 Lef$\grave{e}$vre 알고리즘을 적용하였으며, MCM(Multiple constant multiplication)과 폴딩 방식을 9/7 DWT 필터에 적용하여 효율적으로 하드웨어 설계가 이루어 질수 있도록 제안하였다. 이러한 구조는 하드웨어 자원을 100% 활용하는 이점을 지니며, 이전의 성능에 비해 화질 열화 없이 단순한 하드웨어 구조, 속도, 면적, 전력소모 측면에서 효율적이다. 비교 실험을 위해 Verilog HDL을 통해 구현하였으며, $0.18{\mu}m$ CMOS 공정의 스탠다드 셀을 이용하여 합성하였다. 제안한 구조를 기존의 구조와 200MHz의 합성 타겟 클럭 주파수에서 비교하였을 때 면적, 전력소모 측면에서 60.1%, 44.1% 감소하였으며, 이를 통해 이전의 리프팅 기법에 비해 하드웨어 구현에 보다 최적화된 구조임을 보여준다.

다중 폴딩 스너버 망에 의한 새로운 펄스 폭 변조 의사 공진형 컨버터 (A New Soft Recovery Quasi-Resonance Pulse Width Modulating Boost Converter with Multiple Order Folding Snubber Network)

  • 정진국
    • 대한전자공학회논문지TE
    • /
    • 제37권3호
    • /
    • pp.66-71
    • /
    • 2000
  • 다중 폴딩 스너버 망(folding snubber network)에 의하여 동작되는 새로운 형태의 영전압 영전류 스위칭 의사 공진형 컨버터를 제안한다. 이 새로운 컨버터는 기존의 의사 공진형 컨버터에 수동소자인 케패시턴스와 다이오드로 구성된 폴딩 스너버 망(folding snubber network)을 결합하여 구성된다. 컨버터의 주 정류 다이오드의 역 회복 손실(reverse recovery loss)은 다중공진 기법으로 억제된다. 이 제안된 컨버터는 매우 높은 효율을 구현하므로 고 출력에 매우 적합하다. 이 개념을 다른 컨버터에도 적용시켜 새로운 소프트 스위칭 의사 공진형 컨버터(soft switching quasi-resonance converter) 군을 할 수 있다.

  • PDF