• 제목/요약/키워드: 전압제어발진기

검색결과 82건 처리시간 0.023초

P-HEMT Gate-바이어스 튜닝에 의한 위상동기 마이크로파 발진기 특성분석 (Analysis of the Phase Locked Microwave Oscillator Characteristics on the P-HEMT Gate-Bias Tuning)

  • 정인기;민상보;이영철
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.369-372
    • /
    • 2000
  • 본 논문에서는 P-HEMT Gate-바이어스 튜닝에 의한 위상동기 마이크로파 발진기를 설계하였다. 설계된 유전체 발진기는 병렬궤환공진 형태로서 P-HEMT의 게이트단에서 전압을 제어하여 전압제어발진기 형태로 주파수를 가변시키므로서 안정된 위상동기신호를 나타나도록 하였다. 위상동기방식은 외부에서 제공되는 125㎒의 기준주파수를 SRD로 체배시켜 하모닉 신호를 이용한 마이크로파 샘플링 위상검파 방식으로 설계하였으며, 유전체 발진기의 자유발진신호와 샘플링 신호사이의 위상비교에 의하여 ±1㎒ 범위의 고안정 특성을 갖는 13.25㎓대역의 위상고정 발진기의 동기화와 저 위상잡음을 나타내었다.

  • PDF

초소형 CMOS RF 전압제어발진기 IC 신제품 개발을 위한 신뢰성 평가 프로세스 개발

  • 박부희;고병각;김성진;김진우;장중순;김광섭;이혜영
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회/대한산업공학회 2005년도 춘계공동학술대회 발표논문
    • /
    • pp.914-921
    • /
    • 2005
  • 신제품으로 개발 중인 초소형 CMOS RF 전압 제어발진기(VCO) IC 에 대한 공인된 시험 규격은 현재 개발되어 있지 않다. 또한 제조업체들은 고유의 시험방법을 보유하고 있을 것이나 공개하지 않고 있는 실정이다. 한편 일부 해외 제조업체에서 국제 규격인 IEC 또는 JEDEC 을 기준으로 시험방법을 제시하고 있지만, 이러한 시험규격들은 개별 부품을 솔더링하는 하이브리드 공정을 이용하여 제작된 VCO 를 대상으로 한 것이다. 그러므로 CMOS 반도체 공정을 이용한 IC 형으로 개발 중인 VCO 를 평가하기에는 적합하지 않다. 이에 본 연구에서는 신개발 부품인 CMOS RF VCO IC 에 대한 신뢰성 시험 및 평가 기준을 수립하고, 신뢰성 확보를 위한 신제품 개발 단계에서의 신뢰성 평가 프로세스를 개발하고자 한다.

  • PDF

바랙터 다이오드를 이용한 X-밴드 전압제어 발진기 (X-band Voltage Controlled Oscillator using Varactor Diode)

  • 박동국;윤나라;최연지;김예지
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제33권5호
    • /
    • pp.756-761
    • /
    • 2009
  • In this paper, a X band voltage controlled oscillator is proposed. The oscillator uses a transistor as an oscillating element and its oscillating frequencies are controlled by the tuning voltage of varactor diode. Using the circuit simulation tools, the matching circuits between the transistor and varactor diode, its input and output matching circuits, and a feedback circuits are designed. The measured results of the fabricated oscillator show that its oscillation frequencies are from 10.50GHz to 10.88GHz according to the turning voltages of 1V to 18V, its output power levels are about 4.3dBm, and its phase noise is around -43.5dBc/Hz at 100kHz offset frequency of 10.5GHz.

낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기 (A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier)

  • 최영식
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.63-70
    • /
    • 2014
  • 본 논문에서는 낮은 분주비의 분주기를 갖는 위상고정루프에 주파수 체배기를 이용하여 잡음 특성을 개선한 위상고정루프 클럭 발생기를 제안하였다. 전압제어발진기에서 각 지연단의 지연 정도를 지연변화-전압 변환기를 이용하여 전압의 형태로 출력한다. 평균값 검출기를 이용하여 지연변화-전압 변환기 출력 전압의 평균값을 만들어 지연단의 위상 흔들림을 제어하는 전압으로 인가하여 지터를 줄일 수 있다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션은 출력 신호의 peak-to-peak 지터값은 11.3 ps이었다.

LTCC 기법을 이용한 초소형 VCO 설계 및 구현 (Design and Implementation of Miniature VCO using LTCC Technique)

  • 김태현;권원현;이영훈
    • 한국전자파학회논문지
    • /
    • 제14권11호
    • /
    • pp.1176-1183
    • /
    • 2003
  • 본 논문에서는 1.6 ㎓ PCS 대역 초소형 전압제어발진기를 LTCC 기술을 이용하여 구현하였다. 상용부품들을 사용하여 VCO 회로를 설계하고, LTCC 기판 내부에 실장될 인덕터, 캐패시터들을 시뮬레이션을 통하여 최적으로 설계하였다. 설계된 수동소자들은 시뮬레이션을 위하여 등가회로로 모델링한 후 회로 파라메타를 추출하였다. 모델링된 내장형 부품과 21층 구조의 LTCC 기 판을 이용하여 전압제어 발진기를 설계하였으며, 4.0${\times}$4.0${\times}$1.6 ㎣ 크기의 VCO를 제작하였다. 제작된 전압제어 발진기의 동작전압은 2.7 V, 소모전류는 최대 8.5 ㎃ 이하이었으며, 동작주파수는 1,620∼l,650 MHz이다. 또한 동작주파수 내에서의 위상잡음특성은 100 KHz offset에서 -ll2.67 ㏈c/Hz의 우수한 특성을 지녔으며, -30 ㏈ 이상의 고조파억압특성을 보였다.

개폐루프 교대방식에 의한 주파수합성기의 설계 (The Design of Frequency Synthesizer by Open and Closed Loop Alternation Method)

  • 김익상;한영열
    • 한국통신학회논문지
    • /
    • 제12권2호
    • /
    • pp.124-132
    • /
    • 1987
  • 본 논문에서는 주파수 도약시 천이상태에서 발생하는 주파수의 오차를 없애기 위하여 새로운 형태의 개폐루프 교대 주파수합성기를 개발하였다. 본 주파수합성기는 단일 위상비교기(PC), 두 개의 저역통과여파기(LPF), 두 개의 전압제어발진기(VCO), 스윗칭소자, 가변분주기 및 주파수도약제어기로 구성되어 있으며 스윗칭 동작에 의해 안정된 출력주파수를 얻게 된다. 아울러 본 주파수합성기의 회로구성상 개루프에서 외부회로의 인가가 용이할 것으로 생각된다.

  • PDF

마이크로스트립 종단형 CSRR구조를 이용한 X-band 레이다용 전압제어발진기의 설계 (Design of Voltage Controlled Oscillator for X-band Radar Using CSRR loaded microstrip line)

  • 김규철
    • 한국전자통신학회논문지
    • /
    • 제8권9호
    • /
    • pp.1277-1283
    • /
    • 2013
  • 본 논문에서는 마이크로스트립라인 종단형 CSRR구조를 이용하여 X-band 레이다에 사용하는 새로운 전압 제어 발진기를 제안하였다. 마이크로스트립 종단형 CSRR을 발진기와 버퍼 사이에 삽입되는 필터로 사용하여 고주파억압특성을 개선하였다. 측정 결과 제어전압을 0~10V로 가변 하였을 때 9.28~9.39GHz가 발진 하였으며 발진주파수 9.35GHz에서 16.6dBm의 높은 출력을 얻을 수 있었다. 또한 일반적인 발진기 보다 고주파억압 특성이 10.4dB 개선되었다.

디지털 이동통신단말기용 IF 주파수합성기 IC개발에 관한 연구 (The Study of If Frequency Synthesizer IC Design for Digital Cellular Phone)

  • 이규복;정덕진
    • 마이크로전자및패키징학회지
    • /
    • 제8권1호
    • /
    • pp.19-25
    • /
    • 2001
  • 본 연구에서는 디지털 셀룰러용 IF Frequency Synthesizer의 설계, 시뮬레이션 결과 및 측정 결과를 기술하였으며, 공정 및 소자 라이브러리는 AMS사의 0.8 $\mu\textrm{m}$ BiCMOS를 사용하였다. IF Frequency Synthesizer부는 IF 전압제어발진기, 위상검파기, 8분배기, 차지 펌프 및 루프 필터(Loop Filter) 등을 포함하고 있다. 공급전원은 2.7에서 3.6 V이며, IF VCO의 조절전압은 0.5~2.7V이고, 소비전류는 11 mA로 설계결과와 측정결과가 유사한 결과를 보였다.

  • PDF

전하펌프를 이용한 루프 필터 전압변화 보상 위상고정루프 (Loop Filter Voltage Variation Compensated PLL with Charge Pump)

  • 안성진;최영식
    • 한국정보통신학회논문지
    • /
    • 제20권10호
    • /
    • pp.1935-1940
    • /
    • 2016
  • 본 논문에서는 RC 시정수 회로를 포함하는 비교기를 이용해 보조 전하펌프를 제어하여 루프 필터 출력 전압 변동 폭을 최소화 하는 위상고정루프(PLL)를 제안하였다. 루프 필터의 출력 전압변화는 작은 시정수 값을 가지는 RC와 큰 시정수 값을 가지는 RC를 통해 비교기의 입력으로 각각 전달된다. 작은 시정수를 가지는 RC는 루프 필터의 신호의 변화를 빠르게 전달하는 반면 큰 시정수를 가지는 RC는 루프 필터의 신호를 매우 느리게 전달하여 일정한 크기의 전압과 같이 동작한다. 비교기의 출력 신호는 보조 전하펌프를 제어하고, 이는 전압제어발진기(VCO)의 입력 전압 변동 폭을 줄여준다. 그러므로 제안한 위상고정루프는 위상 잡음이 많이 제거된 신호를 생성한다. 제안된 위상고정 루프는 1.8V의 공급전압에서 0.18um CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고, 동작을 검증하였다.

멀티 옥타브 초광대역 주파수 합성기 설계 (A Design of Muti-Octave Ultra Wideband Frequency Synthesizer)

  • 신금식;구본산;이문규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 C
    • /
    • pp.2017-2019
    • /
    • 2004
  • 본 논문에서는 S/C-밴드(2${\sim}$8GHz)에서 동작하는 초광대역 주파수 합성기를 설계하였다. 먼저 S-밴드(2-4GHz) 광대역 전압제어발진기를 가지고 획득시간을 단축하기 위한 연산 증폭기를 사용한 DA변환기와 능동루프 필터(Active Loop Filter)로 구성된 S-밴드 주파수 합성기를 설계하였다. 그리고 주파수 체배기, SPDT RF 스위치를 통합하여 최종적으로 S/C-밴드 초광대역 주파수 합성기를 설계하였다. 제작된 주파수 합성기는 200kHz 비교주파수에서 위상잡음은 100kHz 옵셋 주파수에서 -92dBc/Hz이하, 불요주파수 특성은 -62.33dBc 이하, 획득시간은 1.3ms 이하로 측정되었다.

  • PDF