• 제목/요약/키워드: 전압위상제어

검색결과 474건 처리시간 0.029초

전차원 상태관측기를 이용한 3상 불평형 전원의 PLL 성능 개선 (Improvement of PLL performance for three-phase unbalanced voltage source using full order state observer)

  • 김형수;최종우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2007년도 하계학술대회 논문집
    • /
    • pp.305-308
    • /
    • 2007
  • 본 논문에서는 전력품질 향상용 전력전자기기의 제어에 중요한 정보인 전원의 위상각을 검출하는 기존의 방법들에 대해서 먼저 알아보고, 그 중 불평형한 전원단 전압조건에서도 정확한 위상각을 검출할 수 있는 전차원 상태관측기를 이용한 정상분 전압 추출 PLL(Phase Locked Loop) 방법을 제안한다. 제안된 PLL 방법은 기존의 전역 통과 필터(APF, All Pass Filter)를 이용한 정상분 전압추출기 대신 전차원 상태관측기를 사용함으로써 불평형사고 발생 시 과도상태 응답특성을 개선하였다. 기존의 정상분 전압 추출 PLL 방법과 본 논문에서 제안된 PLL 방법의 성능을 비교하기 위해, 전원단 전압에 불평형 사고 발생시 위상각을 검출하는 모의실험과 실험을 하였고, 이를 통해 기존의 전역 통과 필터를 이용한 정상분 전압 추출 PLL 방법보다 제안된 전차원 상태관측기를 이용한 정상분 전압 추출 PLL 방법의 과도상태 응답특성이 개선됨을 입증하였다.

  • PDF

불평형 전원전압 하에서 삼상 PWM 컨버터의 전류 보상 기법 (Current Compensation Method of a Three Phase PWM Converter under Unbalanced Source Voltages)

  • 박내춘;김상훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 추계학술대회 논문집
    • /
    • pp.109-110
    • /
    • 2012
  • 본 논문에서는 불평형 전원 전압 하에서 삼상 PWM 컨버터의 전류 보상 기법을 제안하였다. 전원 전압이 불평형인 경우 PLL(Phase Locked Loop)를 이용하여 추출한 위상각에는 왜곡 성분이 포함된다. 이러한 왜곡된 위상각으로 컨버터를 제어하는 경우 입력 전류에도 고조파가 포함되게 된다. 본 논문에서는 불평형 전원 전압 하에서도 입력 전류의 THD(Total Harmonic Distortion)를 IEEE Std. 519 규정인 5% 이내로 제한할 수 있도록 하는 전류 보상 기법을 제안하였다. 제안된 기법은 시뮬레이션을 통해 그 타당성을 검증하였다.

  • PDF

InGaP/GaAs HBT 기술을 이용한 저잡음 극소형 VCO 설계 (Design of a Low Noise Ultraminiature VCO using the InGap/GaAs HBT Technology)

  • 전성원;이상설
    • 한국전자파학회논문지
    • /
    • 제15권1호
    • /
    • pp.68-72
    • /
    • 2004
  • InGaP/GaAs HBT공정을 이용하여 1.75 ㎓의 전압제어 발진기를 설계한다. 전압제어 발진기의 위상 잡음을 개선하기 위하여 저역 통과 필터의 특성을 가지는 새로운 잡음 제거 회로를 제안하고, 극 소형화를 위하여 FR-4 기판의 특수한 적층 구조를 이용한다. 제작된 전압제어 발진기의 주파수 변화 범위는 약 200 MHz이고, 위상 잡음은 120 KHz 옵?에서 -119.3 ㏈c/Hz이다. VCO 코어의 소비 전력은 공급 전원 2.8 V에서 11.2 ㎽이고, 출력 파워는 -2 ㏈m이다. FOM의 계산치는 191.7로써, 지금까지 발표된 FET나 HBT 전압제어 발진기보다 좋은 성능을 보인다. 완성된 전압제어 발진기의 크기는 3.266 mm ${\times}$ 3.186 mm로 극소형이다.

자기잡음제거 전압제어발진기 이용한 위상고정루프 (A Phase-Locked Loop with a Self-Noise Suppressing Voltage Controlled Oscillator)

  • 최영식;오정대;최혁환
    • 대한전자공학회논문지TC
    • /
    • 제47권8호
    • /
    • pp.47-52
    • /
    • 2010
  • 본 논문에서는 기존의 위상고정루프에서 가장 큰 잡음의 원천인 전압제어발진기를 새로운 구조의 자기잡음제거 전압제어발진기(Self-noise suppressing voltage controlled oscillator)로 대체하여 위상고정루프 잡음 특성을 향상시킨 위상고정루프(Phase Locked Loop)를 제안 하였다. 제안한 구조의 전달함수는 기존의 구조의 전달함수와 달리 대역폭 근처에서 최대 25dB 작은 값을 가진다. 회로는 1.8V $0.18{\mu}m$ CMOS 공정의 파라미터를 이용하여 HSPICE로 시뮬레이션을 수행하고 회로의 동작을 검증하였다.

H-브릿지 멀티레벨 인버터의 전압 지연 해석 및 전류 제어 보상 (Analysis of Voltage Delay and Compensation for Current Control in H-Bridge Multi-Level Inverter)

  • 박영민;유한승;이현원;정명길;이세현
    • 전력전자학회논문지
    • /
    • 제15권1호
    • /
    • pp.43-51
    • /
    • 2010
  • 본 논문에서는 고전압 전동기 가변속 장치인 H-브릿지 멀티레벨(H-Bridge Multi-Level; HBML) 인버터를 이용한 유도 전동기 벡터 제어시 인버터의 출력 전압 위상 지연 현상을 해석하고 전류 제어기의 보상 기법을 제시하였다. Phase-Shifted Pulse Width Modulation (PSPWM) 기법을 적용한 HBML 인버터는 개별 인버터 모듈이 독립적으로 동작할 수 있어서 확장성과 모듈화 능력이 향상되는 장점이 있다. 그러나 이러한 PSPWM을 적용한 HBML 인버터는 기준 전압과 실제 전압 사이에 위상 차이가 있기 때문에 출력 주파수에 대한 샘플링 주파수의 비율이 충분하지 않은 고속 영역에서 전류 제어기를 불안정하게 하는 원인이 된다. 전류 제어기의 불안정성은 기준 전압과 출력 전압의 위상 차이를 보상하는 제안된 방법을 추가함으로써 제거하였다. 본 방법은 인버터의 스위칭 주파수가 낮고, 전동기 속도가 높은 조건에서 PSPWM을 이용한 HBML 인버터 시스템에 효과적이며, 13레벨로 구성된 HBML 인버터로 구동되는 6,600[V] 1,400[kW] 유도전동기 실험을 통해 제안된 방법의 타당성을 입증하였다.

상하 결합 마이크로스트립 공진기를 이용한 광대역 저 위상 잡음 전압제어발진기 (Wideband and tow Phase Noise Voltage Controlled Oscillator Using a Broadside Coupled Microstrip Resonator)

  • 문성모;이문규
    • 한국ITS학회 논문지
    • /
    • 제8권4호
    • /
    • pp.46-52
    • /
    • 2009
  • 본 논문에서는 낮은 위상잡음 특성과 넓은 주파수 가변을 갖는 새로운 전압제어 발진기의 구조를 제안한다. 제한한 구조는 서셉턴스 기울기 파라미터를 높이기 위해 임피던스 변환기를 이용하여 직렬 공진 회로를 병렬 공진 회로로 변환하는 방법을 사용하고 있다. 제작한 전압제어발진기는 0V$\sim$9V 가변전압으로 10.1GHz$\sim$10.7GHz의 600MHz 주파수 가변과 -119dBc/Hz@1MHz 이하의 우수한 위상잡음 특성을 보인다. 측정된 고조파 억압특성은 28dB이상이다.

  • PDF

유전자 알고리즘을 이용한 포워드 컨버터 제어기의 파라메터 최적화 (Parameter Optimization of Controllers for Forward Converters Using Genetic Algorithms)

  • 최영규;우동영;박진현
    • 한국정보통신학회논문지
    • /
    • 제14권1호
    • /
    • pp.177-182
    • /
    • 2010
  • 포워드 컨버터는 광범위하게 사용되는 파워공급기 중의 하나이다. 본 논문은 부하가 다양하게 변동하는 환경에서 출력 전압의 변동을 최소화하는 포워드 컨버터의 최적회로 소자 값을 구하기 위한 파라메터 동조방법을 제시한다. 위상여유의 개념을 사용하는 기존의 방법은 최적의 위상여유를 통해 출력 전압 응답에서 부분적인 성능 개선이 이루어지도록 확장되었다. 이를 위해서 위상여유를 동조 파라메터로 두고 유전자 알고리즘을 사용하여 최적화하였다. 다음으로 회로 소자 값들을 동조 파라메터로 직접 선택하고, 역시 유전자 알고리즘으로 최적화하여 포워드 컨버터의 출력 전압 제어에서 매우 개선된 성능을 갖도록 하였다.

낮은 지터를 갖는 지연고정루프를 이용한 클럭 발생기 (A Clock Generator with Jitter Suppressed Delay Locked Loop)

  • 남정훈;최영식
    • 대한전자공학회논문지SD
    • /
    • 제49권7호
    • /
    • pp.17-22
    • /
    • 2012
  • 본 논문에서는 낮은 지터를 갖는 지연고정루프를 이용하여 좀 더 정확한 출력을 갖는 클럭 발생기를 제안하였다. 제안된 클럭 발생기에 사용된 지연고정루프는 열 개의 지연단을 가진 전압제어지연단(VCDL)을 사용하며, 기준 지연단의 출력신호와 이전 지연단의 출력신호를 비교하여 위상차에 해당하는 만큼의 전압을 발생시켜 지연단의 제어전압으로 인가된다. 이 제어전압은 지연단의 출력신호의 위상이 흔들림에 따라 증가하거나 감소하여 출력신호의 지연정도를 조절하여 위상변화를 보상하며, 지연고정루프 출력신호 및 체배 된 출력신호의 지터를 감소시킨다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여, 100MHz를 입력신호로 인가 할 경우 1GHz의 신호가 출력 되도록 설계 하였다. 시뮬레이션 결과 출력 신호의 peak-to-peak 지터 값은 3.24ps이었다.

슬라이딩 모드 관측기를 이용한 전원전압 센서 없는 단상 PWM 컨버터의 고역률 제어 (The Control of Single Phase High Power Factor PWM converter using Sliding mode Observer without a source voltage sensor)

  • 양이우;최정수;김영석
    • 전력전자학회논문지
    • /
    • 제5권1호
    • /
    • pp.46-53
    • /
    • 2000
  • 본 논문에서는 전원전압 센서 없는 단상 PWM 컨버터의 전류제어방법을 제안한다. 제안된 방법에서 전원전압은 슬라이딩 모드 관측기에 의해 추정되며 추정된 전원전압을 이용하여 컨버터의 입력 역률을 '1'로 하고 일정한 DC링크전압을 얻을 수 있다. 제안된 방법의 특징은 전원전압의 크기와 위상의 추정이 실제전류와 추정전류의 전류오차에 의해서 얻어질 수 있다. 제안된 방법은 DSP를 이용하여 구현하고, 실험결과는 제안된 방법의 정당성을 입증한다.

주파수 전압 변환기와 루프 필터 전압 변환기를 이용한 저잡음 위상고정루프 (A low noise PLL with frequency voltage converter and loop filter voltage detector)

  • 최혁환
    • 한국정보전자통신기술학회논문지
    • /
    • 제14권1호
    • /
    • pp.37-42
    • /
    • 2021
  • 본 논문은 루프필터 전압 감지기와 주파수 전압 변환기를 이용하여 잡음 특성을 개선한 위상고정루프의 구조를 제안한다. 루프 필터 전압 변화는 저항과 커패시턴스로 구성된 회로에 의해서 출력이 결정된다. 시정수 값이 작은 회로를 지나는 신호는 루프 필터의 평균 출력 전압과 거의 같은 값을 가진다. 시정수 값이 큰 회로를 지나는 신호는 루프 필터 평균 출력 값을 가지며, 추가된 루프필터 전압 감지기에서 기준 신호가 된다. 루프필터 전압 감지기 출력은 보조 전하펌프의 전류 크기를 제어한다. 루프 필터 출력 전압이 상승하면 루프필터 전압 감지기는 루프 필터 출력 전압을 하강하게 하고, 또는 루프 필터 출력 전압이 하강하면 루프필터 전압 감지기는 루프 필터 출력 전압을 상승하게 한다. 또한 주파수 전압 변환기도 필터 출력 전압 변동 폭을 줄여주어 제안된 위상고정루프의 잡음 특성을 개선해준다. 제안된 위상고정루프는 1.8V 0.18㎛ CMOS 공정을 이용하여 설계한다. 시뮬레이션 결과는 0.854ps 지터와 30㎲ 위상 고정 시간을 보여준다.