• Title/Summary/Keyword: 전력 최소화

Search Result 1,499, Processing Time 0.025 seconds

Entropy Extracting Method of Li-ion Battery Using Commercial Equipment (상용 장비를 이용한 리튬이온 배터리의 엔트로피 추출방법)

  • Park, Cheol-heui;Lee, Sang-Gug
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.318-320
    • /
    • 2017
  • 본 연구는 리튬이온 배터리의 엔트로피를 측정하는 방법인 ETM(Electro Thermodynamics Measurement)을 상용 장비에 적용하는 방법에 관한 것이다. 그리고 엔트로피 측정에 필요한 온도변경시간과 배터리의 relaxation 시간을 최소화함으로써, 측정의 정확성을 유지하면서 측정 시간을 최소화 했다.

  • PDF

Gate Driver Design for GaN FET Minimizing Parasitic Inductances (기생 인덕턴스를 최소화한 GaN FET 구동 게이트 드라이버 설계)

  • Bu, Hanyoung;Cho, Younghoon
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.448-449
    • /
    • 2018
  • 최근, WBG 반도체 소자에 대한 연구가 활발히 진행됨에 따라 고속 스위칭으로부터 발생되는 문제점들을 해결하기 위한 여러 방안들이 제시되고 있다. WBG 반도체 소자의 안정적인 고속 스위칭을 실현하기 위해서는 게이트 드라이버 내에 존재하는 기생 인덕턴스를 최소화하는 것이 가장 중요하다. 본 논문에서는 layout의 최적화 설계를 통해 GaN FET 구동용 게이트 드라이버 내의 기생 인덕턴스를 최소화할 수 있는 방안을 제시하고 설계를 통해 만들어진 게이트 드라이버를 실험을 통해 스위칭 특성을 분석하였다.

  • PDF

A High-Level Data Path Allocation Algorithm for Low Power Architecture (저 전력 아키텍처를 위한 상위 레벨 데이터 패스 할당 알고리즘)

  • Lin, Chi-Ho
    • Journal of IKEEE
    • /
    • v.7 no.2 s.13
    • /
    • pp.166-171
    • /
    • 2003
  • In this paper, we propose a minimal power data path allocation algorithm for low power circuit design. The proposed algorithm minimizes switching activity for input variables in scheduled CDFG. Allocations are further divided into the tasks of register allocation and module allocation. The register allocation algorithm execute that it eliminate spurious switching activity in functional unit and minimize the numbers of multiplexer. Also, resource allocation method selects a sequence of operations for a module such that the switching activity is reduced. Therefore, the algorithm executes to minimize the switching activity of input values, sequence of operations and number of multiplexer. Experimental results using benchmarks show that power is reduction effect from 13% to 17% power consumption, when compared with the Genesis-lp high-level synthesis system.

  • PDF

Design of an Automatic Generation System for Embedded Processor Cores with Minimal Power Consumption (저전력 소모 임베디드 프로세서 코어 자동생성 시스템의 설계)

  • Kim, Dong-Won;Hwang, Sun-Young
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.32 no.10C
    • /
    • pp.1042-1050
    • /
    • 2007
  • This paper describes the system which automatically generates power-minimized embedded cores from MDL descriptions. An automatic generation system is constructed which generated embedded cores which consumes less power for application programs. From the usage information on pipeline stages for each instruction, the proposed system generates embedded cores with the capability of detecting/resolving pipeline hazards. The generated cores are configured such that the power consumption is minimized. The proposed system has been tested by generating HDL codes for ARM9, MIPS R3000 architectures. Experimental results show functional accuracy of the generated cores, and show that power reduction of $20%{\sim}40%$ has been observed for benchmark programs.

Bus Encoding for Low Power and Crosstalk Delay Elimination (저전력과 크로스톡 지연 제거를 위한 버스 인코딩)

  • 여준기;김태환
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.29 no.12
    • /
    • pp.680-686
    • /
    • 2002
  • In deep-submicron (BSM) design, coupling effects between wires on the bus cause serious problems such as crosstalk delay, noise, and power consumption. Most of the previous works on bus encoding are targeted either to minimize tile power consumption on bus or to minimize the crosstalk delay, but not both. In this paper, we propose a new bus encoding algorithm that minimizes the power consumption on bus and eliminates the crosstalk delay simultaneously. We formulate and solve the problem by minimizing a weighted sum of the self transition and cross-coupled transition activities on bus From experiments using a set of benchmark designs. it is shown that the proposed encoding technique consumes at least 15% less power over the existing techniques, while completely eliminating the crosstalk delay.

System Loss Improvement through Proper Location of Active and Reactive Power Apparatus (유무효전력설비의 적소투입을 통한 전력손실개선)

  • 이상중
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.14 no.3
    • /
    • pp.77-80
    • /
    • 2000
  • This paper presents a method for improving the power loss through optimal location of active or reactive power apparatus. The paper introduces the los sensitivities which imply the variation of the power loss with respect to the incremental bus power P, Q and uses them as the investment information for the active and reactive power apparatus. Power apparatus are invested, by the priority of loss sensitivities indices given for each bus.

  • PDF

A Study on High Efficient AC-PDP Energy Recovery Circuit (고효율 AC-PDP 구동 장치의 전력 회수 회로에 관한 연구)

  • Park Yu-Hwan;Kang Feel-Soon;Kim Cheul-U
    • Proceedings of the KIPE Conference
    • /
    • 2002.07a
    • /
    • pp.631-634
    • /
    • 2002
  • Plasma Display Panel의 기술은 급격하게 발전하고 있지만, 여전히 몇 가지 문제를 해결하기 위해 다각적인 접근이 이루어지고 있다. 동화상의 윤곽제거, 광 대비 향상을 통한 화질의 개선, 신뢰도 및 전력 효율을 개선하는 등의 문제가 여기에 해당되며 그 중에서도 특히, 전력 효율을 향상시키기 위해서는 PDP의 발광효율을 높이는 것과 함께 기체방전과는 직접적인 관련이 없이 구동과정에서 발생하게 되는 불필요한 전력 소모를 최소화하여야한다. 본 논문에서는 이러한 전력소모를 최소화하기 위한 새로운 형태의 고효율 에너지 회수 회로를 제안하고 시뮬레이션을 통해 그 동작을 확인하였다 그리고 제안하는 회로를 실제 7.5 인치 패널에 연결하고, 200 (kHz)에서 실험하여 제안한 에너지 회수 회로의 타당성을 검증하였다.

  • PDF

Code visualization approach for performance improvement via mlnlmlzlng power dissipation (전력 소모 최소화를 통한 성능 개선의 코드 가시화 방법)

  • An, Hyun Sik;Park, Bokyung;Kim, R.Young Chul
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2020.05a
    • /
    • pp.375-376
    • /
    • 2020
  • 높은 사양이 필요한 하드웨어 기반의 모바일 및 IoT 임베디드 시스템은 저전력과 성능에 중요한 이슈를 갖고 있다. 이는 전력 소비로 발열량 증가 및 기기의 수명 단축 문제가 발생된다. 이러한 환경에서 소프트웨어도 제한된 전력, 메모리 등에서 안정적인 동작을 수행해야 하므로 디바이스의 소비전략이 증가한다. 이를 해결하고자, 코드 관점에서 전력 소모 최소화를 통한 소프트웨어 성능 개선 가시화 방법을 제안한다. 이는 코드 가시화를 통해 복잡한 모듈을 식별하고, 저전력 코드 패턴을 적용하여 소프트웨어 성능을 개선한다. 이런 코드로 소비전력을 감소 및 성능을 개선함으로써 코드의 품질을 최적화 할 수 있다.

A robust position sensorless control of permanent magnet synchronous machines by self_tuning algorithm (영구자석 동기 전동기의 강인한 회전자 위치 추정 알고리즘)

  • Lee Joon-Hwan;Lee Kwang-Woon;Choi Jae-Young
    • Proceedings of the KIPE Conference
    • /
    • 2006.06a
    • /
    • pp.333-335
    • /
    • 2006
  • 본 논문은 영구자석 교류 전동기의 센서리스 위치 오차 최소화 제어 방법에 관한 것으로, 회전자의 위치오차가 최소화 하도록 회전자 속도 추정 gain을 자동으로 조정함으로써 회전자의 속도 및 위치에 대한 오차를 최소화하기 위한 방법이다. 본 논문의 구성은 회전자 위치 오차를 최소화하기 위한 제어기와 이를 회전자 속도 게인으로 활용하는 적용 대상으로 구성 되어 있다. 이는 모터의 온도 및 운전 환경에 따른 parameter의 변동에 강인하도록 제어기의 게인을 자동 설정하며 회전자의 오차를 최소화 하도록 하는 제어기를 제안한다. 또한 본 논문에서 제한하는 알고리즘을 검증하기 위하여 시뮬레이션 하였다.

  • PDF

Peak Power Distribution for MicroC/OS-II (MicroC/OS-II 운영체제에서의 순간 최대전력 분산 기법)

  • Woo Jang-Bok;Suh Hyo-Joong
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2006.06a
    • /
    • pp.352-354
    • /
    • 2006
  • 최근 PDA, PMP, 핸드폰 등 휴대용 임베디드 기기의 사용이 증가되고 기능이 점점 다양해지며, 고성능을 추구하게 됨으로써 전력 소모 역시 증가하게 되었다. 휴대용 임베디드 기기는 대부분 배터리를 기반으로 동작하므로 에너지원이 제한적이어서 한정된 에너지원을 효율적으로 사용하는 전력관리 기법에 대한 연구가 많은 관심을 받고 있다. 시스템 사용시간의 연장을 위해 시스템의 성능 저하를 최소화하면서 소모되는 전력을 최소화하기 위한 여러 방법들이 제시되었으나, 기존의 방법들은 각각의 방전 패턴에 따라서 사용시간이 달라지는 배터리의 특성을 고려하지 않고 주로 시스템의 평균 전력 소비 감소만을 목적으로 한다. 이에 본 논문에서는 배터리의 방전 특성을 고려하여 휴대용 임베디드 기기에서 배터리의 사용시간을 연장할 수 있도록 MicroC/OS-II 운영체제에서의 순간 최대전력 분산 기법을 제안한다.

  • PDF