• Title/Summary/Keyword: 전계효과트랜지스터

Search Result 230, Processing Time 0.039 seconds

전자구조 및 화학적 물성 변화에 따른 InGaZnO 박막 트랜지스터의 소자 특성 연구

  • Kim, Bu-Gyeong;Park, Hyeon-U;Jeong, Gwon-Beom
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.334.2-334.2
    • /
    • 2014
  • 본 연구에서는 a-InGaZnO (IGZO) 활성층에 대기분위기에서 열처리 온도를 각각 $150^{\circ}C$, $250^{\circ}C$, $350^{\circ}C$ 실시하여 전자구조와 광학적 특성분석 및 화학적 결합 상태의 변화를 알아보고, 이러한 물성 변화에 따른 소자의 특성을 알아 보았다. 박막 트랜지스터 소자의 전기적 특성은, IGZO 박막에 후 열처리 공정온도 후 제작한 박막 트랜지스터는 $150^{\circ}C$에서 3.1 cm2/Vs의 전계 효과 이동도와 0.38 V/decade의 문턱전압 이하 기울기를 보였으나, $350^{\circ}C$에서는 8.8 cm2/Vs의 전계 효과 이동도와 0.20 V/decade의 문턱전압 이하 기울기로 더 향상된 박막 트랜지스터의 전기적 특성 결과를 관측하였다. 전기적 소자 특성의 변화와 활성층 IGZO 박막 특성 변화와의 상관관계를 조사하기 위하여 X-ray Absorption Spectroscopy (XAS)과 Spectroscopy Ellipsometry (SE)로 측정된 흡수 스펙트럼을 통하여 3 eV 이상의 광학적 밴드 갭은 기존에 보고 되었던 a-IGZO와 유사한 특성을 보이고 있음을 확인하였고, 이러한 측정, 분석법들을 통해 후 열처리 공정 온도에 따른 밴드 갭 부근의 결함준위의 양 변화와 가전자대의 전자구조의 변화에 따라 전기적 특성이 달라짐을 확인 할 수 있었다. 또한, X-ray Photoemission Spectroscopy (XPS)를 통해 측정한 O-1s를 통해 Oxygen deficient state와 밴드 갭 부근의 결함준위와의 상관관계를 도출해낼 수 있었다. 이는 a-IGZO 활성층에 후 열처리 공정 온도 변화에 따라서 전자구조의 혼성변화와 밴드 갭 부근의 결함준위의 양의 변화, 에너지 준위의 변화 및 이와 연관된 화학적 상태 변화가 박막 트랜지스터의 특성 변화를 예상할 수 있다는 결과를 도출하였다.

  • PDF

Pentacene Thin-Film Transistor with Different Polymer Gate Insulators (게이트 절연막에 따른 펜타신 박막 트랜지스터의 전기적 특성 분석)

  • Kim, Jae-Kyoung;Her, Hyun-Jung;Kim, Jae-Wan;Choi, Y.J.;Kang, C.J.;Kim, Yong-Sang
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1345-1346
    • /
    • 2007
  • 다양한 게이트 절연막의 펜타신 박막 트랜지스터의 전기적 특성을 atomic force microscope (AFM), X-선 회절을 사용하여 분석하였다. 펜타신 박막 트랜지스터는 thermal evaporator 방법을 사용하여 여러 폴리며 기판위에 제작하였다. Hexamethylsilasane (HMDS), polyvinyl acetate (PVA), polymethyl methacrylate (PMMA)등의 폴리머 기판을 사용하여 다양한 온도에서 증착시켰다. 이 때 PMMA위에 증착시킨 펜타신의 경우가 가장 큰 그레인 크기를 보였고, 가장 적은 트랩 농도를 보였다. 그리고 상부 전극 구조를 가진 박막 트랜지스터를 HMDS 처리를 한 $SiO_2$와 PMMA 절연막을 사용하여 제작하고 비교하였다. 이때 PMMA기판 위에 제작한 트랜지스터는 전계효과 이동도가 ${\mu}_{FET}=0.03cm^{2}/Vs$ 이고, 문턱이전 기울기 0.55V/dec, 문턱전압 $V_{th}=-6V$, on/off 전류비 $>10^5$의 전기적 특성을 보였고, $SiO_2$ 기판위에 제작한 트랜지스터는 전계효과 이동도 ${\mu}_{FET}=0.004cm^{2}/Vs$, 문턱이전 기울기 0.518 V/dec, 문턱전압 $V_{th}=5V$, on/off 전류비 $>10^4$의 전기적 특성을 보였다.

  • PDF

터널 전계 효과 트랜지스터의 양자모델에 따른 특성 변화

  • Lee, Ju Chan;Ahn, Tae Jun;Yu, Yun Seop
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2017.10a
    • /
    • pp.454-456
    • /
    • 2017
  • Current and capacitance-voltage characteristics of tunnel field effect transistor (TFET) with various quantum models were investigated. Density gradient, Bohm quantum potential (BQP), and Vandort quantum correction are used with calibrating against Schrodinger-Poisson model. Drive-currents in all models. are decreased. When only BQP is used, SS and $V_{onset}$ are fixed but drive-current is decreased 3 times more than those of no quantum model. And When BQP with Vandort and density gradient are used, SS increased more than 40 mV./dec and $V_{onset}$ shifted as 0.07 eV.

  • PDF

Current Conduction Model of Depletion-Mode N-type Nanowire Field-Effect Transistors (NWFETS) (공핍 모드 N형 나노선 전계효과 트랜지스터의 전류 전도 모델)

  • Yu, Yun-Seop;Kim, Han-Jung
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.4
    • /
    • pp.49-56
    • /
    • 2008
  • This paper introduces a compact analytical current conduction model of long-channel depletion-mode n-type nanowire field-effect transistors (NWFETs). The NWFET used in this work was fabricated with the bottom-up process and it has a bottom-gate structure. The model includes all current conduction mechanisms of the NWFET operating at various bias conditions. The results simulated from the newly developed NWFET model reproduce a reported experimental results within a 10% error.

Test-bed of Total Ionizing Dose (TID) Test by Cosmic Rays for Metal Oxide Semiconductor Field Effect Transistor (MOSFET) (금속-산화막 반도체 전계효과 트랜지스터의 우주방사선에 의한 총이온화선량 시험을 위한 테스트 베드)

  • Sin, Gu-Hwan;Yu, Gwang-Seon;Gang, Gyeong-In;Kim, Hyeong-Myeong;Jeong, Seong-In
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.34 no.11
    • /
    • pp.84-91
    • /
    • 2006
  • Recently, all the electrical parts for satellite application are required more strong against cosmic rays, because spacecraft's life time and function are depending on the their conditions. Also, a TID effect test was undertaken with units and/or subsystems which are already assembled on the PCB in past time. However, it is very hard to know and analyze that some abnormal states are appeared after launch. Moreover, it is necessary to perform a test of TID effects based on the parts level for preparing preliminary data in cosmic rays. Therefore, this paper presents a test-bed to perform a TID effect test of Metal-Oxide Semiconductor Field Effect Transistor (MOSFET) which is a fundamental element for electronics.

그래핀 전계효과 트랜지스터의 광응답 특성

  • Lee, Dae-Yeong;Min, Mi-Suk;Ra, Chang-Ho;Lee, Hyo-Yeong;Yu, Won-Jong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.193-194
    • /
    • 2012
  • 그래핀(graphene)은 탄소원자가 육각형 벌집 모양 배열의 격자구조를 가지는 원자 한층 두께의 이차원 물질이다. 그래핀은 전도띠(conduction band)와 가전자띠(valence band)가 한 점에서 만나고 에너지와 역격자의 k 벡터가 선형적으로 비례하는 에너지 구조를 가진다. 이로 인해 그래핀은 매우 빠른 전하 이동도를 가지며 원자 한 층의 두께임에도 불구하고 약 2.3%의 빛을 흡수할 수 있으며 자외선 영역부터 적외선 영역까지의 넓은 파장대의 빛을 흡수 할 수 있다. 이와 같은 그래핀의 우월한 성질을 이용하면 광 응답에 고속으로 반응하고 높은 주파수의 광통신에서도 작동 할 수 있는 그래핀 광소자를 제작할 수 있게 된다. 하지만 미래의 고속 그래핀 광소자를 실현하기에 앞서 그래핀의 광응답에 대한 정확한 이해가 필요하다. 그리하여 본 연구에서는 그래핀 광소자를 제작하고 광소자의 광응답 전기적 성질을 분석하여 그래핀의 광응답 특성을 얻어내고자 실험을 진행하였다. 그래핀을 채널 물질로 하고 소스, 드레인, 후면 게이트를 가지는 일반적인 그래핀 전계효과 트랜지스터(field-effect transistor)를 제작하고 채널에 빛을 비추고 비추지 않은 상태에서의 전기적 성질을 측정하고 그 때 얻어진 그래프의 광응답의 원인을 조사하였다. 이 때 얻어지는 $I_D-V_G$ 그래프가 광 조사 시 왼쪽으로 이동하게 되는데 이의 원인을 각 게이트 전압 구간별로 $I_D$-t 그래프를 획득하여 분석하였다. 또한 광원에 펄스를 인가하여 펄스 형태의 광원을 그래핀 전계효과 트랜지스터에 조사시키고 이에 따른 전기적 성질 변화를 관찰하였다 이 때 다양한 게이트 전압이 인가된 상태에서 레이저 펄스 광원에 의한 광전류를 검출하였으며 이를 분석하였다.

  • PDF

Study of monolithic 3D integrated-circuit consisting of tunneling field-effect transistors (터널링 전계효과 트랜지스터로 구성된 3차원 적층형 집적회로에 대한 연구)

  • Yu, Yun Seop
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.26 no.5
    • /
    • pp.682-687
    • /
    • 2022
  • In this paper, the research results on monolithic three-dimensional integrated-circuit (M3DICs) stacked with tunneling field effect transistors (TFETs) are introduced. Unlike metal-oxide-semiconductor field-effect transistors (MOSFETs), TFETs are designed differently from the layout of symmetrical MOSFETs because the source and drain of TFET are asymmetrical. Various monolithic 3D inverter (M3D-INV) structures and layouts are possible due to the asymmetric structure, and among them, a simple inverter structure with the minimum metal layer is proposed. Using the proposed M3D-INV, this M3D logic gates such as NAND and NOR gates by sequentially stacking TFETs are proposed, respectively. The simulation results of voltage transfer characteristics of the proposed M3D logic gates are investigated using mixed-mode simulator of technology computer aided design (TCAD), and the operation of each logic circuit is verified. The cell area for each M3D logic gate is reduced by about 50% compared to one for the two-dimensional planar logic gates.

Random Dopant Fluctuation Effects of Tunneling Field-Effect Transistors (TFETs) (터널링 전계효과 트랜지스터의 불순물 분포 변동 효과)

  • Jang, Jung-Shik;Lee, Hyun Kook;Choi, Woo Young
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.49 no.12
    • /
    • pp.179-183
    • /
    • 2012
  • The random dopant fluctuation (RDF) effects of tunneling field-effect transistors (TFETs) have been observed by using atomistic 3-D device simulation. Due to extremely low body doping concentration, the RDF effects of TFETs have not been seriously investigated. However, in this paper, it has been found that the randomly generated and distributed source dopants increase the variation of threshold voltage ($V_{th}$), drain induced current enhancement (DICE) and subthreshold slope (SS) of TFETs. Also, some ways of relieving the RDF effects of TFETs have been presented.

Fabrication Process of Single-walled Carbon Nanotube Sensors Aligned by a Simple Self-assembly Technique (간단한 자기 조립 기법으로 배열된 단일벽 탄소 나노 튜브 센서의 제작공정)

  • Kim, Kyeong-Heon;Kim, Sun-Ho;Byun, Young-Tae
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.48 no.2
    • /
    • pp.28-34
    • /
    • 2011
  • In previous reports, we investigated a selective assembly method of fabricating single-walled carbon nanotubes (SWCNTs) on a silicon-dioxide ($SiO_2$) surface by using only a photolithographic process. In this paper, we have fabricated field effect transistors (FETs) with SWCNT channels by using the technique mentioned above. Also, we have electrically measured gating effects of these FETs under different source-drain voltages ($V_{SD}$). These FETs have been fabricated for sensor applications. Photoresist (PR) patterns have been made on a $SiO_2$-grown silicon (Si) substrate by using a photolithographic process. This PR-patterned substrate have been dipped into a SWCNT solution dispersed in dichlorobenzene (DCB). These PR patterns have been removed by using aceton. As a result, a selectively-assembled SWCNT channels in FET arrays have been obtained between source and drain electrodes. Finally, we have successfully fabricated 4 FET arrays based on SWCNT-channels by using our simple self-assembly technique.

A Study of Carbon Nanotube Channel Field-Effect Devices (탄소 나노튜브 채널을 이용한 전계효과 이온-전송 소자 연구)

  • Lee, Jun-Ha;Lee, Hoong-Joo
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.7 no.2
    • /
    • pp.168-174
    • /
    • 2006
  • We investigated field-effect ion-transport devices based on carbon nanotubes by using classical molecular dynamics simulations under applied external force fields, and we present model schematics that can be applied to the nanoscale data storage devices and unipolar ionic field-effect transistors. As the applied external force field is increased, potassium ions rapidly flow through the nanochannel. Under low external force fields, thermal fluctuations of the nanochannels affect tunneling of the potassium ions whereas the effects of thermal fluctuations are negligible under high external force fields. Since the electric current conductivity increases when potassium ions are inserted into fullerenes or carbon nanotubes, the field effect due to the gate, which can modify the position of the potassium ions, changes the tunneling current between the drain and the source.

  • PDF