• Title/Summary/Keyword: 위상 선택기

Search Result 134, Processing Time 0.026 seconds

An Implementation of OFDM System Receiver Using Efficient Frequency Offset Estimation Algorithm (효율적인 주파수 옵셋 추정 알고리듬을 이용한 OFDM 시스템 수신기 구현)

  • 박광호;신경욱;전흥우
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.10a
    • /
    • pp.369-372
    • /
    • 2003
  • This paper describes a design of OFDM (Orthogoanl Frequency Division Multiplexing) based wireless LAN system receiver, defined in IEEE 802.11a standards. Because OFDM system uses several orthogonal sequence sets, it ran avoid selective fading of fast data transfer problem when it is used with error correction code. But if the receiver is not synchronized, the orthogonal of between sub-ralliers will be destroyed and the data interruption will be generated. So it makes error property get worse very murk. For improving the noise error, we use the relationship of phasor between sub-carriers and make system synchronization using one tab equalizer. The designed OFDM block is described by Verilog HDL for the efficient and small size hardware. And we preform the functional verification and evaluation using the vector of standards.

  • PDF

Positioning Recognition and Speed Control of Moving Robot at Indoor (실내 이동 로봇의 위치 인식 및 속도 제어에 관한 연구)

  • Shin, Wee-Jae;Jeong, Rae-Won
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.11 no.1
    • /
    • pp.88-91
    • /
    • 2010
  • In this paper, We are composed the position recognition and speed control using the moving robot in the shield Room with a RF Module and Ultrasonic Sensors. Double look up tables are selected a reference value/duty ratio. The moving robot with the dual fuzzy rules which can decrease a Conversion time than basic fuzzy control rules at start point and curve region. Also, a changing times of double look up table are rise at specific points b1,c1,d1 in the e-${\Delta}e$ phase plane and the one of the look up table is used which for increase rising time at transition area, the other used for rapidly conversion to the reference value. We verified that a dual fuzzy control rules get the good response compare with the basic fuzzy control rule.

Design of Receiver Architecture for HomePNA 2.0 Modem (HomePNA 2.0 모뎀 수신부 설계)

  • Choi, Sung-Woo;Kim, Jong-Won
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.29 no.9A
    • /
    • pp.991-997
    • /
    • 2004
  • In this paper, we propose the architecture of modem receiver to fabricate HomePNA 2.0 chip. HomePNA suffers from inferior channel because of bridge tap, the effect of amateur HAM band and so on. To transfer data over such channel, HomePNA 2.0 uses training sequence to equalize channel and uses FD-QAM optionally as modulation method. So modem receiver demodulate QAM based signal and needs optimum architecture that fully uses these transmission feature. As a result of research, we define 2 mode function of modem receiver depending on TX/RX state. In this paper, particularly, we show the algorithm of equalizer, carrier phase recovery and frame synchromzationblock and propose architecture that improve the performance of channel equalization and is stable in operation. In the end, we estimate the performance of proposed HomePNA2.0 modem receiver over HomePNA TEST LOOP using SPW program.

Performance evaluation of diversity reception of underwater acoustic code division multiple access using lake experiment (저수지 실험을 통한 수중 음향 코드 분할 다중 접속 방식의 다이버시티 수신 성능 검증)

  • Seo, Bo-Min;Cho, Ho-Shin
    • The Journal of the Acoustical Society of Korea
    • /
    • v.36 no.1
    • /
    • pp.39-48
    • /
    • 2017
  • CDMA (Code Division Multiple Access) is promising medium access control schemes for underwater acoustic sensor networks because of its robustness against frequency-selective fading and high frequency-reuse efficiency. In this paper, we design diversity schemes of underwater CDMA transceiver for the forward and reverse links. User data are multiplexed by Walsh code and a pseudo random noise code acquisition process is added for phase error correction before decoding the user data at the receiver. Then, the diversity reception using equal gain combining and maximal ratio combining is performed in order to minimize performance degradation caused by rich multipath fading of underwater acoustic channel. We evaluated the performance of diversity transceiver through lake experiment, which was performed at Lake Kyungcheon, Mungyeong city using two transmitters and two receivers placed 460 m apart at an average depth of 40 m. The lake experiment results show that user data are recovered with error-free in both of the forward and reverse links.

A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors (높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기)

  • Moon, Kyoung-Jun;Lee, Kyung-Hoon;Lee, Seung-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.12 s.354
    • /
    • pp.55-64
    • /
    • 2006
  • This work proposes a calibration-free 14b 70MS/s 0.13um CMOS ADC for high-performance integrated systems such as WLAN and high-definition video systems simultaneously requiring high resolution, low power, and small size at high speed. The proposed ADC employs signal insensitive 3-D fully symmetric layout techniques in two MDACs for high matching accuracy without any calibration. A three-stage pipeline architecture minimizes power consumption and chip area at the target resolution and sampling rate. The input SHA with a controlled trans-conductance ratio of two amplifier stages simultaneously achieves high gain and high phase margin with gate-bootstrapped sampling switches for 14b input accuracy at the Nyquist frequency. A back-end sub-ranging flash ADC with open-loop offset cancellation and interpolation achieves 6b accuracy at 70MS/s. Low-noise current and voltage references are employed on chip with optional off-chip reference voltages. The prototype ADC implemented in a 0.13um CMOS is based on a 0.35um minimum channel length for 2.5V applications. The measured DNL and INL are within 0.65LSB and l.80LSB, respectively. The prototype ADC shows maximum SNDR and SFDR of 66dB and 81dB and a power consumption of 235mW at 70MS/s. The active die area is $3.3mm^2$.

A Study on Experimental Analysis of Dynamic properites for Structure and its Application (구조물 동특성의 실험적 해석과 응용기술에 관한 연구 (기계식 주차설비 진동제어))

  • 이홍기;박상규
    • Proceedings of the Korean Society for Noise and Vibration Engineering Conference
    • /
    • 1993.04a
    • /
    • pp.40-45
    • /
    • 1993
  • 일반적으로 건물 구조물에 전달되는 기계진동을 감소시키기 위해서 기계와 기초사이에 유연한 방진소자를 삽입하여 기계가진력(exciting force)의 전달 률을 줄인다. 또한 구조물의 고유진동수와 진동원의 가진주파수가 일치할 경 우, 가진주파수를 변화시키거나, 구조물의 동특성을 변화시키는 방법을 사용 한다. 어떠한 방안을 선택하든 효과적이고 정량적인 방진 시스템을 구성하고 구조물의 정확한 진동상태를 예측하기 위해서는 진동원의 가진특성과 구조 물의 동특성에 대한 정보가 요구된다. 일반적으로 방진설계를 위해 필요한 진동원의 가진특성은 제조회사의 사양이나 측정을 통하여 비교적 쉽게 얻을 수 있다. 복합재료, 다양한 경계조건, 복잡한 대형구조물등은 수치해석을 이 용하여 해석적인 방법으로 동특성을 구할 경우, 신뢰성 있는 정보를 얻기에 는 많은 노력이 요구된다. 더우기 현장에서 발생하는 진동문제는 대부분 복 잡하고 시간적으로 시급히 해결해야 하기 때문에 효율적인 절차를 구성하여 구조물의 동특성을 해석하는 방법을 사용할 필요가 있다. 구조물의 동특성은 실험적인 방법을 통하여 구하고 그 외의 필요한 계산들은 해석을 통하여 얻 는 것이 효율적일 수 있다. 실험적 동특성해석은 입력하중에 대한 응답의 크 기와 위상 비를 주파수별로 나타내는 전달함수를 측정하는 방법으로서 가진 장치 및 여러 측정/분석 장비가 필요하며, 철교, 교량, 건물의 철골 및 콘크 리트 슬라브등 다양한 중대형의 구조물을 Signal/Noise비가 좋도록 가진 시 켜야 할 필요성이 있다. 본 연구에서는 이러한 실험적 방법의 현장 적응성과 신뢰성을 확보하기 위해 대형충격기(large impact hammer, max, peak force 약 10000N, time duration 약 20ms)를 제작하고 실험/분석 시스템 및 구조물 의 진동제어를 위한 절차를 Fig.1과 같이 구성하고 이를 철근콘크리트 건물 에 설치한 기계식 주차설비의 진동제어에 적용하였다.force response simulation)를 수행하여 임의의 좌표 공간에 대한 진동수준을 해석적으로 예측할 뿐만 아니라 구조물의 진동제어 를 위한 동적인자를 변경시킬 수 있는 정보를 제공하며 장비를 방진할 경우 신뢰성 있는 전달률을 결정할 수 있다. 실험적으로 철교, 교량이나 건물의 철골구조 및 2층 바닥 등 대,중형의 복잡한 구조물에 대항 동특성을 나타내 는 모빌리티를 결정할 경우 충격 가진 실험이 사용되는 실험장비 측면에서 나 실험을 수행하는 과정이 대체적으로 간편하다. 그러나 이 경우 대상 구조 물을 충분히 가진시킬수 있는 용량의 대형 충격기(large impact hammer)가 필요하게 된다. 이러한 동적실험은 약 길이 61m, 폭 16m의 4경간 교량에 대 하여 동적실험을 수행하여 가능성을 확인하였다. 여기서는 실험실 수준의 평 판모델을 제작하고 실제 현장에서 이루어질 수 있는 진동제어 구조물에 대 한 동적실험 및 FRS를 수행하는 과정과 동일하게 따름으로써 실제 발생할 수 있는 오차나 error를 실험실내의 차원에서 파악하여 진동원을 있는 구조 물에 대한 진동제어기술을 보유하고자 한다. 이용한 해마의 부피측정은 해마경화증 환자의 진단에 있어 육안적인 MR 진단이 어려운 제한된 경우에만 실제적 도움을 줄 수 있는 보조적인 방법으로 생각된다.ofile whereas relaxivity at high field is not affected by τS. On the other hand, the change in τV does not affect low field profile but strongly in fluences on both inflection fie이 and the maximum relaxivity value. The results shows a fluences on both inflection field and the maximum relaxivity value. The results shows

  • PDF

A 12b 100MS/s 1V 24mW 0.13um CMOS ADC for Low-Power Mobile Applications (저전력 모바일 응용을 위한 12비트 100MS/s 1V 24mW 0.13um CMOS A/D 변환기)

  • Park, Seung-Jae;Koo, Byeong-Woo;Lee, Seung-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.47 no.8
    • /
    • pp.56-63
    • /
    • 2010
  • This work proposes a 12b 100MS/s 0.13um CMOS pipeline ADC for battery-powered mobile video applications such as DVB-Handheld (DVB-H), DVB-Terrestrial (DVB-T), Satellite DMB (SDMB), and Terrestrial DMB (TDMB) requiring high resolution, low power, and small size at high speed. The proposed ADC employs a three-step pipeline architecture to optimize power consumption and chip area at the target resolution and sampling rate. A single shared and switched op-amp for two MDACs removes a memory effect and a switching time delay, resulting in a fast signal settling. A two-step reference selection scheme for the last-stage 6b FLASH ADC reduces power consumption and chip area by 50%. The prototype ADC in a 0.13um 1P7M CMOS technology demonstrates a measured DNL and INL within 0.40LSB and 1.79LSB, respectively. The ADC shows a maximum SNDR of 60.0dB and a maximum SFDR of 72.4dB at 100MS/s, respectively. The ADC with an active die area of 0.92 $mm^2$ consumes 24mW at 1.0V and 100MS/s. The FOM, power/($f_s{\times}2^{ENOB}$), of 0.29pJ/conv. is the lowest of ever reported 12b 100MS/s ADCs.

A PN-code Acquisition method Using Array Antenna Systems for CDMA2000 1x (CDMA2000 1x용 배열 안테나 시스템에서 PN 동기 획득 방법)

  • Jo, Hee-Nam;Yun, Yu-Suk;Choi, Seung-Won
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.42 no.8 s.338
    • /
    • pp.33-40
    • /
    • 2005
  • This paper presents a structure of the searcher using a diversity in array antenna systems operating in the cdma2000 1x signal environments. The new technique exploits the fact that the In-phase and quadrature components of interferers can respectively be viewed as an independent gaussian noise at each antnna element in most practical cdma signal environments. The proposed PN acquisition scheme is a singles-dwell PN acquisition system consisting of two stages, that is, the searching stage and the verification stage. The searching stage independently correlates the receiver multiple signals with PN generator of each antenna element for obtaining the synchronous energy at the entire region. Then, the searching results of each antenna element are non-coherently combinind. The verification stage compares the searching energy with the optimal threshold, which is predesigned in the lock detector, and decides whether the acquisition is successful or fail. In this paper, we analyzed the effect of tile diversity order to determine the mean acquisition time. In general, it is known that the mean acquisition time significantly decrease as the number of antenna elements increases. But, as the diversity order goes up, the enhancement of the performance is saturated. Therefore, to decrease the mean acquisition time of the searcher, we must design the optimal array antenna systems by considering the operating SNR range of the receiver, the probability of detection $P_D$ and that of false alarm $P_{FA}$ . The Performance of the proposed PN acquisition scheme is analyzed in frequency selective Rayleigh fading channels. In this paper, the effect of the number of antenna elements on PN acquisition scheme is shown according to the probability of detection $P_D$ and that of false alarm $P_{FA}$.

A 12b 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC for High-Quality Video Systems (고화질 영상 시스템 응용을 위한 12비트 130MS/s 108mW $1.8mm^2$ 0.18um CMOS A/D 변환기)

  • Han, Jae-Yeol;Kim, Young-Ju;Lee, Seung-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.3
    • /
    • pp.77-85
    • /
    • 2008
  • This work proposes a 12b 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC for high-quality video systems such as TFT-LCD displays and digital TVs requiring simultaneously high resolution, low power, and small size at high speed. The proposed ADC optimizes power consumption and chip area at the target resolution and sampling rate based on a three-step pipeline architecture. The input SHA with gate-bootstrapped sampling switches and a properly controlled trans-conductance ratio of two amplifier stages achieves a high gain and phase margin for 12b input accuracy at the Nyquist frequency. A signal-insensitive 3D-fully symmetric layout reduces a capacitor and device mismatch of two MDACs. The proposed supply- and temperature- insensitive current and voltage references are implemented on chip with a small number of transistors. The prototype ADC in a 0.18um 1P6M CMOS technology demonstrates a measured DNL and INL within 0.69LSB and 2.12LSB, respectively. The ADC shows a maximum SNDR of 53dB and 51dB and a maximum SFDR of 68dB and 66dB at 120MS/s and 130MS/s, respectively. The ADC with an active die area of $1.8mm^2$ consumes 108mW at 130MS/s and 1.8V.

Development of water cycle analysis systems and evaluation of Urbanization for the Gap river basin using SWAT (SWAT 모델을 이용한 갑천 유역 물수지 분석 및 도시화 영향 평가)

  • Kim, Jeong-Kon;Son, Kyong-Ho;Noh, Jun-Woo;Jang, Chang-Lae;Ko, Ich-Hwan
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2006.05a
    • /
    • pp.130-134
    • /
    • 2006
  • 본 연구의 목적은 하천 복원과 관리에 필수적인 하천의 특성 분석 및 물순환 분석시스템 구축에 있다. 연구 대상지역으로 최근 하천의 생태 기능 회복을 위해 도심생태하천조성 사업이 추진되고 있는 대전 3대 하천유역을 선정하였다. 대전 3대 하천 유역의 물수지와 도시화에 따른 영향을 파악하기 위하여 SWAT을 이용한 물순환 분석시스템을 구축하였다. 모형적용 결과, 유출량과 지하수 수위 변화 등 대전 3대 하천 유역의 특성을 관측치에 가깝게 모의할 수 있었다. 모델의 검보정 실시결과에서 나타난 모델의 계산 값들의 관측된 유출량뿐 아니라 기저유출량 및 지하수 수위와의 높은 상관관계는 본 연구에서 구축한 모델의 구조나 변수의 유효성에 많은 신뢰도를 제공한다고 판단된다. SWAT을 이용하여 대전 3대 하천 유역의 물수지 분석 및 도시화에 따른 영향을 평가하였다. 물수지 분석결과에 의하면, 전체적으로 총 유출량 중 지하수 유출량이 47%정도, 중간 유출량이 31% 그리고 지표유출량이 22%이다. 각 소유역의별 유출 성분 분석결과는 각 소유역의 토지 이용도, 토양 그리고 지형적 특징에 따른 유출 특성을 확인하였다. 도시화 영향 분석 결과 전체적으로 1975년에서 2000년까지 갑천 유역의 약 5%가량의 도시화는 총 유출량의 변화에 있어서는 현저한 차이를 보이지 않았으나, 각 유출 성분의 경우에는 많은 영향이 있는 것으로 나타났다. 특히 지표유출량은 45% 가량의 증가를 보였고, 전체 유역의 지하수함양 량이 5%정도 감소한 반면, 도시화가 31%정도 진행된 소유역의 경우에는 17%정도의 현저한 감소를 나타냈다. 본 연구에서 수행한 물수지 분석 및 도시화 영향분석 결과는 향후 대천 3대 하천의 생태하천복원을 위한 물순환 정상화 대책마련 및 하천의 유량확보방안 마련에 기초자료를 제공할 수 있을 것이다.득증대를 꾀함으로 농촌문제 해결에 도움이 될 것으로 기대된다. 본 연구를 통해 GIS 와 RS의 기술이 농촌분야에 더 효율적으로 적용될 것으로 기대되며, 농업기술센터를 통한 정보제공을 함으로써 대농민 서비스 및 농업기관의 위상이 제고 될 것으로 기대된다.여 전자파의 공간적인 가시화를 수행할 수 있었다. 본 전자파 시뮬레이션 기법이 실무에 이용될 경우, 일반인이 전자파의 분포에 대한 전문지식을 습득할 필요 없이, 검색하고자 하는 지역과 송전선, 전철 등 각종 전자파의 발생 공간 객체를 선택하여 실생활과 관련된 전자파 정보에 예측할 수 있어, 대민 환경정보 서비스 질의 개선측면에서 획기적인 계기를 마련할 것으로 사료된다.acid$(C_{18:3})$가 대부분을 차지하였다. 야생 돌복숭아 과육 중의 지방산 조성은 포화지방산이 16.74%, 단불포화지방산 17.51% 및 다불포화지방산이 65.73%의 함유 비율을 보였는데, 이 중 다불포화지방산인 n-6계 linoleic acid$(C_{18:2})$와 n-3계 linolenic acid$(C_{18:3})$가 지질 구성 총 지방산의 대부분을 차지하는 함유 비율을 나타내었다.했다. 하강하는 약 4일간의 기상변화가 자발성 기흉 발생에 영향을 미친다고 추론할 수 있었다. 향후 본 연구에서 추론된 기상변화와 기흉 발생과의 인과관계를 확인하고 좀 더 구체화하기 위한 연구가 필요할 것이다.게 이루어질 수 있을 것으로 기대된다.는 초과수익률이 상승하지만, 이후로는 감소하므로, 반전거래전략을 활용하는 경우 주식투자기간은 24개월이하의 중단기가 적합함을 발견하였다. 이상의 행태적 측면과 투자성과측면의 실증결과를 통하여 한국주식시장에 있어서 시장수익률을 평균적으로 초과할 수 있는 거래전략은 존재하므로 이러한 전

  • PDF