• Title/Summary/Keyword: 아날로그 디지털 변환

Search Result 343, Processing Time 0.027 seconds

Architecture Improvement of Analog-Digital Converter for High-Resolution Low-Power Sensor Systems (고해상도 저전력 센서 시스템을 위한 아날로그-디지털 변환기의 구조 개선)

  • Shin, Youngsan;Lee, Seongsoo
    • Journal of IKEEE
    • /
    • v.22 no.2
    • /
    • pp.514-517
    • /
    • 2018
  • In sensor systems, ADC (analog-to-digital converter) demands high resolution, low power consumption, and high signal bandwidth. Sigma-delta ADC achieves high resolution by high order structure and high over-sampling ratio, but it suffers from high power consumption and low signal bandwidth. SAR (successive-approximation-register) ADC achieves low power consumption, but there is a limitation to achieve high resolution due to process mismatch. This paper surveys architecture improvement of ADC to overcome these problems.

Proof-of-Concept Research on Pseudo-Random Noise Radar Using Sequential Sampling Method (순차적 샘플링 방식을 이용한 가상 잡음 레이더 개념 증명)

  • Kim, Jihoon
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.26 no.6
    • /
    • pp.546-554
    • /
    • 2015
  • Ultra-wideband(UWB) radar is widely used in many penetration radar applications, such as ground-penetrating radar and foliage-penetrating radar, because it has many advantages in detecting concealed objects. One type of UWB radar system is random noise radar, which many be robust to jamming environment. However conventional random noise radar requires high-speed analog-to-digital convertor(ADC) for matched filtering. In this thesis, a pseudo-random noise radar system that maintains anti-jamming characteristics but does not require high-speed ADC is researched. and The UWB system is implemented in a low frequency system, and its performance has been demonstrated by experiment, which proves the concept of the proposed pseudo-random noise radar system.

A RF Module for digital terrestrial and multi-standard reception (디지털 지상파 및 다중 표준 수신을 위한 RF 모듈 설계)

  • Go, Min-Ho;Park, Wook-Ki;Shin, Hyun-Sik;Park, Hyo-Dal
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.1 no.1
    • /
    • pp.8-19
    • /
    • 2006
  • The RF Module which can be adjusted for a digital terrestrial and multi standard(DVB-C, ISDB-T, DVB-H) reception is developed. The Module by single conversion does divide a broadband(45MHz~860MHz) broadcasting channels into three-bands(UHF, VHF_HIGH, VHF_LOW) to satisfy some electrical performances such as image signal rejection, phase noise, IF flatness etc and digital reception specifications such as analog and digital adjacent channel protection, co-channel protection which is important in environment with co-existence both analog and digital broadcasting systems.

  • PDF

A RF Module for Digital Terrestrial and Multi-standard Reception (디지털 지상파 및 다중 표준 수신을 위한 RF 모듈 설계)

  • Go Min-Ho;Park Wook-Ki;Shin Hyun-Sik;Park Hyo-Dal
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.31 no.3A
    • /
    • pp.345-355
    • /
    • 2006
  • The RF Module which can be adjusted for a digital terrestrial and multi standard(DVB-C, ISDB-T, DVB-H) reception is developed. The Module by single conversion does divide a broadband($45MHz{\sim}860MHz$) broadcasting channels into three-bands(UHF, VHF_HIGH, VHF_LOW) to satisfy some electrical performances such as image signal rejection, phase noise, IF flatness etc and digital reception specifications such as analog and digital adjacent channel protection, co-channel protection which is important in environment with co-existence both analog and digital broadcasting systems.

An Implementation of System for Acquisition of various Sensor Signals (센서 신호 수집 시스템 구현)

  • 신현경;조성호
    • Proceedings of the IEEK Conference
    • /
    • 2001.09a
    • /
    • pp.849-852
    • /
    • 2001
  • 본 눈문에서는 뒤틀림, 응력, 압력[1], 토크, 가속도 등의 물리적인 동적 현상을 측정하여 수집된 데이터를 처리하기 위한 신호처리(Signal Processins) 기능이 결합되어 넓은 용도로 활용할 수 있는 센서 신호 수집 시스템을 구현하였다. 구현된 시스템은 data acquisition board 의 하드웨어와 소프트웨어로 나누어 볼 수 있다. 하드웨어의 구성은 아날로그부, 디지털부, 그리고 시스템 인터페이스 처리부로 되어 있다. 아날로그부에서는 센서신호를 받아서, PGA (Programmable Gain Amplifier)[2]와 Op-Amp를 사용하여 signal conditioning 처리하여 8차 Lowpass Filter 로 보낸다. Filtering 된 신호는 ADC (Analog to Digital Converter) 가 내장되어 있는 PIC(3) microcontroller로 보내져 AD변환과 디지털 신호 처리를 한다. 처리된 신호는 RS232 인터페이스를 통해 호스트 컴퓨터로 보내 사용자가 분석할 수 있도록 한다. 또한 LCD display 실시간으로 확인, 분석할 수 있으며 동시에analog output에서 센서신호의 특징을 분석 할 수 있도록 한다.

  • PDF

Trends and Technical Analysis of IP-Surveillance System (영상보안 시스템의 동향 및 기술 분석)

  • Kim, Pyeong-Kang;Park, Seok-Cheon;Kim, Hyeong-Hun
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2013.11a
    • /
    • pp.1554-1557
    • /
    • 2013
  • 기존 아날로그 방식의 CCTV는 화질이 좋지 않고, 장시간 사용할 경우 화질이 나빠지는 문제가 발생한다. 이와 같은 문제를 해결하기 위해 아날로그 신호출력을 디지털 방식으로 변환하는 DVR과 IP 네트워크로부터 디지털 신호를 받아 처리하는 NVR이 등장하게 되었다. 이와 같은 영상 보안 이슈가 등장함에도 불구하고 보안 산업 보수성과 새로운 기술을 받아들이는데 있어서의 제약사항 등의 이유로 IP-Suveillance에 대한 이해가 부족한 실정이다. 따라서 본 논문에서는 영상보안 시스템의 동향과 분석을 위해 DVR과 NVR을 투자측면, 비용측면, 유지측면에서 비교 분석하였다.

A Study on the Design of a Beta Ray Sensor Reducing Digital Switching Noise (디지털 스위칭 노이즈를 감소시킨 베타선 센서 설계)

  • Kim, Young-Hee;Jin, Hong-Zhou;Cha, Jin-Sol;Hwang, Chang-Yoon;Lee, Dong-Hyeon;Salman, R.M.;Park, Kyung-Hwan;Kim, Jong-Bum;Ha, Pan-Bong
    • The Journal of Korea Institute of Information, Electronics, and Communication Technology
    • /
    • v.13 no.5
    • /
    • pp.403-411
    • /
    • 2020
  • Since the analog circuit of the beta ray sensor circuit for the true random number generator and the power and ground line used in the comparator circuit are shared with each other, the power generated by the digital switching of the comparator circuit and the voltage drop at the ground line was the cause of the decreasein the output signal voltage drop at the analog circuit including CSA (Charge Sensitive Amplifier). Therefore, in this paper, the output signal voltage of the analog circuit including the CSAcircuit is reduced by separating the power and ground line used in the comparator circuit, which is the source of digital switching noise, from the power and ground line of the analog circuit. In addition, in the voltage-to-voltage converter circuit that converts VREF (=1.195V) voltage to VREF_VCOM and VREF_VTHR voltage, there was a problem that the VREF_VCOM and VREF_VTHR voltages decrease because the driving current flowing through each current mirror varies due to channel length modulation effect at a high voltage VDD of 5.5V when the drain voltage of the PMOS current mirror is different when driving the IREF through the PMOS current mirror. Therefore, in this paper, since the PMOS diode is added to the PMOS current mirror of the voltage-to-voltage converter circuit, the voltages of VREF_VCOM and VREF_VTHR do not go down at a high voltage of 5.5V.

The Rotor Position Sensing Method of BLAC Motor using a Magnetic and Digital Signal Processing Chip (자석과 디지털 신호처리 칩을 이용한 BLAC모터의 회전자 위치검출 방법)

  • Shin, Yun-Su;Oh, Tae-Seok;Kim, Il-Hwan
    • Proceedings of the KIEE Conference
    • /
    • 2008.10b
    • /
    • pp.439-440
    • /
    • 2008
  • 모터의 정밀한 제어를 위해서 홀센서와 모터의 회전자 위치를 검출해내는 엔코더의 사용이 필수적이라 할 수 있다. 본 논문에서는 BLAC모터의 회전자 위치검출 방법으로 자석과 디지털 신호처리 칩을 이용하여 엔코더와 홀센선의 기능을 구현하였다. 이러한 방법의 장점은 기구적인 구조가 단순하여 저가로 구현할 수 있다는 것이다. 단순 2극 자석이 칩의 중심점을 축으로 회전하면 칩 중심 부위의 통합적 홀소자가 칩 표면 자기장을 전압으로 변환한다. 이 신호를 받아 DSP의 아날로그/디지털 변환 기능을 이용하여 절대각도 위치 정보를 검출해내어 기존의 엔코더 성능을 대치하는 연구과정을 본 논문에서 보였다.

  • PDF

Making PWM Attitude Controller for Satellite (인공위성의 PWM 자세제어기 설계)

  • Lee, Ho-Jae;Hong, Chan-Young;Park, Jin-Bae;Jeong, Keun-Ho;Joo, Young-Hoon
    • Proceedings of the KIEE Conference
    • /
    • 2003.07d
    • /
    • pp.2008-2010
    • /
    • 2003
  • 본 논문은 디지털 재설계 기법을 이용한 PWM 제어기 설계 기법을 제안한다. 디지털 재설계 기법은 잘설계된 아날로그 제어기의 성능을 보장하도록 변환하는 기법이다. 재설계된 디지털 제어기는 등가 영역의 법칙을 사용하여 PWM 제어기로 변환한다. 제안된 기법의 효용성을 검증하기 위하여 인공위성의 자세제어 시스템의 모의실험의 예를 보인다.

  • PDF

Investigation of miximum permitted error limits for second order sigma-delta modulator with 14-bit resolution (14 비트 분해능을 갖는 2차 Sigma-Delta 변조기 설계를 위한 구성요소의 최대에러 허용 범위 조사)

  • Cho, Byung-Woog;Choi, Pyung;Sohn, Byung-Ki
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.23 no.5
    • /
    • pp.1310-1318
    • /
    • 1998
  • Sigma-delta converter is frequently used for conyerting low-frequency anglog to digital signal. The converter consists of a modulator and a digital filer, but our work is concentrated on the modulator. In this works, to design second-order sigma-dalta modulator with 14bit resolution, we define maximumerror limits of each components (operational smplifier, integrator, internal ADC, and DAC) of modulator. It is first performed modeling of an ideal second-order sigma-delta modulator. This is then modified by adding the non-ideal factors such as limit of op-amp output swing, the finit DC gain of op-amp slew rate, the integrator gian error by the capacitor mismatch, the ADC error by the cmparator offset and the mismatch of resistor string, and the non-linear of DAC. From this modeling, as it is determined the specification of each devices requeired in design and the fabrication error limits, we can see the final performance of modulator.

  • PDF