• Title/Summary/Keyword: 소신호 모델링

Search Result 67, Processing Time 0.023 seconds

Small signal Analysis and Controller Design of Interleaved Voltage Balancer with Coupled Inductor (커플드 인덕터 인터리브드 전압 밸런서의 소신호 분석 및 제어기 설계)

  • Byun, Hyung-Jun;Park, Jung-Min;Park, Tae-Hwa;Kim, Bum-Jun;Won, Chung-Yuen
    • Proceedings of the KIPE Conference
    • /
    • 2019.11a
    • /
    • pp.112-113
    • /
    • 2019
  • 본 논문은 양극성 저압 직류배전망 구성을 위한 커플드 인덕터를 활용한 인터리브드 전압 밸런서의 소신호 분석 및 제어기 설계를 제안한다. 커플드 인덕터를 활용한 인터리브드 구조의 전압 밸런서는 출력 캐패시턴스 및 전체 인덕턴스를 줄일 수 있는 이점 있으나, 결합계수 및 인터리브드 입력으로 인한 회로 분석의 어려움이 존재한다. 본 논문은 이를 해결하기 위해 커플드 인덕터 등가회로를 통한 인덕턴스 결합 분석 및 제어 입력의 평균 계산법을 적용하여 소신호 모델링을 진행하고 제어기를 설계하였으며 이를 PSIM 시뮬레이션을 통해 검증하였다.

  • PDF

Analysis and Design of Voltage Regulator on Stacked Voltage Domain (직렬 연결 부하의 전압 제어를 위한 소신호 분석 및 제어기 설계)

  • Jeon, Yong Jin;Noh, Gwangyol;Ha, Jung-Ik
    • Proceedings of the KIPE Conference
    • /
    • 2019.07a
    • /
    • pp.281-282
    • /
    • 2019
  • 본 논문에서는 직렬 연결 구조의 밸런싱 회로에 대한 정상상태 분석과 소신호 분석 및 제어기 설계를 진행하였다. 부하의 직렬 연결 구조는 전체 시스템의 도통손실을 감소시켜 효율을 극대화 할 수 있기 때문에 최근에 많이 연구되고 있다. 해당 구조는 직렬 연결된 부하들의 불균형을 맞춰주는 밸런싱 회로가 필수적인데, 이 회로의 특성 및 제어기가 전체 시스템의 동작 특성을 결정한다. 본 논문에서 진행한 밸런싱 회로의 소신호 분석을 바탕으로 직렬 연결된 2개의 부하와 밸런싱 회로의 전류 모드 전압 제어기를 설계 하였다. MATLAB과 PLECS 시뮬레이션 결과, 두 모델링의 결과가 0.13 % 이하의 오차를 가지는 것을 확인 하였으며, 이를 통해 해당 분석이 타당함을 검증하였다.

  • PDF

Stability Analysis using Small-Signal Modeling for Design of Voltage Controller in Battery Simulator based on Z-source Network (Z-소스 네트워크 기반의 배터리 시뮬레이터의 전압 제어기 설계를 위한 소신호 모델링을 이용한 안정도 분석)

  • Jo, Jin-Ho;Choi, Seong-Chon;Kim, Bum-Jun;Won, Chung-Yuen
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.379-380
    • /
    • 2016
  • 본 논문에서는 Z-소스 네트워크 기반의 배터리 시뮬레이터의 전압 제어기 설계를 위한 소신호 모델링을 수행하고 보드선도를 이용한 안정도 분석을 통한 전압 제어기 설계 방법을 제안하였다. 이를 통하여 인덕턴스와 커패시턴스에 따라 변하게 되는 시스템의 주파수 응답 특성을 고려하여 Z-소스 네트워크 기반의 배터리 시뮬레이터가 안정적으로 동작하도록 하는 전압 제어기의 제어 이득값을 선정하였다. 제안한 방법은 MATLAB을 이용한 안정도 분석을 통하여 검증되었다.

  • PDF

Buck Converter Small Signal Modeling Analysis and Verification (벅 컨버터 소신호 모델링 분석 및 검증)

  • Jang, Hyun-woong;Lee, Hanvit;Jeong, Soyoung;Jo, Soungeun;Cho, Younghoon
    • Proceedings of the KIPE Conference
    • /
    • 2018.07a
    • /
    • pp.334-335
    • /
    • 2018
  • 본 논문에서는 스위칭 소자의 저항을 고려한 벅 컨버터의 소신호 모델링을 통해 회로를 등가화하고, 등가 모델의 동특성을 분석하였다. 또한 분석한 결과를 토대로 3P2Z(3Pole 2Zero) 제어기를 기반으로 한 전압 보상 제어기를 구현하였다. MATLAB을 이용하여 등가 모델을 바탕으로 설계한 제어기의 안정도를 판별 및 분석하였고, 최종적으로 PSIM을 사용한 시뮬레이션을 통해 분석한 결과가 타당함을 검증하였다.

  • PDF

Charger/discharger Small Signal Modeling Including Boost Converter Input Impedance (부스트 컨버터 입력임피던스를 포함한 충방전기 소신호 모델링)

  • Kim, Chan-In;Moon, Sol;Kim, Do-Hyun;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.339-340
    • /
    • 2012
  • 화석연료의 고갈과 환경문제 때문에 신재생에너지원의 이용은 중요한 문제로 대두되고 있다. 또한 신재생에너지원의 안정적인 공급을 위해서는 에너지 저장장치를 사용해야만 한다. 이러한 이유 때문에 에너지 저장장치를 이용하기 위한 회로에 승압을 위한 컨버터를 병렬로 연결하였을 때 충방전기의 제어기 설계시 승압을 위한 컨버터의 영향을 고려해야만 한다. 본 논문은 에너지 저장장치를 포함한 전력조절장치에서 충방전기에서 나타나는 부스트 컨버터의 입력임피던스를 계산하여 충방전기 설계시 어떠한 영향을 미치는지 소신호 모델링을 통하여 알아보고자 하였다. 충방전기와 부스트 컨버터가 연결이 되어 있을 경우 충방전기 설계시 부스트 컨버터의 소자나 제어에 따라 충방전기의 전달함수에 영향을 주는데 이를 부스트 컨버터의 입력임피던스의 계산을 통하여 어떠한 영향을 주는지 수식적으로 분석하고 이를 MATLAB과 PSIM을 통하여 증명하였다.

  • PDF

Modeling and Design of Average Current Mode Control (평균전류모드제어를 이용하는 컨버터의 모델링 및 설계)

  • Jung Young-Seok
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.10 no.4
    • /
    • pp.347-355
    • /
    • 2005
  • In this paper, a new continuous~time small signal model of an average current mode control is proposed. Sampling effect Is considered to obtain the proposed small signal model. By the proposed model, the high frequency response characteristics of current loop gain might be predicted accurately compared to previous models. And this leads the prediction of inductor current response of the proposed model to be accurate compared to others. In order to show the usefulness of the proposed model, prediction results of the proposed model are compared to those of the circuit level simulator, PSIM and experiment.

Extraction of Extrinsic Circuit Parameters of HEMT by Minimizing Residual Errors (잔차 오차 최소에 의한 HEMT의 외인성 파라미터 추출)

  • Jeon, Man-Young
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.9 no.8
    • /
    • pp.853-859
    • /
    • 2014
  • This study presents a technique for extracting all the extrinsic parameters of HEMTs by minimizing the residual errors between a pinch-off cold-FET's gate and drain pad de-embedded Z-parameters and its modeled Z-parameters calculated by the cold-FET's remaining parameters. The presented technique allows us to successfully extract the remaining extrinsic parameter values as well as the gate and drain pad capacitance value without the additional fabrications of the gate and drain dummy pad.

Dynamic Analysis and Control Loop Design of ZVS-FB PWM DC/DC Converter (ZVS-FB PWM DC/DC 변환기의 동특성 해석 및 제어기 설계)

  • 이득기;윤길문;차영길;김흥근
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.3 no.3
    • /
    • pp.231-239
    • /
    • 1998
  • This paper presents the dynamic analysis and control loop design of a zero voltage switching full bridge (ZVS-FB) PWM DC/DC converter. The small-signal model is derived incorporating the effects of phase shift control and the utilization of transformer leakage inductance and power FET junction capacitance to achieve zero voltage resonant switching. These effects are modeled by introducing additional feedforward and feedback terms for duty cycle modulation. Based on the results of the small-signal analysis, the control loop is designed using a simple two-pole one-zero compensation circuit. To show the validity of the design procedures, the small signal analysis of the closed loop system is carried out and the potential of the zero voltage switching and the superiority of the dynamic characteristics are verified through the experiment with a 2 kW prototype converter.

  • PDF

Cold FET modeling and examination of validness of parasitic resistances (수동 FET 모델링과 기생저항값의 유효성 검증)

  • Kim, Byung-Sung
    • Journal of the Korean Institute of Telematics and Electronics D
    • /
    • v.36D no.2
    • /
    • pp.1-10
    • /
    • 1999
  • Direct extraction of FET's small signal model parameters needs predetermined parasitic elements usually obtained under forward cold FET conditionl This paper derives analytic intrinsic model for cold FET's and shows that normal cold FET condition can replace forward cold FET condition for extracting parasitic elements. Then, we track the error of hot FET's small signal model bounded by the cold FET condition and examine the validness of cold parasitic resistances by checking the existence of the error minimum.

  • PDF

Alternative Derivation of Continuous-Time Model for Current-Mode Control (전류모드제어를 위한 연속시간모델의 새로운 유도 방법)

  • 정동열;홍성수;최병조;안현식;사공석진
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.8 no.2
    • /
    • pp.137-142
    • /
    • 2003
  • Two existing continuous-time models for the current-mode control have presented noticeable differences in their small-signal predictions. As an attempt to clarify the origin of these disparities, this paper presents an alternative way of deriving a continuous-time model for the current-model control. The results of this paper would provide insights to comprehend the dissimilarity in the modeling method and final results of the earlier models of current-mode control models.