• Title/Summary/Keyword: 반도체공정

Search Result 1,926, Processing Time 0.032 seconds

A study on the explosion proof by the electric discharge on voltage application type (전압인가식 제전기의 방폭화에 관한 연구)

  • Lee Chun Ha;Kim Jum Ho;Park Min Young
    • Journal of the Korean Institute of Gas
    • /
    • v.8 no.4 s.25
    • /
    • pp.62-69
    • /
    • 2004
  • It is necessary to eliminate the electric static for the prevention of disasters by electric static discharge, the improvement of production efficiency, the protection of a sensitive electronic devices in the variable manufacturing processes. Then it is handled for elimination of electric static in the painting plant, the film manufacturing plant, the producing semi-conductor factory. This study described on the ideal condition of electric static elimination efficiency by changing of the length of voltage input type eliminator's bar, the length of copper pipe and the gap of electrode and the existence of explosion by inflammable gas with that conditions. As the result, the electric static elimination efficiency has the most ideal value at the 8-11(mm) gap of the earth electrode and needle type electrode each elimination bar and there is not explode at the explosive experiment of inflammable gas with the ideal elimination bar. We can consider that there are some data which are needed for elimination efficiency and it will be able to protect the occurrence of explosion accident inflammable nas in the industrial fields.

  • PDF

Dry Etching of Polysilicon by the RF Power and HBr Gas Changing in ICP Poly Etcher (ICP Poly Etcher를 이용한 RF Power와 HBr Gas의 변화에 따른 Polysilicon의 건식식각)

  • Nam, S.H.;Hyun, J.S.;Boo, J.H.
    • Journal of the Korean Vacuum Society
    • /
    • v.15 no.6
    • /
    • pp.630-636
    • /
    • 2006
  • Scale down of semiconductor gate pattern will make progress centrally line width into transistor according to the high integration and high density of flash memory semiconductor. Recently, the many researchers are in the process of developing research for using the ONO(oxide-nitride-oxide) technology for the gate pattern give body to line breadth of less 100 nm. Therefore, etch rate and etch profile of the line width detail of less 100 nm affect important factor in a semiconductor process. In case of increasing of the platen power up to 50 W at the ICP etcher, etch rate and PR selectivity showed good result when the platen power of ICP etcher has 100 W. Also, in case of changing of HBr gas flux at the platen power of 100 W, etch rate was decreasing and PR selectivity is increasing. We founded terms that have etch rate 320 nm/min, PR selectivity 3.5:1 and etch slope have vertical in the case of giving the platen power 100 W and HBr gas 35 sccm at the ICP etcher. Also notch was not formed.

사파이어 기판위에 성장된 GaN의 Bow 특성 연구

  • Seo, Yong-Gon;Sin, Seon-Hye;Kim, Du-Su;Yun, Hyeong-Do;Hwang, Seong-Min
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.222-222
    • /
    • 2013
  • GaN 기반 반도체는 넓은 bandgap을 가지고 있어 가시광부터 자외선까지 다양한 광전소자에 유용하게 사용된다. 광전소자중 발광다이오드의 경우 대부분 사파이어 기판위에 성장된다. 하지만 사파이어와 GaN의 격자 불일치 및 열팽창 계수의 차이로 인해 고품질의 GaN를 성장하기가 어렵다. 특히 열팽창 계수의 차이는 GaN 성장 공정이 고온에서 이루어지기 때문에 성장후 상온으로 온도가 떨어질 때 웨이퍼의 bowing을 발생시키고 동시에 dislocation이나 crack과 같은 결함이 생성되 GaN 성장막의 품질을 떨어트린다. 웨이퍼의 크기가 커지면 커질수록 웨이퍼 bowing은 커져 이에 대한 연구는 중요하다. 본 논문에서 2인치 사파이어 기판위에 성장된 GaN의 bow특성을 알아보기 위해 먼저 simulation을 하였고 실제로 성장된 GaN 웨이퍼와 비교를 하였다. c-plane 사파이어 기판위에 성장된 c-plane GaN의 bow특성을 알아보기 위해 성장 온도 $1,100^{\circ}C$에서 GaN두께를 1 ${\mu}m$에서 10 ${\mu}m$까지 1 ${\mu}m$씩 변화시켜 가며 simulation을 하였다. GaN두께가 1 ${\mu}m$일때는 bow가 11 ${\mu}m$, 6 ${\mu}m$ 일때는 54.7 ${\mu}m$, 10 ${\mu}m$ 일때는 108 ${\mu}m$를 얻어 GaN두께가 1 ${\mu}m$씩 증가할 때 마다 bow가 약 10 ${\mu}m$씩 증가하였다. 성장온도에 대한 영향을 알아보기 위해 $700^{\circ}C$에서 $1,200^{\circ}C$까지 $100^{\circ}C$씩 증가시켜며 bow특성 simulation을 하였다. 6 ${\mu}m$성장된 GaN의 경우 성장온도가 $100^{\circ}C$ 씩 증가할 때 bow는 약 6 ${\mu}m$ 증가하였다. 실제 성장된 c-plane GaN웨이퍼와 비교하기 위해 GaN을 각각 3 ${\mu}m$와 6 ${\mu}m$를 성장시켰고 high resolution x-ray diffraction장비를 사용하여 bow를 측정한 결과 각각 28 ${\mu}m$와 61 ${\mu}m$ 였고 simulation결과는 각각 33 ${\mu}m$와 65.5 ${\mu}m$를 얻어 비슷한 결과를 보였다. c-plane 사파이어 기판위에 성장된 c-plane GaN는 방향에 무관하게 동일한 bow 특성을 가지는 반해 r-plane 사파이어 기판위에 성장된 a-plane GaN는 방향에 따라 다른 bow특성을 보인다. a-plane GaN 이방향성적인 bow 특성을 알아보기 위해 simulation을 하였다. $1,100^{\circ}C$에서 a-plane GaN을 성장할 때 두께가 1 ${\mu}m$ 증가할 때마다 bow가 c축 방향으로는 21.7 ${\mu}m$씩 증가하였고 m축 방향으로는 11.8 ${\mu}m$ 씩 증가하여 매우 큰 이방향성적인 bow 특성을 보였다. 실제 r-plane 사파이어 기판위에 성장된 a-plane GaN의 bow를 측정하였고 simulation 결과와 비교해 보았다.

  • PDF

Fabrication of FBAR (SMR) using Reflector (반사층을 이용한 FBAR(SMR)의 제조)

  • Lee, Jae-Bin;Kwak, Sang-Hyon;Kim, Hyeong-Joon;Park, Hee-Dae;Kim, Young-Sik
    • Korean Journal of Materials Research
    • /
    • v.9 no.12
    • /
    • pp.1263-1269
    • /
    • 1999
  • An FBAR(Solidly Mounted Resonator) was fabricated using reflector layers which prohibit the penetration of bulk acoustic wave into substrate. The SMR consisted of top and bottom electrodes(Al films), a piezoelectric layer (ZnO film), reflector layers(W/$Si_2$ films) and Si substrate. The electrodes were deposited by dc sputtering. The piezoelectric layer and the reflector layers were deposited by rf magnetron sputtering. The control of crystallinity, microstructures and electric properties of each layer was essential for attaining the optimum FBAR characteristics. Under the best deposition conditions for FBAR devices, the ZnO films had highly c-axis preferred orientation(${\sigma}=2.17^{\circ}$), resistivity of $10^4\;{\omega}cm$, and surface roughness of 10.6 ${\AA}$. On the other hand, the surface roughness of W and $Si_2$ films was 16 ${\AA}$ and 33 ${\AA}$, respectively, and the resistivity of Al film was $5.1{\times}10^{-6}\;{\Omega}cm$. The SMR devices were fabricated by the conventional semiconductor processes. In the resonance conditions of the SMR, the series resonance frequency (fs) and the parallel resonance frequency(fp) were 1.244 GHz and 1.251 GHz, respectively and the quality factor(Q) was 1200.

  • PDF

자화된 $SF_6$ 유도결합형 플라즈마를 이용한 SiC 식각 특성에 관한 연구

  • 이효영;김동우;박병재;염근영
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2003.05a
    • /
    • pp.14-14
    • /
    • 2003
  • Silicon carbide (SiC)는 높은 power 영역과 높은 온도영역에서도 작동 가능한 우수한 반도체 물질이다. 또한 우수한 열적 화학적, 안정성을 가지고 있어 가흑한 조건에서의 소자로써도 사용 가능하다. 현재 SiC 적용분야로는 우수한 전기적, 기계적 성질을 이용한 미세소자(MEMS)와 GaN 와 거의 유사한 격자상수를 가지는 것을 이용한 GaN epitaxial 성장의 기판으로도 사용되어진다. 그러나 SiC 는 기존의 습식식각 용매에 대해 화학적 안정성을 가지고 있기 때문에 전자소자의 제작에 있어서 플라즈마를 이용한 건식식각의 중요성이 대두되어지고 있다. 소자제작에 있어 이러한 건식식각시 식각 단면의 제어, 이온에 의한 낮은 손상 정도, 매끄러운 식각 표면, 그리고 고속의 식각 속도둥이 요구되어진다. 본 실험에서는 식각 속도의 증가와 수직한 식각 단면둥을 획득하기 위하여 SF6 플라즈마에서 Source power, dc bias voltage, 그리고 외부에서 인가되는 자속의 세기를 변화시쳐가며 식각 속도, 식각 마스크와의 식각 션택비, 식각 단면둥과 같은 SiC 의 식각 특성을 관찰하였다. 식각 후 식각 단면은 주사전자 현미경(SEM)을 통해 관찰하였다. 본 실험에서의 가장 높은 식각 속도는 분당 1850n 로써 이때의 공정조건은 1400W 의 inductive power, -600V 의 dc bias voltage, 20G 의 외부자속 세기이었다. 또한, 높은 inductive power 조건과 낮은 dc bias voltage 조건에서 Cu는 $SF_6$ 플라즈마 내에서 식각부산물의 증착으로 인해 SiC 와 무한대의 식각선택비를 보였다. 이러한 Cu 마스크를 사용한 SiC 의 식각에서는 식각 후 수직한 식각 단변을 관찰할 수 있었다. 것올 알 수 있다. 따라서, 기존의 pve 보다 세라믹 기판의 경우가 수분 흡수율이 높아 더 오랫동안 전류를 흐르게 하여 방식성이 개선된 것으로 판단된다.을 통해 경도가 증가한 시편의 경우 석출상의 크기가 5nm 이하로 매우 작고 대체로 기지와 연속적인 계면을 형성하나, 열처리가 진행될수록 석 출상의 크기가 커지고 임계크기 이상에 이르면 연속적인 계면은 거의 발견되지 않고, 대부 분 불연속적이고 확연한 계면을 형성함을 관찰 할 수 있었다. 알루미나(${\alpha}-Al_2O_3$) 기판 위에 증착한 $(Ti_{1-x}AI_{x})N$ 피막은 마찬가지로 (200) 우선 방위를 나타내었으나, 그 입자의 크기가 수십 nm로 고속도강위에 증착한 피막에 비해 상당히 크게 형성되었다. 또한 열처리 후에 AIN의 석출이 진행됨에도 불구하고 경도 증가는 나타나지 않고, 열처리가 진행됨에 따라 경도가 감소하는 양상만을 나타내었다. 결국 $(Ti_{1-x}AI_{x})N$ 피막이 열처리 전후에 보아는 기계적 특성의 변화 양상은 열역학적으로 안정한 Wurzite-AlN의 석출에 따른 것으로 AlN 석출상의 크기에 의존하며, 또한 이러한 영향은 $(Ti_{1-x}AI_{x})N$ 피막에 존재하는 AI의 함량이 높고, 초기에 증착된 막의 업자 크기가 작을 수록 클 것으로 여겨진다. 그리고 환경의 의미의 차이에 따라 경관의 미학적 평가가 달라진 것으로 나타났다.corner$적 의도에 의한 경관구성의 일면을 확인할수 있지만 엄밀히 생각하여 보면 이러한 예의 경우도 최락의 총체적인 외형은 마찬가지로 $\ulcorner$순응$\lrcorner$의 범위를 벗어나지 않는다. 그렇기 때문에

  • PDF

Optical and Electrical Characteristics of Fluorocarbon Films Deposited in a High-Density C4F8 Plasma (고밀도 C4F8 플라즈마에서 증착된 불화탄소막의 광학적 및 전기적 특성)

  • Kwon, Hyeokkyu;You, Sanghyun;Kim, Jun-Hyun;Kim, Chang-Koo
    • Korean Chemical Engineering Research
    • /
    • v.59 no.2
    • /
    • pp.254-259
    • /
    • 2021
  • Optical and electrical characteristics of the fluorocarbon films deposited in a high-density C4F8 plasma under various source powers and pressures were investigated. The F/C ratio of the fluorocarbon film deposited in a high-density C4F8 plasma increased with increasing source power and decreasing pressure due to two-step deposition mechanism. The change in the F/C ratio of the film directly affected the optical and electrical characteristics of the fluorocarbon films deposited in a high-density C4F8 plasma. The refractive index of the fluorocarbon film increased with decreasing source power and increasing pressure contrary to the dependence of the film's F/C ratio on the source power and pressure. This was because the increase in the F/C ratio suppressed electronic polarization and weakened the network structures of the film. The resistivity of the fluorocarbon film showed the same behavior as its F/C ratio. In other words, the resistivity increased with increasing source power and decreasing pressure, resulting from stronger repellence of electrons at higher F/C ratios. This work offers the feasibility of the use of the fluorocarbon films deposited in a high-density C4F8 plasma as an alternative to low dielectric constant materials because the optical and electrical properties of the fluorocarbon film can be directly controlled by its F/C ratio.

Development of Polymer Elastic Bump Formation Process and Bump Deformation Behavior Analysis for Flexible Semiconductor Package Assembly (유연 반도체 패키지 접속을 위한 폴리머 탄성범프 범핑 공정 개발 및 범프 변형 거동 분석)

  • Lee, Jae Hak;Song, Jun-Yeob;Kim, Seung Man;Kim, Yong Jin;Park, Ah-Young
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.26 no.2
    • /
    • pp.31-43
    • /
    • 2019
  • In this study, polymer elastic bumps were fabricated for the flexible electronic package flip chip bonding and the viscoelastic and viscoplastic behavior of the polymer elastic bumps according to the temperature and load were analyzed using FEM and experiments. The polymer elastic bump is easy to deform by the bonding load, and it is confirmed that the bump height flatness problem is easily compensated and the stress concentration on thin chip is reduced remarkably. We also develop a spiral cap type and spoke cap type polymer elastic bump of $200{\mu}m$ diameter to complement Au metal cap crack phenomenon caused by excessive deformation of polymer elastic bump. The proposed polymer elastic bumps could reduce stress of metal wiring during bump deformation compared to metal cap bump, which is completely covered with metal wiring because the metal wiring on these bumps is partially patterned and easily deformable pattern. The spoke cap bump shows the lowest stress concentration in the metal wiring while maintaining the low contact resistance because the contact area between bump and pad was wider than that of the spiral cap bump.

Molten-Salt-Assisted Chemical Vapor Deposition for Growth of Atomically Thin High-Quality MoS2 Monolayer (용융염 기반의 화학기상증착법을 이용한 원자층 두께의 고품질 MoS2 합성)

  • Ko, Jae Kwon;Yuk, Yeon Ji;Lim, Si Heon;Ju, Hyeon-Gyu;Kim, Hyun Ho
    • Journal of Adhesion and Interface
    • /
    • v.22 no.2
    • /
    • pp.57-62
    • /
    • 2021
  • Recently, the atomically thin two-dimensional transition-metal dichalcogenides (TMDs) have received considerable attention for the application to next-generation semiconducting devices, owing to their remarkable properties including high carrier mobility. However, while a technique for growing graphene is well matured enough to achieve a wafer-scale single crystalline monolayer film, the large-area growth of high quality TMD monolayer is still a challenging issue for industrial application. In order to enlarge the size of single crystalline MoS2 monolayer, here, we systematically investigated the effect of process parameters in molten-salt-assisted chemical vapor deposition method. As a result, with optimized process parameters, we found that single crystalline monolayer MoS2 can be grown as large as 420 ㎛.

Low-voltage Pentacene Field-Effect Transistors Based on P(S-r-BCB-r-MMA) Gate Dielectrics (P(S-r-BCB-r-MMA) 게이트 절연체를 이용한 저전압 구동용 펜타센 유기박막트랜지스터)

  • Koo, Song Hee;Russell, Thomas P.;Hawker, Craig J.;Ryu, Du Yeol;Lee, Hwa Sung;Cho, Jeong Ho
    • Applied Chemistry for Engineering
    • /
    • v.22 no.5
    • /
    • pp.551-554
    • /
    • 2011
  • One of the key issues in the research of organic field-effect transistors (OFETs) is the low-voltage operation. To address this issue, we synthesized poly(styrene-r-benzocyclobutene-r-methyl methacrylate) (P(S-r-BCB-r-MMA)) as a thermally cross-linkable gate dielectrics. The P(S-r-BCB-r-MMA) showed high quality dielectric properties due to the negligible volume change during the cross-linking. The pentacene FETs based on the 34 nm-thick P(S-r-BCB-r-MMA) gate dielectrics operate below 5 V. The P(S-r-BCB-r-MMA) gate dielectrics yielded high device performance, i.e. a field-effect mobility of $0.25cm^2/Vs$, a threshold voltage of -2 V, an sub-threshold slope of 400 mV/decade, and an on/off current ratio of ${\sim}10^5$. The thermally cross-linkable P(S-r-BCB-r-MMA) will provide an attractive candidate for solution-processable gate dielectrics for low-voltage OFETs.

Metal-organic Chemical Vapor Deposition of Uniform Transition Metal Dichalcogenides Single Layers and Heterostructures (유기금속화학기상증착법을 이용한 전이금속 칼코게나이드 단일층 및 이종구조 성장)

  • Jang, Suhee;Shin, Jae Hyeok;Park, Won Il
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.27 no.4
    • /
    • pp.119-125
    • /
    • 2020
  • Transition metal dichalcogenides (TMDCs), two-dimensional atomic layered materials with direct bandgap in the range of 1.1-2.1 eV, have attracted a lot of research interest due to their high response to light and capability to build new types of artificial heterostructures. However, the large-area synthesis of high-quality and uniform TMDC films with vertical-stacked heterostructure still remains challenge. In this study, we have developed a metal-organic chemical vapor deposition (MOCVD) system for TMDCs and conducted a systematic study on the growth of single-layer TMDCs and their heterostructures. In particular, using a bubbler-type organometallic compound sources, the concentration and flow rate of each source can be precisely controlled to obtain uniformly single-layered MoS2 and WS2 films over the centimeter scale. In addition, the MoS2/WS2 vertical heterostructure was achieved by growing WS2 film directly on the MoS2 film, as confirmed by electron microscopy, UV-visible spectrophotometer, Raman spectroscopy, and photoluminescence spectroscopy.