• Title/Summary/Keyword: 링 발진기

검색결과 89건 처리시간 0.031초

CE-CPSK 변조된 디지털 지연동기루프의 설계 및 성능 분석 (Design and performance of a CE-CPSK modulated digital delay locked tracking loop)

  • 김성철;송인근
    • 한국정보통신학회논문지
    • /
    • 제4권2호
    • /
    • pp.417-426
    • /
    • 2000
  • 본 논문에서는 송신기의 전력효율을 고려하여 C급 전력증폭기를 사용함에 있어서 기존의 대역제한된 BPSK 변조의 경우 증폭기의 비선형성으로 인해 출력 스펙트럼의 측대파가 증폭기를 통과하기 전보다 증가되는 현상이 발생하는데 이를 줄여주기 위해 일정 진폭특성을 갖는 CE-CPSK변조 직접대역확산 송수신기를 제안하였다. 직접대역확산 수신기의 동기 추적루프의 성능을 분석하기 위해 두경로 레일리 페이딩 채널로 모델링하였다. 동기추적 장치는 아날로그 지연동기루프의 단점인 조, 만 간의 이득 불균형을 개선한 디지털 지연동기루프로 구현하였다. 동기 추적 과정인 디지털 지연동기 루프의 성능은 칩당 샘플링의 수가 증가할수록 신호 대잡음비가 증가할수록 전압 제어 발진기의 최대주파수 편차가 작을수록 좋아짐을 볼 수 있다.

  • PDF

MOSFET의 1/f noise에 의한 CMOS Ring Oscillator의 Jitter 분석 (Jitter Analysis of CMOS Ring Oscillator Due to 1/f Noise of MOSFET)

  • 박세훈
    • 한국정보통신학회논문지
    • /
    • 제8권8호
    • /
    • pp.1713-1718
    • /
    • 2004
  • MOSFET의 1/f 잡음은 개별 Random Telegraph Signal(RTS)의 중첩에 의해 생성되는 것으로 알려져 있다. 본 연구는 CMOS 링발진기 노드에 병렬로 RTS 전류원을 연결하여 1/f 잡음에 의한 Jitter를 분석하였다. RTS의 진폭 변화에 따른 Jitter 및 Jitter Ratio의 변화를 조사하여 RTS 진폭과 Jitter 및 Jitter Ratio의 크기가 선형적으로 비례함을 밝혔고, 링발진기의 출력 FFT를 분석하여 Jitter의 원인이 높은 차수의 고주파 위상잡음에 있음을 밝혔다.

진상 위상 기법을 이용한 2단 링 구조 발진기 및 고속 나누기 2 회로의 고찰 (Two-Stage Ring Oscillator using Phase-Look-Ahead Mehtod and Its Application to High Speed Divider-by-Two Circuit)

  • 황종태;우성훈;황명운;류지원;조규형
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 G
    • /
    • pp.3181-3183
    • /
    • 1999
  • A CMOS two-stage oscillator applicable to requiring in- and quadrature-phase components such as RF and data retiming applications are presented using phase-look-ahead technique. This paper clearly describes the operation principle of the presented two-stage oscillator and the principle can be also applicable to the high speed high speed divide-by-two is usually used for prescaler of the frequency synthesizer. Also, the sucessful oscillation of the proposed oscillator using PLA is confirmed through the experiment. The test vehicle is designed using 0.8 ${\mu}m$ N-well CMOS process and it has a maximum 914MHz oscillation showing -75dBclHz phase noise at 100kHz offset with single 2V supply.

  • PDF

생체 이식형 장치를 위해 구현된 403.5MHz CMOS 링 발진기의 성능 분석 (Performance Analysis of 403.5MHz CMOS Ring Oscillator Implemented for Biomedical Implantable Device)

  • 펄도스 아리파;최광석
    • 디지털산업정보학회논문지
    • /
    • 제19권2호
    • /
    • pp.11-25
    • /
    • 2023
  • With the increasing advancement of VLSI technology, health care system is also developing to serve the humanity with better care. Therefore, biomedical implantable devices are one of the amazing important invention of scientist to collect data from the body cell for the diagnosis of diseases without any pain. This Biomedical implantable transceiver circuit has several important issues. Oscillator is one of them. For the design flexibility and complete transistor-based architecture ring oscillator is favorite to the oscillator circuit designer. This paper represents the design and analysis of the a 9-stage CMOS ring oscillator using cadence virtuoso tool in 180nm technology. It is also designed to generate the carrier signal of 403.5MHz frequency. Ring oscillator comprises of odd number of stages with a feedback circuit forming a closed loop. This circuit was designed with 9-stages of delay inverter and simulated for various parameters such as delay, phase noise or jitter and power consumption. The average power consumption for this oscillator is 9.32㎼ and average phase noise is only -86 dBc/Hz with the source voltage of 0.8827V.

스위칭 IC의 근접 자계 분포 예측 (Prediction of Near Magnetic Field Distribution of Switching ICs)

  • 김현호;송림;이승배;김병성
    • 한국전자파학회논문지
    • /
    • 제26권10호
    • /
    • pp.907-913
    • /
    • 2015
  • 본 논문은 회로 시뮬레이션과 전자기 시뮬레이션을 병행하여 디지털 스위칭 회로가 실장된 PCB 상의 근접 자계 분포를 예측하는 방법을 제시한다. 제안 방법은 스위칭 회로의 신호 및 전원 포트를 정현 전원으로 구동하여 규격화된 근접 자계 분포를 구하고, 이 결과를 실제 스위칭 회로에 의한 전류의 주파수 스펙트럼으로 가중하여 근접 자계를 예측한다. 예측 방법론을 검증하기 위해 링 발진기와 출력 버퍼로 구성된 스위칭 집적 회로를 제작하고, 칩-온-보드(Chip On Board, 칩-온-보드) 형태로 평가하였다. 자계 프로브를 이용하여 PCB상에서 표면 자계 분포를 측정하였으며, 시뮬레이션 결과와 비교하였다. 측정 결과와 시뮬레이션 계산 결과는 5차 하모닉 주파수까지 10 dB 이내로 일치함을 확인하였다.

다중속도의 광신호 추출 및 클락-데이터 복원회로 설계 (Design of A Clock-and-Data Recovery Circuit for Detection and Reconstruction of Broadband Multi-rate Optical Signals)

  • 김강욱
    • 센서학회지
    • /
    • 제12권4호
    • /
    • pp.191-197
    • /
    • 2003
  • 최근 인터넷 사용의 증가로 인한 데이터 전송이 급속히 증가하고 있고, 이러한 전송을 위해 광섬유가 주로 사용되고 있다. 장거리 통신을 통한 신호의 감쇄 및 왜곡을 보정하기 위하여 보통 광신호를 전기적인 신호로 변환하여 신호를 재생한다. 이러한 광신호는 포토 다이오드를 통하여 전기적인 신호로 바꾸어지는데, 광신호의 정확한 클락과 데이터를 추출하는 과정은 필수적이다. 본 연구에서는 광대역의 광신호 클락과 데이터의 복원에 쓰이는 클락-데이터 복원회로(CDR)를 1.8V $0.18\;{\mu}m$ CMOS공정을 이용하여 설계하였다. 이 CDR 회로는 위상고정 루프를 사용한 회로로서 개선된 위상비교기 및 전하 펌프를 사용하였다. 특히 설계된 CDR은 광대역 링 발진기를 사용함으로서 750 Mb/s에서 2.85 Gb/s의 다중속도를 가진 데이터의 클락과 데이터의 복원이 가능하다.

초소형 CMOS RF 전압제어발진기 IC 신제품 개발을 위한 신뢰성 평가 프로세스 개발

  • 박부희;고병각;김성진;김진우;장중순;김광섭;이혜영
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회/대한산업공학회 2005년도 춘계공동학술대회 발표논문
    • /
    • pp.914-921
    • /
    • 2005
  • 신제품으로 개발 중인 초소형 CMOS RF 전압 제어발진기(VCO) IC 에 대한 공인된 시험 규격은 현재 개발되어 있지 않다. 또한 제조업체들은 고유의 시험방법을 보유하고 있을 것이나 공개하지 않고 있는 실정이다. 한편 일부 해외 제조업체에서 국제 규격인 IEC 또는 JEDEC 을 기준으로 시험방법을 제시하고 있지만, 이러한 시험규격들은 개별 부품을 솔더링하는 하이브리드 공정을 이용하여 제작된 VCO 를 대상으로 한 것이다. 그러므로 CMOS 반도체 공정을 이용한 IC 형으로 개발 중인 VCO 를 평가하기에는 적합하지 않다. 이에 본 연구에서는 신개발 부품인 CMOS RF VCO IC 에 대한 신뢰성 시험 및 평가 기준을 수립하고, 신뢰성 확보를 위한 신제품 개발 단계에서의 신뢰성 평가 프로세스를 개발하고자 한다.

  • PDF

고출력 Fiber Laser Applications (Multi-kW Fiber Laser Applications)

  • 한유희
    • 대한용접접합학회:학술대회논문집
    • /
    • 대한용접접합학회 2005년도 춘계학술발표대회 개요집
    • /
    • pp.80-81
    • /
    • 2005
  • 그동안 고출력 레이저에는 CO2 Laser, LPSSL, DPSSL 등이 주로 사용되어 왔다. 최근에는 Fiber Laser가 좋은 빔특성을 가지면서 10kW이상의 고출력이 가능해 큰 주목을 받고 있다. 고출력 레이저는 매질의 냉각문제가 가장 큰 관건인데, Fiber Laser는 수백 ${\mu}m$의 지름을 가진 수십m 길이의 공진기 형태를 띠어 부피 대비 냉각면적이 가장 크다고 할 수 있다. EDFA 둥 광통신을 위해 개발되었던 다이오드 레이저들이 Fiber Laser쪽으로 전용되고, Side Cladding pumping 방법의 실용화, 다이오드레이저 펌핑 광과 광섬유사이의 커플링 방법이 개발되면서 고출력 Fiber Laser 개발이 급속히 이루어졌다. Fiber Laser는 시스템의 부피가 매우 작아질 뿐만 아니라 유지관리 비용이 거의 들어가지 않는다는 장점을 가진다. 현재 단일모드(single-mode) 로는 300W의 출력이 가능하고, 이들을 결합하여10kW 이상의 고출력 Fiber Laser 제품이 나오고 있다. 높은 효율의 레이저발진을 하면서 고출력의 좋은 빔특성을 가지기 때문에 기존의 고출력 레이저용접 및 절단 응용분야에 큰 관심을 불러일으키고 있다.

  • PDF

C-대역 위성 통신용 20 W급 주파수 상향 변환기의 소형화 (A Compact 20 W Block Up-Converter for C-Band Satellite Communication)

  • 장병준;문준호;장진만
    • 한국전자파학회논문지
    • /
    • 제21권4호
    • /
    • pp.352-361
    • /
    • 2010
  • 본 논문에서는 C-대역 위성 통신용 20 W급 주파수 상향 변환기(BUC: Block Up Converter)를 소형화하기 위한 설계 방안을 제안하고, 이에 따른 제작 및 측정 결과를 제시하였다. 개발된 주파수 상향 변환기는 모뎀의 신호를 입력받아 적절한 주파수 필터링과 신호 세기 조절 및 전력 증폭 기능을 수행하며, 중간 주파수 회로, 국부 발진기 및 주파수 혼합기, 구동 증폭기, 전력 증폭기, 도파관 회로 및 전원 모듈의 6개 블럭으로 구성된다. 본 논문에서는 BUC를 소형화하기 위하여 개별 블럭을 각각 제작하여 케이블 등으로 연결하는 대신, 하나의 하우징 내에서 집적화하여 제작함으로써, $21{\times}14{\times}11cm^3$의 크기만을 가지도록 하였다. 특히 가장 큰 면적을 차지하는 도파관 필터 및 마이크로스트립-도파관 변환기를 하우징에 직접 제작하여 크기를 축소시켰다. 또한 Elliptic 필터를 포함한 다양한 마이크로스트립 필터를 설계하여 스퓨리어스 및 하모닉 규격을 만족시켰다. 제작된 주파수 상향 변환기는 43.7 dBm의 출력, 65 dB 이상의 이득, ${\pm}1.84$의 이득 평탄도, -35.7 dBc의 IMD3, -105 dBc의 하모닉 값을 가지는 우수한 특성을 나타내었다.

코일센서를 이용한 차량검지기 적용성에 대한 연구 (Study on Applicability of the Vehicle Detection Using a Coil Sensor)

  • 이상오;이철기;윤일수;김남선;이용주
    • 한국ITS학회 논문지
    • /
    • 제14권2호
    • /
    • pp.14-23
    • /
    • 2015
  • 본 연구는 코일센서를 이용한 차량검지기의 적용성을 검정하고자 한다. 이를 위하여 코일센서를 이용하여 차량검지기의 발진회로부, 데이터 수집부, 데이터 모니터링 및 저장부로 구성된 실험환경을 구성하였다. 실험환경에서 얻은 코일센서의 주파수를 분석한 결과, 코일센서를 이용한 차량검지기의 주파수가 안정적으로 산출되는 것을 확인하였다. 또한 시공 편의성을 확인하기 위하여 실제 도로에 기존 루프검지기와 코일센서를 이용한 차량검지기를 적용한 후 커팅면적 및 재료 소요량, 평균 작업시간을 측정하여 시공 용이성을 비교하였다. 비교 결과, 코일센서를 이용할 경우 시공시간의 개선이 가능하며, 도로 커팅 면적을 줄일 수 있어 기존의 루프검지기 설치 방식보다 코일센서를 이용한 차량검지기 시공 방식이 더 효율적인 것으로 나타났다.