• 제목/요약/키워드: 델타-시그마

검색결과 101건 처리시간 0.026초

비균일 양자기에 의한 과표본화율의 멀티빗트 시그마-델타 A/D 변조기의 개발 (Development of Oversampled Multibit Sigma-Delta A/D Convertor with Nonuniform Quantizer)

  • 박종연;장목순
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 추계학술대회 논문집 학회본부
    • /
    • pp.489-492
    • /
    • 1995
  • This paper has represented the new system for a multibit oversampled sigma-delta A/D convertor. The novel digital correction scheme with the ROM-Table is employed to enhance SNR without requiring accurate precision of the analogue components. This architectures have a good features compared with the 1-bit approach, including significantly lower quantization noise for a given oversampling ratio, as well as improved stability characteristics. Then we have shown the validity of the proposed system by use of the software for the performance evaluation and by realizing the system with SCFs(switched capacitor filter).

  • PDF

시그마 델타 변조신호를 사용한 웨이블릿 변환영역에서의 부분적 계수 갱신 사인 알고리즘 성능향상 (The performance Enhancement of the Wavelet Transform Domain Partially Update Sign Algorithm for Sigma-Delta Modulated signal)

  • 이진모;유경렬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 합동 추계학술대회 논문집 정보 및 제어부문
    • /
    • pp.577-580
    • /
    • 2002
  • 본 논문에서는 $\Sigma\Delta$ 변조된 입력신호를 갖는 적응필터의 수렴특성 및 연산량을 향상시키는 방안을 제시하였다. 하드웨어측면에서 효율적인 해상도를 내는 $\Sigma\Delta$ 변조기는 중저파 대역의 신호를 처리하는데 널리 사용되고 있다. $\Sigma\Delta$ 변조신호는 항상 $\pm$1의 값만을 갖기 때문에, 사인알고리즘을 사용하는 적용필터와 효율적으로 결합될 수 있다. 하지만 PCM 신호에 비하여 $\Sigma\Delta$ 변조신호의 상대적인 길이가 길어 이를 처리하는 적응필터의 길이가 증가하고 이에 따른 연산량도 증가하고, 아울러 사인 알고리즘 자체가 갖는 수렴속도의 문제점 때문에 이러한 결합은 불안정한 수렴 특성을 보이게 된다. 본 연구에서는 $\Sigma\Delta$ 변조된 입력신호에 대하여 웨이블릿 변환을 적용한 변환영역 적응필터를 설계하였으며, 필터계수의 일부분만을 주기적으로 갱신함으로써 연산량을 줄이는 방안과 수렴속도의 향상됨을 시스템 식별의 응용 예를 통하여 검증하였다.

  • PDF

스테인리스강 용접부의 기계적 성질에 미치는 후열처리의 영향 (The influence of post weld heat treatment on mechanical properties of stainless steel weldment)

  • 한종만;한기형;이은배;허만주;한용섭
    • Journal of Welding and Joining
    • /
    • 제14권3호
    • /
    • pp.75-85
    • /
    • 1996
  • In this paper the influence of postweld heat treatment on mechanical properties of SMAW and FCAW stainless steel weldments was examined and the obtained results are as follows ; (1) The amount of $\delta$-ferrite formed by SMAW and FCAW process decreased with increasing holding temperature and time in post weld heat treatment(PWHT), and it was found that the reduced ferrite was transformed into sigma phase after $800^{circ}C{\times}50hr$ PWHT. This sigma phase, even though it was very small, resulted in brittleness of dissimilar weldment between carbon steel and stainless steel in bending test, however in similar weldment between stainless steel and stainless steel was not occured. (2) The chemical composition of sigma phase was measured to 28-30%Cr, 7-9%Mo, 4-6Ni in 316L weldment, and also 35-37%Cr, 0.9-1.0Mo, 6-8%Ni in 309L weldment by EDS analysis.

  • PDF

시그마 델타 구조를 사용한 웨이블릿 변환영역 사인 알고리즘 설계 (Design of the Wavelet Transform Domain Sign algorithm using Sigma-Delta structure)

  • 김현도;이진모;유경렬
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 D
    • /
    • pp.2586-2588
    • /
    • 2002
  • 본 논문에서는 $\Sigma\Delta$ 변조된 입력신호를 갖는 적응필터의 수렴특성을 연구하여 향상 방안을 제시하였다. 하드웨어적인 측면에서 효율적인 해상도를 내는 $\Sigma\Delta$ 변조기는 중저주파 대역의 신호를 처리하는데 널리 사용되고 있다. $\Sigma\Delta$ 변조신호는 항상 $\pm1$의 값만을 갖기 때문에, 사인 알고리즘을 사용하는 적응필터와 효율적으로 결합될 수 있다. 하지만, PCM 신호에 대비하여 $\Sigma\Delta$ 변조 신호의 상대적인 길이가 길어 이를 처리하는 적응필터의 길이가 증가하고, 아울러 사인 알고리즘 자체가 갖는 수렴속도의 문제점 때문에 이러한 결합은 불안정한 수렴 특성을 보이게 된다. 본 연구에서는 $\Sigma\Delta$ 변조된 입력신호에 대하여 웨이블릿 변환을 적용한 변환영역 적응필터를 설계하였으며, 수렴속도가 향상됨을 시스템 식별의 응용예를 통하여 검증하였다.

  • PDF

랜덤 스위칭 주기를 갖는 시그마 델타 변조기 (A Sigma-Delta Modulator With Random Switching Periods)

  • 배창한;김상민;이광원
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제50권10호
    • /
    • pp.513-519
    • /
    • 2001
  • This paper proposed a random sigma-delta modulator(RSDM), which is constructed by a 1st order sigma-delta modulator(SDM) and a simple structured random binary generator(RBG). The 1st order SDM produces a switching pulse waveform which has the same low-frequency component as the reference input, while the RBG spreads the distribution of the number of sampling per switching cycle, and thus disperses the spectrum spikes in the output. The relationship between the harmonic spectra and the number of sampling per switching cycle is studied through computer simulations, and the frequency spectra of the RSDM are confirmed in an experimental setup.

  • PDF

ADSL 모뎀용 CMOS 시그마-델타 DAC 칩 개발 (Development of CMOS Sigma-Delta DAC Chip for Using ADSL Modem)

  • 방준호;김선홍
    • 전기학회논문지P
    • /
    • 제52권4호
    • /
    • pp.148-153
    • /
    • 2003
  • In this paper, the low voltage 3V Sigma-Delta Digital Analog Converter(DAC) is designed for using in the transmitter of ADSL analog front-end. We have developed the CMOS DAC according to ANSI T1.413-2(DMT) standard specifications of the chip. The designed 4th-order DAC is composed of three block which are 1-bit DAC, 1st-order Switched-Capacitor filter and analog active 2nd-order Resistor-Capacitor(RC) filter. The HSPICE simulation of the designed DAC showing 65db SNR, is connected with 1.1MHz continuous lowpass filter. And also, we have performed the circuits verification and layout verification(ERC, DRC, LVS) followed by fabrication using TSMC 2-poly 5-metal p-substrate CMOS $0.35{\mu}m$ processing parameter. Finally, the chip testing has been performed and presented in the results.

시그마 델타변조 방식의 노이즈 특성 (Noise characteristics in sigma-delta modulator)

  • 김상민;배창한;이광원
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 하계학술대회 논문집 B
    • /
    • pp.1321-1323
    • /
    • 2000
  • Sigma-delta modulation can perform A/D conversion with a high-resolution. It is useful for simplifing the system and spreading out inband signal noise. When the sigma-delta modulation is applied to a switching converter, it can suppress the harmonic frequencies of output signal and be realized with a simple structure. In this paper, some methods of sigma-delta modulation are discussed so as to find the suitable structure for a switching converter. Noise characteristics are calculated and analyzed through simulations.

  • PDF

비균일 양자기에 의한 과표본화율의 멀티빗트 시그마-델타 변조기의 개발 (Development of Oversampling Sigma-Delta Modulators with Nouniform Multibit Quantizer)

  • 박종연;장목순
    • 전자공학회논문지C
    • /
    • 제34C권1호
    • /
    • pp.21-27
    • /
    • 1997
  • We have proposed a new structure of the multibit ovesampling sigma-delta modulator. To solve the problkem of requring the accurate precision of the analog components, the novel digital correction scheme with a ROM-table has been employed to enhance the SNR for the proposed system. This architecture has good features compared with the 1-bit approach, including significantly lower quantisation noise for a given oversampling ratio, as well as improve dstability characteristics. Then we hve shown the validity of the proposed system by use of the software developed for the performance evaluation and by realizing the system with SCFs(switched capacitor filters).

  • PDF

시그마델타 변조기를 이용한 승압형 정류기의 입력전류 고조파 저감 (Harmonic Reduction of Input Current in Boost-type Rectifier Using Sigma-Delta Modulation)

  • 배창한;이병송;박현준;이종우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 B
    • /
    • pp.1250-1252
    • /
    • 2003
  • This Paper presents Sigma-Delta Modulation(SDM) schemes to generate switching waveform for a high-power factor boost-type rectifier. The SDM scheme can be implemented by simple digital algorithm unlike conventional PWM schemes with several hardware, and has the characteristics of spectrum-spreading and noise-shaping effects, which are profitable in harmonic reduction of input current in the boost-type rectifier. The comparison results of their spectrum performances shows that the 1st-order SDM has better harmonic suppression effect than conventional PWM scheme and Dithered SDM scheme.

  • PDF

SRTS 지터와 포인터 조정 지터의 감소 방식에 관한 연구 (A Study on Techniques for the Reduction of SRTS Jitter and Pointer Adjustment Jitter)

  • 최승국
    • 정보처리학회논문지C
    • /
    • 제10C권4호
    • /
    • pp.455-462
    • /
    • 2003
  • SRTS 지터와 포인터 조정 지터의 감소 방식에 대하여 연구하였다. 스타핑 지터를 감소시키기 위하여 여러 연구들에서 제시되었던 비트 리킹, 판별 경계치 변조 그리고 시그마-델타 변조 방식들을 실제 SRTS 및 포인터 조정 장치에 적용하여 발생되는 지터의 성질을 컴퓨터 시뮬레이션에 의한 방법으로 분석하였다. 위 방식들을 적용한 장치에서 발생되는 포인터 조정 지터는 기존의 지터보다 그 크기가 절반 이하로 감소되며, SRTS 지터는 시스템 파라미터에 따라서 기존의 지터보다 그 크기가 증가 또는 감소하는 것이 밝혀졌다.