• 제목/요약/키워드: 단일 칩

검색결과 467건 처리시간 0.024초

VHDL을 이용한 고속 DES 암호칩 설계 및 구현 (Design and Implementation of High Speed Encryption Chip of DES using VHDL)

  • 한승조
    • 정보보호학회논문지
    • /
    • 제8권3호
    • /
    • pp.79-94
    • /
    • 1998
  • 본 논문에서는 컴퓨터 시스템에서 정보보호를 위해 가장 많이 사용하고 있는 DES(Data Encryption Standard)암호알고리즘을 시스템 설계 기술언어인 VHDL(Vhsic Hardware Description Language)로 설계하고 이것을 칩으로 합성하여 하드웨어에서 차지하는 면적과 속도를 비교 분석하였다. 설계방법에 있어서는 구현하는 방법에 따라 전 라운드 구현형, S-box 공유형 그리고 단일 라운드 반복형 범용성을 갖도록 하여 FPGA로 구현한다. 본 논문에서 구현한 단일 라운드 반복형 설계는 Synopsys의 EDA 툴을 이용하여 시뮬레이션 및 합성을 하였고, Xilinx사의 xdm을 이용하여 XC4052XL 칩에 구현하였다. 그 결과 입력 클록 50MHz상에서 100Mbps의 암,복호화 속도를 갖는 범용성 암호칩을 설계 및 구현한다.

LZSS 알고리즘과 엔트로피 부호를 이용한 사전 탐색 처리 장치를 갖는 부호기/복호기 단일-칩의 VLSI 설계 및 구현 (A VLSI design and implementation of a single-chip encoder/decoder with dictionary search processor(DISP) using LZSS algorithm and entropy coding)

  • 조상복;김종섭
    • 대한전자공학회논문지SD
    • /
    • 제38권2호
    • /
    • pp.17-17
    • /
    • 2001
  • 본 논문은 0.6㎛ CMOS 기술로 LZSS 알고리즘과 엔트로피 부호를 이용한 부호기/복호기 단일-칩의 본 논문은 0.6uul CMOS 기술로 LZSS 알고리즘과 엔트로피 부호를 이용한 부호기/복호기 단일-칩의 VLSI 설계 및 구현에 관하여 기술하였다. 처리 속도 50MHz를 갖는 사전탐색처리장치(DISP)의 메모리는 2K×Bbit 크기를 사용하였다. 이것은 매번 33개 클럭 중 한 개의 클럭은 사전의 WINDOW 배열을 갱신으로 사용하고 나머지 클럭은 주기마다 한 개의 데이터 기호를 바이트 단위로 압축을 실행한다. 결과적으로, LZSS 부호어 출력에 엔트로피 부호를 적용하여 46%의 평균 압축률을 보였다. 이것은 LZSS에 보다 7% 정도의 압축 성능이 향상된 것이다.

단일 칩 NFC 트랜시버의 설계 (Design of single-chip NFC transceiver)

  • 조정현;김시호
    • 대한전자공학회논문지SD
    • /
    • 제44권1호
    • /
    • pp.68-75
    • /
    • 2007
  • NFC의 능동동작 모드, 수동동작 모드 및 RFID 동작 모드에 필요한 13.56MHz 트랜스미터와 리시버 및 RFID 태그 동작을 모두 지원하는 단일 칩 NFC 트랜시버를 설계 및 제작하고 동작을 검증하였다. 제안된 NFC 트랜시버는 외부전원 공급이 없어도 RFID 태그가 동작할 수 있도록 이니시에이터와 타겟의 2중 안테나 구조를 가지고 있다. 타겟 안테나는 이니시에이터 안테나의 접지 차폐층을 사용함으로써 이중 안테나의 유효면적이 단일 안테나에 비교해서 동일한 면적을 갖도록 안테나 구조를 제안하였고, 안테나의 선택 동작에 필요한 회로를 제안하였다. 제안된 NFC 단일 칩 트랜시버의 아날로그 전단부 회로는 능동모드와 RFID 리더를 위한 Reader/writer 블록의 트랜스미터와 리시버 회로부, 수동 모드와 태그 모드를 위한 태그 회로부로 구성된다. 태그 회로부는 정류기 및 부하 변조를 위한 수동소자가 포함되어 있으며, 정류기에서 생성되는 전압을 사용하여 외부 전원 없이도 태그 동작이 가능하도록 설계하였다. 제안된 트랜시버는 UART 직렬 인터페이스 회로를 통하여 호스트와 최대 212Kbps로 통신할 수 있다. 제안된 회로는 매그나칩의 0.35um 2-Poly 4-Metal CMOS공정으로 제작되었고, 칩의 유효면적은 $2200um{\times}360um$이다.

광통신 모듈용 단일 칩 CMOS트랜시버의 구현 (Implementation of a Single Chip CMOS Transceiver for the Fiber Optic Modules)

  • 채상훈;김태련
    • 대한전자공학회논문지SD
    • /
    • 제41권9호
    • /
    • pp.11-17
    • /
    • 2004
  • STM-1 체계의 광통신용 광모듈 송수신부에 내장하기 위한 155.52 Mbps 트랜시버 ASIC을 0.6 ㎛ 2-poly 3-metal 실리콘 CMOS 기술을 이용하여 구현하였다. 제작된 ASIC은 시스템에 의해서 처리된 155.52 Mbps 데이터 신호를 LD를 통하여 광신호로 변환하여 상대 시스템으로 송신하는 트랜스미터의 역할과, 상대 시스템으로부터 전송되어온 155.52 Mbps 광신호를 PD로 수신하여 전기신호로 변환하고 원형으로 복구하는 리시버의 역할을 한다. 트랜스미터와 리시버를 하나의 실리콘 기판에 집적하여 단일 칩 형태의 트랜시버를 설계하기 위하여, 잡음 및 상호 간섭 현상을 방지하기 위한 배치 상의 소자 격리 방법뿐만 아니라 전원분리, 가드링, 격리장벽 등을 도입한 새로운 설계 방법을 적용하였다. 설계된 칩의 크기는 4 × 4 ㎟이며, 루프백 측정에서 지터도 실효치 32.3 ps, 최대치 335.9 ps로 비교적 양호하게 나타났다. 전체 칩의 소비전력은 5V 단일전원 공급 상태에서 약 1.15 W(230 mA)로 나타났다.

DNA칩을 이용한 위암의 진단 및 예후 측정

  • 엄원석
    • 한국생물정보학회:학술대회논문집
    • /
    • 한국생물정보시스템생물학회 2006년도 Principles and Practice of Microarray for Biomedical Researchers
    • /
    • pp.11-18
    • /
    • 2006
  • 바이오칩의 대표 주자인 DNA 칩은 점차 분자생물학의 주요 도구로 인식되고 있다. 쓰임새 또한 다양해져 기초 생물학, 기능 유전체학 연구뿐만 아니라 임상 현장에서의 적용을 위한 연구가 활발히 진행되고 있다. 임상분야에서 최근 주목 받고 있는 분야가 DNA 칩을. 이용한 질병진단 및 예후 측정이다. 개별 환자 세포의 분자유전학적 상태는 DNA 칩의 유전체 프로파일링(genome-wide profiling)으로 상세히 파악될 수 있으므로, DNA 칩은 질병의 세부아형 진단, 약물에 대한 개인 민감도 측정, 정확한 예후 측정을 통한 환자의 세심한 관리 등 미래 의료의 핵심이라 할 수 있는 개인별 맞춤 치료(personalized medicare)를 가능하게 하는데 지대한 역할을 할 것으로 기대되고 있다. 특히 수많은 질병 중에서 현대인의 난치병으로 손꼽히는 암은 DNA 칩 분석의 주요 적용 대상이다. 암에 연관된 복잡한 메커니즘을 기존의 단일 표지자로 진단하는 데는 한계가 있기 때문에, DNA 칩을 이용해 질병의 특정 phenotype과 관련 있는 암의 특이 패턴을 전사체 수준에서 분석하여 새로운 형태의 분자유전학적 표지자(transcriptional molecular signature)를 발굴하는 것이다 본 발표에서는 이러한 연구에 쓰이는 DNA 칩 분석 방법들과 실제 위암 데이터에 적용한 사례에 대해 논의하고자 한다. 연세의대 암전이 연구센터의 17K cDNA 칩을 이용하였으며, 진단 및 예후 측정을 위한 여러 분석 방법을 수행하였다.

  • PDF

칩 동기 에러와 위상 에러가 존재하는 환경에서 부분 다단 간섭제거기를 채용하는 DS-CDMA 시스템의 성능 개선 분석 (Performance Improvement Analysis of DS-CDMA Systems Employing a Partial Multistage Interference Canceller with Timing and Phase Errors)

  • 김봉철;강근정;오창헌;조성준
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2000년도 종합학술발표회 논문집 Vol.10 No.1
    • /
    • pp.7-11
    • /
    • 2000
  • 본 논문에서는 불완전 동기(Imperfect Synchronization)로 인한 칩 동기 에러(timing errors)와 위상 에러(phase errors)를 고려 하여 비동기(Asynchronous) DS-CDMA 시스템의 성능을 이론적으로 분석하였다. 성능 개선 기법으로는 다단 간섭제거기 (Multistage PIC)와 부분 다단 간섭제거기(Partial Multistage PIC)를 채용하였고 칩 동기 에러와 위상 에러가 두 간섭제거기의 간섭제거능력에 미치는 영향의 정도를 정량적으로 분석하였다. 성능분석 결과로부터 칩 동기 에러와 위상 에러로 인한 1단(no cancellation)에서의 성능 열화가 각 단의 상관기 출력(decision statistic)에 영향을 줌으로써 다단 간섭제거기와 부분 다단 간섭제거기의 성능 개선폭을 감소시켰다. 그렇지만, 불완전 동기에도 불구하고 단(stage) 수가 증가할수록 두 간섭제거기 모두 강한 간섭제거능력을 보였다. 실제 시스템에서는 성능 개선과 구현상의 복잡도를 동시에 고려해야하므로 다단 간섭제거기 보다 구조가 간단하고 계산량이 적은 부분 다단 간섭제거기의 활용도가 높아질 것이 예상된다.

  • PDF

상위 테스트합성 기술의 개발 동향

  • 신상훈;박성주
    • 전자공학회지
    • /
    • 제25권11호
    • /
    • pp.42-50
    • /
    • 1998
  • 시스템을 단일 칩에 구현함에 따라서 반도체 칩은 수백만 게이트를 내장할 정도로 고집적화 되어가고 있다. 이러한 고집적도의 칩을 제장하는 데 소요되는 고가의 텍스트비용을 최소화하기 위해 설계의 각 단계 별로 다양한 테스트설계기술이 개발되고 있다. 합성 후 회로구조가 테스트에 용이하도록 하기 위하여 상위 및 논리 합성 단계에서 테스트기능을 추가하고 있다. 합성된 회로에 대하여는 스캔 테스트점 삽입, 및 BIST 등의 테스트설계 기술이 사용되고 있다. 본 논문에서는 VHDLDD등으로 기술되는 상위 기능정보와 상위 구조합성과정에서 고려되고 이는 다양한 데스트합성 기술을 소개하고자 한다.

  • PDF

국내개발 MMIC칩을 적용한 W-Band 송수신모듈 개발 (Development of W-band Transceiver Module using Manufactured MMIC)

  • 김완식
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권2호
    • /
    • pp.233-237
    • /
    • 2017
  • 저잡음 증폭기, 믹서, 로컬 증폭기와 온도보상회로를 포함하는 다채널 수신 블록이 단일 MMIC 칩으로 설계 및 제작되었다. 이 국내개발 MMIC 칩을 송수신 모듈내에 장착하고 제작하여 송수신 모듈의 잡음지수와 변환이득 등을 측정하였으며, 또한 상용 칩을 장착하여 제작한 송수신모듈의 측정 결과와 이를 비교하였다. 결과적으로 국내개발 MMIC 칩을 이용한 송수신모듈이 상용 MMIC 칩을 이용한 송수신 모듈보다 잡음지수 및 평탄도 등에서 국내 개발 칩이 더 변환이득 특성이 좋으며, 채널당 이득 차이는 각각 0.5dB과 1.5dB이고 위상 차이는 각각 1.06도와 3.93도로 비교적 국내 개발 칩이 우수한 특성을 보였다.

심비디움 Pine Clash 'Moon Venus'의 생장 및 양분함량에 미치는 폐타이어칩의 영향 (Effect of Waste Tire Chips on the Growth and Nutrient Content of Cymbidium Pine Clash 'Moon Venus')

  • 김홍열
    • 농업생명과학연구
    • /
    • 제43권2호
    • /
    • pp.17-21
    • /
    • 2009
  • 본 실험은 폐타이어칩이 심비디움 Pine Clash 'Moon Venus'의 생장 및 양분함량에 미치는 영향에 대해서 조사하였다. 잎, 줄기의 지상부 생장은폐타이어칩과 바크를 혼용한 경우에는 관행구인 바크와 차이가 없었다. 그러나 폐타이칩 단용구에서는 지상부의 생장이 현저하게 감소하였다. 총근수, 신근수, 근장 등 지하부의 생장도 지상부의 생장과 유사한 경향을 나타내었다. 부패근수는 폐타이어칩 중립과 대립의 단용구에서 증가하였다. 전당, 전분, 엽록소와 N, P, K 등 무기양분의 함량도 폐타이어칩과 바크를 혼용한 경우에는 관행구인 바크와 차이가 없었으나, 폐타이칩 단용구에서는 감소하였다.