• 제목/요약/키워드: spice model

검색결과 202건 처리시간 0.03초

CMOS 인버터의 지연 시간 모델 (A delay model for CMOS inverter)

  • 김동욱;최태용;정병권
    • 전자공학회논문지C
    • /
    • 제34C권6호
    • /
    • pp.11-21
    • /
    • 1997
  • The delay models for CMOS invertr presented so far predicted the delay time quite accurately whens input transition-time is very small. But the problem that the accuracy is inclined to decrease becomes apparent as input transition tiem increases. In this paper, a delay model for CMOS inverter is presented, which accuractely predicts the delay time even though input transition-time increases. To inverter must be included in modeling process because the main reason of inaccuracy as input transition tiem is the leakage current through the complementary MOS. For efficient modeling, this paper first models the MOSes with simple I-V charcteristic, with which both the pMOS and the nMOS are considered easily in calculating the inverter delay times. This resulting model needs few parameters and re-models each MOS effectively and simply evaluates output voltage to predict delay time, delay values obtained from this effectively and simply evaluates output voltage to predict delay time, delay values obtained from this model have been found to be within about 5% error rate of the SPICE results. The calculation time to predict the delay time with the model from this paper has the speed of more than 70times as fast as to the SPICE.

  • PDF

소프트웨어 품질 프로세스 모델 (Software Quality Process Model)

  • 최성운
    • 대한안전경영과학회:학술대회논문집
    • /
    • 대한안전경영과학회 2001년도 춘계학술대회
    • /
    • pp.59-66
    • /
    • 2001
  • 본 연구는 8단계 소프트웨어 프로세스 모델을 제시하고 그 중 중요한 역할을 수행하는 SCM 프로세스를 소개한다. 끝으로 소프트웨어 프로세스개선 모델인 CMM, SPICE, IS0/IEC 12207, ISO 9000-3을 소개한다.

  • PDF

바이폴라 트랜지스터의 Gummel Poon 등가회로 파라미터 추출 프로그램의 구현 (Implementation of Gummel-Poon model parameter Extraction Program for a bipolar transistor)

  • 조재한;김명진;최인규;박종식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.47-50
    • /
    • 2000
  • DC Gummel-Poon SPICE model parameter extraction program has been implemented. This program extracts the parameters from measured data using Levenberg-Marquardt algorithm. Measured data consist of forward and reverse Gummel plot, forward and reverse output characteristics and RE and RC measurements.

  • PDF

격자형 전기비저항 측정기법을 이용한 매립지 침출수 누출감지시스템에 대한 현장 모형시험 (Field Model Tests for Landfill Leachate Leakage Detection System using Grid-net Electrical Resistivity Measurement Method)

  • Oh, Myoung-Hak;Lee, Ju-Hyung;Bang, Sun-Young;Park, Jun-Boum
    • 한국지반공학회:학술대회논문집
    • /
    • 한국지반공학회 2003년도 봄 학술발표회 논문집
    • /
    • pp.203-210
    • /
    • 2003
  • 격자망식 전선배치에 의한 전기비저항 측정기법을 이용한 침출수 누출감지시스템을 개발하여 그 적용성을 평가하기 위하여 현장모형시험을 수행하였다. 현장모형시험을 수행한 결과 침출수 누출지점에서 전기비저항이 크게 감소하여 누출지점을 정확하게 감지할 수 있었다. 격자망식 전선배치에 의한 전기회로적인 효과로 인하여 전기비저항이 감소된 지점과 동일 전선상에 연결된 다른 센서에서의 측정값도 다소 감소하는 경향을 나타내었다. 이를 보정하기 위하여 P-SPICE를 이용하여 전기회로 시뮬레이션을 수행하여 전기회로 효과를 정량적으로 평가하였다 P-SPICE 시뮬레이션의 결과를 토대로 보정계수를 도출하여 현장모형시험결과를 보정하였으며, 보정된 겉과에 의하면 전기회로적 특성에 의한 영향을 효과적으로 제거되어 누출지점에서의 전기비저항 감소가 명확하게 나타났다.

  • PDF

Culinary Cinnamon and Clove Powder Ameliorate Fatty Liver Formation Induced by Ethanol Supplementation in Zebrafish

  • ;;조경현
    • 대한의생명과학회지
    • /
    • 제16권1호
    • /
    • pp.33-38
    • /
    • 2010
  • Culinary herbs and spices have received much attention since they contain high concentrations of bioactive ingredients for antioxidant and anti-inflammatory activities. Protection effect of the herb and spice against acute alcohol consumption has been investigated using zebrafish as a vertebrate model. During 30 days bathed in water containing 1% Et-OH and the designated herb or spice, the survival rate of the Et-OH group was decreased sharply (up to 20% at 10 days). The cinnamon-fed group showed the highest and longer survival rate up to 80% up to for 30 days under the presence of Et-OH, while clove-fed group showed 40% survival rate for 25 days. Et-OH group serum exhibited the weakest antioxidant ability from ferric ion removal ability (FRA) assay; FRA ability was increased in the cinnamon-fed group up to 414%, while the clove and laurel group increased 256% and 309%, respectively. Histologic observation and Oil-red O staining showed hepatic tissue damage was severe in the Et-OH group. The cinnamon- or clove-fed group showed much ameliorated hepatic tissue morphology with minimized steatosis. The cinnamon- or clove-fed group showed lower serum GOT and GPT levels than the Et-OH group. Among hepatic tissue extract, the clove-fed group exhibited the lowest level of GOT and GPT. These results suggest that consumption of cinnamon and clove might be beneficial to attenuate progress of acute fatty liver change by alcohol consumption.

양자우물 레이저 다이오드의 등가회로 모델 (An Equaivalent Circuit Model for Rquantum Well Laser Diodes)

  • 이승우;김대욱;최우영
    • 전자공학회논문지D
    • /
    • 제35D권1호
    • /
    • pp.49-58
    • /
    • 1998
  • In this paper, a new equivalent circuit model for quantum-well laser diode (LD) is proposed. The model includes carrier transport effects in the SCH region, and rprovides, in a stable and accurate manner, large-and small-signal responses of laser diode output power as function of injected currents. SPICE simulation was performed using the circuit model and results are presented for L-I characteristics, pulse and frequency responses under various conditions. It is expencted that the new equaivalent circuit model will find useful applications for designing and analyzing OEIC, LD driver circuits, and LD packaging.

  • PDF

0.18 ㎛ CMOS 공정을 이용한 실리콘 뉴런 회로 설계 (Design of a Silicon Neuron Circuit using a 0.18 ㎛ CMOS Process)

  • 한예지;지성현;양희성;이수현;송한정
    • 한국지능시스템학회논문지
    • /
    • 제24권5호
    • /
    • pp.457-461
    • /
    • 2014
  • 생물학적 신경 세포의 모델링을 위한 펄스타입 실리콘 뉴런 회로를 $0.18{\mu}m$ CMOS 공정을 이용하여 반도체 집적회로로 설계하였다. 제안하는 뉴런 회로는 입력 전류신호를 위한 커패시터 입력단과, 출력 전압신호 생성을 위한 증폭단 및 펄스신호 초기화를 위한 MOS 스위치로 구성된다. 전압신호 입력을 전류신호 출력으로 변환하는 기능의 시냅스 회로는 몇 개의 PMOS와 NMOS 트랜지스터로 이루어지는 범프회로를 사용한다. 제안하는 뉴런 모델의 검증을 위하여, 2개의 뉴런과 시냅스가 직렬연결된 뉴런체인을 구성하여 SPICE 모의실험을 실시하였다. 모의실험 결과, 뉴런신호의 생성과 시냅스 전달특성의 정상적인 동작을 확인하였다.

SPICE를 활용한 메타버스 세계관 별 사용자 인식 비교 연구 (A Comparative Study on User Perception by Metaverse Worldview Using SPICE)

  • 김아현;김용진;김상수
    • 지식경영연구
    • /
    • 제23권2호
    • /
    • pp.61-82
    • /
    • 2022
  • 메타버스는 Meta(초월)와 Universe(현실세계)의 합성어로 사용자 혹은 아바타가 사회, 경제, 문화적 활동을 하는 세계를 말한다. 본 연구는 Acceleration Studies Foundation(ASF)가 제시한 4가지 세계관(증강현실, 라이프로깅, 미러월드, 가상세계)에 대하여 고객 경험 촉진 요인인 SPICE의 5가지 평가요소를 기준으로 상호 비교해보고자 하였다. 227개의 표본을 분석에 사용하였으며 그 결과 증강현실에서는 연속성, 라이프로깅에서는 상호운영성, 거울세계에서는 실재감, 가상현실에서는 동시성이 가장 높은 것으로 나타났다. 본 연구는 메타버스 플랫폼 분류와 세계관에 따른 모형 설계 방안을 제시하고, 기존 메타버스 플랫폼 운영자 또는 신규 진입자에게는 이에 따른 세부적인 전략적 방향성을 제시한다는 점에서 의의가 있다.

CMOS 디지털 게이트의 최대소모전력 예측 매크로 모델 (Macro-model for Estimation of Maximum Power Dissipation of CMOS Digital Gates)

  • 김동욱
    • 대한전기학회논문지:전력기술부문A
    • /
    • 제48권10호
    • /
    • pp.1317-1326
    • /
    • 1999
  • As the integration ratio and operation speed increase, it has become an important problem to estimate the dissipated power during the design procedure as a method to reduce the TTM(time to market). This paper proposed a prediction model to estimate the maximum dissipated power of a CMOS logic gate. This model uses a calculational method. It was formed by including the characteristics of MOSFETs of which a CMOS gate consists, the operational characteristics of the gate, and the characteristics of the input signals. As the modeling process, a maximum power estimation model for CMOS inverter was formed first, and then a conversion model to convert a multiple input CMOS gate into a corresponding CMOS inverter was proposed. Finally, the power model for inverter was applied to the converted result so that the model could be applied to a general CMOS gate. For experiment, several CMOS gates were designed in layout level by $0.6{\mu}m$ layout design rule. The result by comparing the calculated results with those from HSPICE simulations for the gates showed that the gate conversion model has within 5% of the relative error rate to the SPICE and the maximum power estimation model has within 10% of the relative error rate. Thus, the proposed models have sufficient accuracies. Also in calculation time, the proposed models was more than 30 times faster than SPICE simulation. Consequently, it can be said that the proposed model could be used efficiently to estimate the maximum dissipated power of a CMOS logic gate during the design procedure.

  • PDF

중소 소프트웨어 기업의 개선 대상 SW 프로세스 선정 (Improvement Target SW Process Selection for Small and Medium Size Software Organizations)

  • 이양규;김종우;권원일;정창신;배세진
    • 정보처리학회논문지D
    • /
    • 제9D권5호
    • /
    • pp.887-896
    • /
    • 2002
  • SPICE(Software Process Improvement and Capability dEtermination) 평가 모형에 기반한 중소기업형 프로세스 개선 모형으로 SPIRE (Software Process Improvement in Regions of Europe)가 개발되어 제공되고 있다. 그러나 SPIRE에서는 조직의 경영 목적에 맞는 프로세스 선택을 위한 구체적인 지침이나 매핑을 제시하고 있지 못하다. 이 연구에서는 프로세스 선택시 활용할 수 있는 객관적인 경영 목표-프로세스간 매핑 참조 테이블을 작성하고, 이를 활용한 프로세스 선정 방안을 제시한다. 매핑 참조 테이블은 델파이 기법을 활용하여 국내 소프트웨어 프로세스 전문가들의 의견 수렴을 통해 작성되었다. 본 연구에서 제시된 프로세스 선정 기법은 매핑 참조 테이블과 해당 업체 관련자의 주관적인 매핑 정보를 종합적으로 활용하여 최종적으로 개선 대상 프로세스를 선정되도록 한다. 이 연구에서 제시된 선정 방법을 2개의 중소 소프트웨어 조직에 실제 적용하여 활용 가능성을 검토하였다. 매핑 참조 테이블을 사용하여 업체 관련자가 간과하고 있던 주요 프로세스를 평가 대상 프로세스로 선정할 수 있었다.