• 제목/요약/키워드: pt-silicide

검색결과 21건 처리시간 0.029초

Synthesis and Applications of Noble Metal and Metal Silicide and Germanide 1-Dimensional Nanostructures

  • Yoon, Ha-Na;Yoo, Young-Dong;Seo, Kwan-Yong;In, June-Ho;Kim, Bong-Soo
    • Bulletin of the Korean Chemical Society
    • /
    • 제33권9호
    • /
    • pp.2830-2844
    • /
    • 2012
  • This review covers recent developments in our group regarding the synthesis, characterization and applications of single-crystalline one-dimensional nanostructures based on a wide range of material systems including noble metals, metal silicides and metal germanides. For the single-crystalline one-dimensional nanostructures growth, we have employed chemical vapor transport approach without using any catalysts, capping reagents, and templates because of its simplicity and wide applicability. Au, Pd, and Pt nanowires are epitaxially grown on various substrates, in which the nanowires grow from seed crystals by the correlations of the geometry and orientation of seed crystals with those of as-grown nanowires. We also present the synthesis of numerous metal silicide and germanide 1D nanostructures. By simply varying reaction conditions, furthermore, nanowires of metastable phase, such as $Fe_5Si_3$ and $Co_3Si$, and composition tuned cobalt silicides (CoSi, $Co_2Si$, $Co_3Si$) and iron germanides ($Fe_{1.3}Ge$ and $Fe_3Ge$) nanowires are synthesized. Such developments can be utilized as advanced platforms or building blocks for a wide range of applications such as plasmonics, sensings, nanoelectronics, and spintronics.

온도변화에 따른 백금 실리사이드-엔 실리콘 접합의 전자 터널링 특성 (Electron Tunneling Characteristics of PtSi-nSi Junctions according to Temperature Variations)

  • 장창덕;이정석;이광우;이용재
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1998년도 춘계학술대회 논문집
    • /
    • pp.87-91
    • /
    • 1998
  • In this paper, We analyzed the current-voltage characteristics with n-type silicon substrates concentration and temperature variations (Room temperature, 50$^{\circ}C$, 75$^{\circ}C$) in platinum silicide and silicon junction. The electrical parameters of measurement are turn-on voltage, saturation current, ideality factor, barrier height, dynamic resistance in forward bias and reverse breakdown voltage according to variations of junction concentration of substrates and measurement temperature variations. As a result, the forward turn-on voltage, reverse breakdown voltage, barrier height and dynamic resistance were decreased but saturation currents and ideality factor were increased by substrates increased concentration variations in platinum silicide and n-silicon junction. In increased measurement temperature (RT, 50$^{\circ}C$, 75$^{\circ}C$), the extracted electrical parameter values of characteristics were rises by increased temperature variations according to the forward and reverse bias.

  • PDF

Schottky Barrier Tunnel Transistor with PtSi Source/Drain on p-type Silicon On Insulator substrate

  • 오준석;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.146-146
    • /
    • 2010
  • 일반적인 MOSFET (Metal-Oxide-Semiconductor-Field-Effect-Transistor)은 소스와 드레인의 형성을 위해서 불순물을 주입하고 고온의 열처리 과정을 거치게 된다. 이러한 고온의 열처리 과정 때문에 녹는점이 낮은 메탈게이트와 게이트 절연막으로의 high-k 물질의 사용에 제한을 받게된다. 이와 같은 문제점을 보완하기 위해서 소스와 드레인 영역에 불순물 주입공정 대신에 금속접합을 이용한 Schottky Barrier Tunnel Transistor (SBTT)가 제안되었다. SBTT는 $500^{\circ}C$ 이하의 저온에서 불순물 도핑없이 소스와 드레인의 형성이 가능하며 실리콘에 비해서 수십~수백배 낮은 면저항을 가지며, 단채널 효과를 효율적으로 제어할 수 있는 장점이 있다. 또한 고온공정에 치명적인 단점을 가지고 있는 high-k 물질의 적용 또한 가능케한다. 본 연구에서는 p-type SOI (Silicon-On-Insulator) 기판을 이용하여 Pt-silicide 소스와 드레인을 형성하고 전기적인 특성을 분석하였다. 또한 본 연구에서는 기존의 sidewall을 사용하지 않는 새로운 구조를 적용하여 메탈게이트의 사용을 최적화하였고 게이트 절연막으로써 실리콘 옥사이드를 스퍼터링을 이용하여 증착하였기 때문에 저온공정을 성공적으로 수행할 수 있었다. 이러한 게이트 절연막은 열적으로 형성시키지 않고도 70 mv/dec 대의 우수한 subthreshold swing 특성을 보이는 것을 확인하였고, $10^8$정도의 높은 on/off current ratio를 갖는 것을 확인하였다.

  • PDF

Properties of Dinickel-Silicides Counter Electrodes with Rapid Thermal Annealing

  • Kim, Kwangbae;Noh, Yunyoung;Song, Ohsung
    • 한국재료학회지
    • /
    • 제27권2호
    • /
    • pp.94-99
    • /
    • 2017
  • Dinickel-silicide $(Ni_2Si)/glass$ was employed as a counter electrode for a dye-sensitized solar cell (DSSC) device. $Ni_2Si$ was formed by rapid thermal annealing (RTA) at $700^{\circ}C$ for 15 seconds of a 50 nm-Ni/50 nm-Si/glass structure. For comparison, $Ni_2Si$ on quartz was also prepared through conventional electric furnace annealing (CEA) at $800^{\circ}C$ for 30 minutes. XRD, XPS, and EDS line scanning of TEM were used to confirm the formation of $Ni_2Si$. TEM and CV were employed to confirm the microstructure and catalytic activity. Photovoltaic properties were examined using a solar simulator and potentiostat. XRD, XPS, and EDS line scanning results showed that both CEA and RTA successfully led to tne formation of nano $thick-Ni_2Si$ phase. The catalytic activity of $CEA-Ni_2Si$ and $RTA-Ni_2Si$ with respect to Pt were 68 % and 56 %. Energy conversion efficiencies (ECEs) of DSSCs with $CEA-Ni_2Si$ and $RTA-Ni_2Si$catalysts were 3.66 % and 3.16 %, respectively. Our results imply that nano-thick $Ni_2Si$ may be used to replace Pt as a reduction catalytic layer for a DSSCs. Moreover, we show that nano-thick $Ni_2Si$ can be made available on a low-cost glass substrate via the RTA process.

Pt/Ti/Si 기판위에 형성시킨 PZT박막의 특성 (Characterizations of Sputtered PZT Films on Pt/Ti/Si Substrates.)

  • 황유상;백수현;백상훈;박치선;마재평;최진석;정재경;김영남;조현춘
    • 한국재료학회지
    • /
    • 제4권2호
    • /
    • pp.143-151
    • /
    • 1994
  • $(PbZr_{52},Ti_{48})O_{3}$인 composite ceramic target을 사용하여 R. F. 마그네트론 스퍼터링 방법으로 기판온도 $300^{\circ}C$에서 Pt/Ti/Si 기판위에 PZT 박막을 증착하였다. 페롭스 카이트 PZT박막을 얻기 위하여 PbO분위기에서 로열처리를 행하였다. 하부전극으로 Pt를 사용하였으며 Pt(205$\AA$)/Ti(500 $\AA$)/Si 및 Pt(1000$\AA$)/Ti(500$\AA$)/Si기판을 준비하여 Pt두께화 Ti층이 산소의sink로 작용함으로서 이를 가속화하였다. Ti층의 상부는 산소의 확산으로 인하여 TiOx층으로 변태하였고 하부는 in diffused Pt와 함께 실리사이드층을 형성하였다. TiOx 층의 형성은PZT층의 방향성에 영향을 주었다. 유전상수 (10kHz), 누설전류, 파괴전압, 잔류분극 및 항전계는 각각 571, 32,65$\mu A /\textrm{cm}^2$, 0.40MV/cm, 3.3$\mu C /\textrm{cm}^2$, 0.15MV/cm이었다.

  • PDF

ISL 게이트에서 측정과 시뮬레이션의 결과 비교 (The Results Comparison of Measurement and Simulations in ISL(Integrated Schottky Logic) Gate)

  • 이용재
    • 한국정보통신학회논문지
    • /
    • 제5권1호
    • /
    • pp.157-165
    • /
    • 2001
  • 집적 쇼트키 논리 게이트에서 전압 스윙을 크게 하기 위해서 백금 실리사이드 쇼트키 접합의 전기직 특성을 분석하였고, 이 접합에서 프로그램으로 특성을 시뮬레이션 하였다. 분석특성 특성을 위한 시뮬레이션 프로그램은 제조 공정용 SUPREM V와 모델링용 Matlab, 소자 구조용의 Medichi 툴이다. 시뮬레이션 특성을 위한 입력 파라미터는 소자 제작 공정의 공정 단계와 동일한 조건으로 하였다. 분석적인 전기적인 특성들은 순방향 바이어스에서 턴-온 전압, 포화 전류, 이상인자이고, 역방향 바이어스에서 항복 전압을 실제 특성과 시뮬레이션 특성 사이의 결과를 보였다. 결과로써 순방향 턴-온 전압, 역방향 항복전압, 장벽 높이는 기판의 증가된 농도의 변화에 따라 감소되었지만, 포화전류와 이상인자는 증가되었다.

  • PDF

Pt와 Ir 첨가에 의한 니켈모노실리사이드의 고온 안정화 (Thermal Stability Enhancement of Nickel Monosilicides by Addition of Pt and Ir)

  • 윤기정;송오성
    • 마이크로전자및패키징학회지
    • /
    • 제13권4호
    • /
    • pp.27-36
    • /
    • 2006
  • 약 10%이하의 Pt 또는 Ir 첨가시켜 니켈모노실리싸이드를 고온에서 안정화 시키는 것이 가능한지 확인하기 위해서 활성화영역을 가정한 단결정 실리콘 웨이퍼와 게이트를 상정한 폴리 실리콘 웨이퍼 전면에 Ni, Pt, Ir을 열증착기로 성막하여 10 nm-Ni/l nm-Pt/(poly)Si, 10 nm-Ni/l nm-Ir/(poly)Si 구조를 만들었다. 준비된 시편을 쾌속 열처리기를 이용하여 40초간 실리사이드화 열처리 온도를 $300^{\circ}C{\sim}1200^{\circ}C$ 범위에서 변화시켜 두께 50nm의 실리사이드를 완성하였다. 완성된 Pt와 Ir이 첨가된 니켈실리사이드의 온도별 전기저항변화, 두께변화, 표면조도변화, 상변화, 성분변화를 각각 사점전기저항측정기와 광발산주사전자현미경, 주사탐침현미경, XRD와 Auger depth profiling으로 각각 확인하였다. Pt를 첨가한 결과 기판 종류에 관계없이 기존의 니켈실리사이드 공정에 의한 NiSi와 비교하여 $700^{\circ}C$ 이상의 NiSi 안정화 구역을 넓히는 효과는 없었고 면저항이 커지는 문제가 있었다. Ir을 삽입한 경우는 단결정 실리콘 기판에서는 $500^{\circ}C$ 이상에서의 NiSi와 동일하게 $1200^{\circ}C$까지 안정한 저저항을 보여서 Ir이 효과적으로 Ni(Ir)Si 형태로 $NiSi_{2}$로의 상변태를 적극적으로 억제하는 특성을 보이고 있었고, 다결정 기판에서는 $850^{\circ}C$까지 효과적으로 NiSi의 고온 안정성을 향상시킬 수 있었다.

  • PDF

플레티늄-실리사이드를 이용한 쇼트키 장벽 다결정 박막 트랜지스터 (Schottky Barrier Thin Film Transistor by using Platinum-silicided Source and Drain)

  • 신진욱;정홍배;이영희;조원주
    • 한국전기전자재료학회논문지
    • /
    • 제22권6호
    • /
    • pp.462-465
    • /
    • 2009
  • Schottky barrier thin film transistors (SB-TFT) on polycrystalline silicon(poly-Si) are fabricated by platinum silicided source/drain for p-type SB-TFT. High quality poly-Si film were obtained by crystallizing the amorphous Si film with excimer laser annealing (ELA) or solid phase crystallization (SPC) method, The fabricated poly-Si SB-TFTs showed low leakage current level and a large on/off current ratio larger than 10), Significant improvement of electrical characteristics were obtained by the additional forming gas annealing in 2% $H_2/N_2$ ambient, which is attributed to the termination of dangling bond at the poly-Si grain boundaries as well as the reduction of interface trap states at gate oxide/poly-Si channel.

플레티늄-실리사이드를 이용한 쇼트키 장벽 다결정 박막 트랜지스터트랜지스터 (Schottky barrier polycrystalline silicon thin film transistor by using platinum-silicided source and drain)

  • 신진욱;최철종;정홍배;정종완;조원주
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 추계학술대회 논문집 Vol.21
    • /
    • pp.80-81
    • /
    • 2008
  • Schottky barrier thin film transistors (SB-TFT) on polycrystalline silicon(poly-Si) are fabricated by platinum silicided source/drain for p-type SB-TFT. High quality poly-Si film were obtained by crystallizing the amorphous Si film with excimer laser annealing (ELA) or solid phase crystallization (SPC) method. The fabricated poly-Si SB-TFTs showed low leakage current level and a large on/off current ratio larger than $10^5$. Significant improvement of electrical characteristics were obtained by the additional forming gas annealing in 2% $H_2/N_2$ ambient, which is attributed to the termination of dangling bond at the poly-Si grain boundaries as well as the reduction of interface trap states at gate oxide/poly-Si channel.

  • PDF