• 제목/요약/키워드: poly-Si TFT

검색결과 299건 처리시간 0.034초

APCVD법을 활용한 다결정 실리콘 박막의 전기적 특성 분석 (PTCR Properties of $BaTiO_3$ Ceramic Variation of Dopant)

  • 양재혁;김재홍;이준신
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 추계학술대회 논문집 Vol.21
    • /
    • pp.319-320
    • /
    • 2008
  • 본 연구에서는 대기압하에서 고품질의 산화막 증착을 목적으로 TEOS(Tetraethyl Orthosilicate)를 이용하여 APCVD법(Atmospheric Pressure CVD)으로 실리콘 산화막을 증착하고 하였으며, 특성 비교를 위하여 ICP-CVD를 이용하여 $SiH_4$$N_2O$ source gas를 이용하여 산화막을 증착하였다. 트랜지스터 제작후 Semiconductor measurement system을 이용하여 TFT의 전기적 특성을 측정 하였으며, 결과적으로 유기 사일렌을 사용한 경우 보다 우수한 전기적 특성을 확인할 수 있었다.

  • PDF

The Photosensitive Insulating Materials as a Passivation Layer on a-Si TFT LCDs

  • Lee, Liu-Chung;Liang, Chung-Yu;Pan, Hsin-Hua;Huang, G.Y.;Gan, Feng-Yuan
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2006년도 6th International Meeting on Information Display
    • /
    • pp.695-698
    • /
    • 2006
  • The photosensitive poly-siloxane material used as the passivation layers for the conventional back channel etched (BCE) thin film transistors (TFTs) has been investigated. Through the organic material, the TFT array fabrication process can be reduced and higher aperture ratio can be achieved for higher LCD panel performance. The interface between the organic passivation layer and the back channel of the amorphous active region has been improved by the back channel oxygen treatment and the devices exhibits lower leakage current than the conventional silicon nitride passivation layer of BCE TFTs. The leakage currents between Indium-tin-oxide (ITO) pixels and the TFT devices and its mechanism have also been investigated in this paper.

  • PDF

A High-Speed Source Follower Type Analog Buffer Circuit Using LTPS TFTs for 2.2-inch qVGA TFT-LCD panel

  • Kim, Hyun-Wook;Bae, Han-Jin;Lee, In-Hwan;Kwon, Oh-Kyong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2006년도 6th International Meeting on Information Display
    • /
    • pp.1287-1290
    • /
    • 2006
  • A high speed analog buffer using polycrystalline silicon (poly-Si) thin film transistors (TFT) is proposed for 2.2-inch quarter video graphic adapter (qVGA) TFT-LCD panel. Simulation results show that the settling time of the proposed circuit is $10{\mu}sec$ in 2.2-inch qVGA and the power consumption of proposed analog buffer is $25{\mu}W$.

  • PDF

Molybdenum 게이트를 적용한 저온 SLS 다결정 TFT 소자 제작과 특성분석에 관한 연구 (Low Temperature Sequential Lateral Solidification(SLS) Poly-Si Thin Film Transistor(TFT) with Molybdenum Gate)

  • 고영운;오재영;김동환;박정호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 C
    • /
    • pp.2014-2016
    • /
    • 2002
  • Liquid crystal displays(LCDs)의 스위칭 소자로써 thin film transistors(TFTs)를 적용하기 위해서 저온 공정이 가능하도록 molybdenum 금속을 게이트에 사용하여 저온 다결정 TFTs 소자를 제작하였다. 또한, 채널 길이 방향으로 결정을 성장시켜 결정립이 큰 다결정 실리콘을 얻을 수 있는 sequential lateral solidification(SLS) 결정화 방법을 사용하였다. SLS-TFT 소자를 $2{\mu}m$에서 $20{\mu}m$까지의 다양한 채널 길이와 폭으로 제작한 후 각 소자들의 I-V 특성 곡선과 소자의 물성 분석을 위해 필요한 변수들을 구하여 이들의 전기적인 특성을 비교, 분석하였다. 제작된 소자들로부터 측정된 이동도는 $100{\sim}400Cm^2$/Vs, on/off 전류비는 약 $10^7$, off-state 전류는 약 $100{\times}10^{-12}A$로 대체적으로 우수한 특성을 보였다.

  • PDF

Characteristics of embedded TFT memory on glass substrate

  • 유희욱;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.260-260
    • /
    • 2010
  • 현대 사회가 고도의 정보화 사회로 변화하는 가운데 능동행렬 액정 표시 소자(AMLCD : Active Matrix Liquid Crystal Display)는 정보 디스플레이 분야에서 없어서는 안될 중요한 위치를 차지하게 됐다. AMOLED는 자체발광형이므로 LCD에 비해 시야각, contrast, 시인성이 우수하며, 화소를 낮은 전류 밀도로 구동시킨다는 장점이 있다. OLED 소자는 각 화소를 구동할 수 있는 박막 트랜지스타가 필요하며, OLED 소자와 결합된 TFT의 연구도 진행되고 있다. 더욱이 모바일 소자에서 낮은 구동 전압과 비용의 절감을 위해 System On Panels (SOP)에 대한 연구가 또한 진행되고 있다. LCD 패널위에 콘트롤러와 메모리와 같은 소자를 직접화시킴으로써 액정 표시 장치를 소형화시킬 수 있으며 신뢰성을 향상시킬 수가 있다. 본 연구에서는 SOP를 위한 ELA 방법을 통하여 결정화한 poly-Si TFT memory를 제작하여 전기적 특성을 조사하였다.

  • PDF

Low-Temperature Poly-Si TFT Charge Trap Flash Memory with Sputtered ONO and Schottky Junctions

  • An, Ho-Myoung;Kim, Jooyeon
    • Transactions on Electrical and Electronic Materials
    • /
    • 제16권4호
    • /
    • pp.187-189
    • /
    • 2015
  • A charge-trap flash (CTF) thin film transistor (TFT) memory is proposed at a low-temperature process (≤ 450℃). The memory cell consists of a sputtered oxide-nitride-oxide (ONO) gate dielectric and Schottky barrier (SB) source/drain (S/D) junctions using nickel silicide. These components enable the ultra-low-temperature process to be successfully achieved with the ONO gate stacks that have a substrate temperature of room temperature and S/D junctions that have an annealing temperature of 200℃. The silicidation process was optimized by measuring the electrical characteristics of the Ni-silicided Schottky diodes. As a result, the Ion/Ioff current ratio is about 1.4×105 and the subthreshold swing and field effect mobility are 0.42 V/dec and 14 cm2/V·s at a drain voltage of −1 V, respectively.

Joul-heating induced crystallization (JIC) for LTPS TFT-Backplanes

  • 홍원의;노재상
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.244-244
    • /
    • 2010
  • 최근 활발히 연구되고 있는 AMOLED는 평판 디스플레이 분야를 이끌어 갈 차세대 선두 주자로 크게 주목 받고 있다. AMOLED는 전압 구동 방식인 AMLCD와 다르게 전류 구동 방식으로 a-Si TFT 보다 LTPS-TFT 사용이 요구되며, 대면적 기판으로 갈수록 결정립의 균일도가 매우 중요한 인자로 작용한다. 현재 양산이 가능한 AMOLED는 핸드폰이나 15인치 TV정도로 크기가 소형이며 대형 TV나 컴퓨터 모니터 등을 양산하기 위해 많은 방법이 시도되고 있다. 양산체제에서 사용되는 결정화 방법으로는 ELC가 가장 많은 부분을 차지하고 있다. 그러나 레이저를 사용하는 ELC 방법은 대면적으로 갈수록 레이저 빔 자체의 불균일성, shot to shot 불균일성, 레이저빔 중첩의 부정확도 등으로 인한 균일도의 부정확성이 커짐으로 인한 mura 현상이 나타나고 레이저 장비의 사용에 대한 비용 부담을 피할 수 없다. 따라서 non-laser 방식에 결정화 방법이 요구되나 SPC 경우는 상대적으로 고온에서 장시간이 걸리고, MIC 뿐만 아니라 MIC 응용 방법들은 금속 오염에 대한 문제가 발생하고 있는 실정이다. 이러한 문제로 인하여 결정립 크기의 균일도가 우수한 다결정 실리콘 박막을 제조하는 신기술에 대한 필요성이 매우 높은 실정이다. 본 연구에서는 비정질 실리콘 박막 상부 혹은 하부에 도전층을 개재하고, 상기 도전층에 전계를 인가하여 그것의 주울 가열에 의해 발생한 고열로 비정질 실리콘 박막을 급속 고온 고상 결정화하는 방법에 관한 기술인 JIC (Joule-heating Induced Crystallization) 결정화 공정을 개발하였다. 본 공정은 상온에서 수 micro-second 내에 결정화를 수행하는 것이 가능하며 도전층과 실리콘 박막 사이에 barrier층 삽입를 통하여 금속 오염을 막을 수 있으며 공정적인 측면에서도 별도의 chamber가 필요하지 않는 장점을 가지고 있다. 본 논문에서는 JIC 결정화 공정 조건에 따른 결정화 기구 및 JIC poly-Si의 미세구조 및 물리적 특성에 관한 논의가 이루어질 것이다.

  • PDF

Flexibility Improvement of InGaZnO Thin Film Transistors Using Organic/inorganic Hybrid Gate Dielectrics

  • Hwang, B.U.;Kim, D.I.;Jeon, H.S.;Lee, H.J.;Lee, N.E.
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.341-341
    • /
    • 2012
  • Recently, oxide semi-conductor materials have been investigated as promising candidates replacing a-Si:H and poly-Si semiconductor because they have some advantages of a room-temperature process, low-cost, high performance and various applications in flexible and transparent electronics. Particularly, amorphous indium-gallium-zinc-oxide (a-IGZO) is an interesting semiconductor material for use in flexible thin film transistor (TFT) fabrication due to the high carrier mobility and low deposition temperatures. In this work, we demonstrated improvement of flexibility in IGZO TFTs, which were fabricated on polyimide (PI) substrate. At first, a thin poly-4vinyl phenol (PVP) layer was spin coated on PI substrate for making a smooth surface up to 0.3 nm, which was required to form high quality active layer. Then, Ni gate electrode of 100 nm was deposited on the bare PVP layer by e-beam evaporator using a shadow mask. The PVP and $Al_2O_3$ layers with different thicknesses were used for organic/inorganic multi gate dielectric, which were formed by spin coater and atomic layer deposition (ALD), respectively, at $200^{\circ}C$. 70 nm IGZO semiconductor layer and 70 nm Al source/drain electrodes were respectively deposited by RF magnetron sputter and thermal evaporator using shadow masks. Then, IGZO layer was annealed on a hotplate at $200^{\circ}C$ for 1 hour. Standard electrical characteristics of transistors were measured by a semiconductor parameter analyzer at room temperature in the dark and performance of devices then was also evaluated under static and dynamic mechanical deformation. The IGZO TFTs incorporating hybrid gate dielectrics showed a high flexibility compared to the device with single structural gate dielectrics. The effects of mechanical deformation on the TFT characteristics will be discussed in detail.

  • PDF

SLS Crystallized Poly-Si TFT Technology

  • Ryu, Myung-Kwan;Kim, Eok-Su;Kook, Yoon-Boo;Park, Jung-Ho;Yoon, Bin-Nal;Kwon, Hyuk-Soon;Hwang, Hyun-Ki;Son, Gon;Kim, Cheon-Hong;Kim, Seung-Soo;Jun, Jung-Mok;Lee, Jung-Yeal
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2006년도 6th International Meeting on Information Display
    • /
    • pp.501-504
    • /
    • 2006
  • The Process technology for uniform SLS poly-Si and performance enhancement of furnace activated poly-Si TFTs are reported. By strictly optimizing SLS optics, threshold voltage variation in pixel TFTs was remarkably decreased and the non-uniformity such as SLS shot mark was removed. Optimized doping process for low sheet resistance and passivation annealing are critical for the enhancement of device performances.

  • PDF

PECVD 방법으로 제조된 비정질 Si 박막의 RTP를 이용한 결정화 연구 (Use of a Rapid Thermal Process Technique to study on the crystallization of amorphous Si films fabricated by PECVD)

  • 심찬호;김하나;김성준;김정우;권정열;이헌용
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 C
    • /
    • pp.2052-2054
    • /
    • 2005
  • TFT-LCD requires to use poly silicon for High resolution and High integration. Thin film make of Poly silicon on the excimer laser-induced crystallization of PECVD(plasma-enhanced chemical vapor deposition)-grown amorphous silicon. In the thin film hydrogen affects to a device performance from bad elements like eruption, void and etc. So dehydrogenation prior to laser exposure was necessary. In this study, use RTP(Rapid Thermal Process) at various temperature from $670^{\circ}C$ to $750^{\circ}C$ and fabricate poly-silicon. it propose optimized RTP window to compare grain size to use poly silicon's SEM pictures and crystallization to analyze Raman curved lines.

  • PDF