• 제목/요약/키워드: pnp transistor

검색결과 28건 처리시간 0.02초

게이트바이어스에서 감마방사선의 IGBT 전기적 특성 (Electrical Characteristics of IGBT for Gate Bias under $\gamma$ Irradiation)

  • 노영환
    • 전자공학회논문지SC
    • /
    • 제46권2호
    • /
    • pp.1-6
    • /
    • 2009
  • 금속 산화막 반도체 전계효과 트랜지스터(MOSFET)와 트랜지스터(Transistor)와 접합형으로 구성된 절연 게이트 양극성 트랜지스터(IGBT)의 게이트바이어스 상태에서 감마방사선을 조사하면 전기적특성에서 문턱전압과 전류이득의 감소가 발생한다. 저선량과 고선량에서 문턱전압의 이동은 전류의 증감에 따라 변화한다. 본 논문에서 콜렉터전류는 게이트와 에미터간의 전압으로 구동되는데 게이트 바이어스 전압과 조사량에 따라 실험하고 전기적 특성을 분석한다. 그리고 IGBT를 설계하는데 필요한 모델파라미터를 구하고 연구하는데 있다.

전류안정부저항회로의 구성에 관한 연구 (A Study on composition of current stable negative resistance circuits.)

  • 박의열
    • 대한전자공학회논문지
    • /
    • 제10권1호
    • /
    • pp.9-17
    • /
    • 1973
  • 본논문온 전류안정부저항특성을 나타내는 회로를 구성하는데 있어서, 입력전류가 변하는 어느 구간에서 입력전류의 변화에 따라서, SAMUEL SEELY가 제시한 Beam저항을 도입하여, Beam저항이 감소하는 원리를 적용하였다. 이러한 원리에 따르는 회로의 모델을 트랜지스터 회로로써 구체화하였다. 구체화된 트런지스터회로는 PNP 트런지스터와 NPN트랜지스터와 저항으로 이루어졌다. 이 회로의 전압-전류특성이 안정되도록 하기 위하여 회로를 수정하여 회로의 동작을 추정하여 해석하였다. 추정된 동작과 부저항치를 실험을 통하여 모두 뒷밭침 하였다. 여기서 얻어진 회로은 쟈이레이터의 구성과 SCR동작의 모의화등에 유용하게 이용될 것이며, 전류안정중저항회로의 구성에 관한 평이화를 기하였다.

  • PDF

저전압 저전력 바이폴라 선형 트랜스컨덕터와 이를 이용한 OTA에 관한 연구 (A Study of Low-Voltage Low-Power Bipolar Linear Transconductor and Its Application to OTA)

  • 신희종;정원섭
    • 전자공학회논문지SC
    • /
    • 제37권1호
    • /
    • pp.40-48
    • /
    • 2000
  • 저전압 저전력 신호 처리를 위한 새로운 바이폴라 선형 트랜스컨덕터와 이것을 이용한 연산 트랜스컨덕턴스 증폭기를 제안한다. 이 트랜스컨덕터는 이미터 디제네레이션 저항을 갖는 npn 차동쌍과 이 차동쌍에 직렬로 연결된 pnp 차동쌍으로 구성된다. 이 구성에서 넓은 선형성과 온도 안정성을 위해 pnp 차동쌍의 바이어스 전류는 npn 차동쌍의 출력 전류를 사용하고 있다. 제안한 OTA는 선형 트랜스컨덕터와 세 개의 전류 미러를 갖는 트랜스리니어 전류 셀로 구성된다. 제안된 트랜스컨덕터는 종래의 그것과 비교하였을 때 우수한 선형성과 저전압 저전력 특성을 갖는다. 실험 결과, 50 ${\mu}S$의 트랜스컨덕턴스를 갖는 트랜스컨덕턴스가 공급 전압 ${\pm}$3V에서 입력 전압 범위가 -2V에서 +2V 사이에 ${\pm}$0.06% 보다 작은 선형 오차를 갖는다. 전력 소비는 2.44 mW이다. 25 ${\mu}S$의 트랜스컨덕턴스를 갖는 OTA 시작품을 바이폴라 트렌지스터 어레이를 가지고 만들었다. OTA의 선형성은 제안한 트랜스컨덕터와 같다. OTA 회로는 또한 0.5 S/A의 감도로 바이어스 전류 변화에따라 4-디케이드(decade)에 걸쳐서 선형적인 트랜스컨덕턴스를 갖는다.

  • PDF

새로운 단상 3전위 인버터회로의 구성에 관한 연구 (A Study on Composition of A Novel Single Phase 3 Level Inverter Circuit)

  • 이종수;백종현
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제9권5호
    • /
    • pp.51-56
    • /
    • 1995
  • The transistors of single phase 3 level PWM Inverter compose output power transistors and neutral point clamping transistors, which are NPN transistors. Waveforms of driving signals for this are PWM waves for power transistors and period operating waves for neutral point clamping transistors, which signals made W-type modulation from rectangular and sine wave. The output power transistors operate at ON-time complementary and neutral point clamping transistors operate at OFF-time complementary respectively. Therefore, each transistors operate in half period at parallel. Characteristics of this inverter circuit is parallel switching method about series switching method of general inverter. As modulation of 3 level drive signals made from full-wave rectifier of sine wave and rectangular wave, which are level wave about 3 level of complementary transistor inverter. So, this circuit composed complementary operation inverter of NPN transistors only compare with PNP-NPN complementary inverter, which have high power 3 level inverter of complementary operation.

  • PDF

고전압 GCT(Gate Commutated Thyristor) 소자 설계 (A Novel Design for High Voltage RC-GCTs)

  • 장창리;김상철;김은동;김형우;서길수;김남균
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2003년도 하계학술대회 논문집 Vol.4 No.1
    • /
    • pp.312-315
    • /
    • 2003
  • Basic design of RC-GCTs (Reserve-Conducting Gate-Commutated Thyristors) by novel punch-through (PT) concept with 5,500v rated voltage is described here. A PT and NPT (non punch-through) concept for the same blocking voltage has been compared in detail. The simulation work indicates that GCT with such PT design exhibits that the forward breakdown voltage is 6,400V which is enough for supporting 5500V blocking. Additionally, the real IGCT turn-off in the mode of PNP transistor has been realized. However, the carrier extraction from N-base to gate terminal will be drastic slowly in terms of NPT structure except for the high on-state voltage drop.

  • PDF

바이폴라 트랜스레지스턴스 증폭기 설계 (A Design of Bipolar Transresistance Amplifiers)

  • 차형우;임동빈;송창훈
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.828-835
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 바이폴라 트랜스레지스턴스 증폭기(TRA)와 이것의 오프셋 보상된 TRA를 제안하였다. 두 TRA는 전류 입력을 위한 두 개의 전류 폴로워, 전류차를 얻기 위한 전류 가산기, 전류를 전압으로 변환시키기 위한 저항, 그리고 전압 출력을 위한 전압 폴로워로 구성되었다. 오프셋 보상된 TRA는 TRA의 오프셋 전압을 감소시키기 위한 다이오드 결선된 npn과 pnp 트랜지스터를 채용하였다. 시뮬레이션 결과, TRA근 입-출력 단자에서 0.5 Ω의 임피던스와 40 mV의 오프셋 전압을 갖고 있다는 것이 확인되었다. 오프셋 보상된 TRA는 1.1 mV의 오프셋 전압과 0.25 Ω의 임피던스를 갖고 있다. 두 개의 TRA를 단위-이득의 트랜스레지스턴스를 갖는 전류-전압 변환기로 이용할 때 3-dB 차단 주파수는 40 MHz이다. 제안한 두 TRA의 전력 소비는 11.25 mW이다.

  • PDF

낮은 전류-입력 임퍼던스를 갖는 A급 바이폴라 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII 설계 (A Design of Class A Bipolar Current Conveyor(CCII) with Low Current-Input Impedance and Its Offset Compensated CCII)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권10호
    • /
    • pp.754-764
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 낮은 전류-입력 임피던스를 갖는 A급 바이폴라 제 2세대 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII를 제안하였다. 제안한 CCII는 전류 입력을 위한 정류된 전류-셀, 전압 입력을 위한 이미터 폴로워, 그리고 전류 출력을 위한 전류 미러로 구성된다. 이 구성에서, 전류 입력단자의 임피던스를 줄이기 위해 두 입력 단은 전류 미러에 의해 결합되었다. 실험 결과, CCII의 전류 입력단자의 임피던스는 8.4 Ω 이하였고, 전류 입력 단자의 오프셋 전압은 40 mV로 나타났다. 이 오프셋을 줄이기 위하여 오프셋 보상된 CCII는 제안한 CCII의 회로 구성에 다이오드-결선된 npn과 pnp 트랜지스터를 첨가시켰다. 실험 결과, 오프셋 보상된 CCII의 전류 입력 단자의 임피던스는 2.1Ω이하였고, 전압 오프셋은 0.05mV로 나타났다. 제안한 두 CCII을 전압 폴로워로 사용할 때 3-dB 차단 주파수는 30 MHz이었다. 전력 소비는 6 mW이다.

  • PDF

온도변화에 따른 LDMOS의 전류변동 억제에 관한 연구 (A Study of Suppression Current for LDMOS under Variation of Temperature)

  • 전중성
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제30권8호
    • /
    • pp.901-906
    • /
    • 2006
  • In this paper, the power amplifier using active bias circuits for LDMOS(Lateral Diffused Metal Oxide Semiconductor) MRF-21180 is designed and fabricated. According to change the temperature, the gate voltage of LDMOS is controlled by the fabricated active bias circuits which is made of PNP transistor to suppress drain current. The driving amplifier using MRF-21125 and MRF-21060 is made to drive the LDMOS MRF-21180 power amplifier. The variation of current consumption in the fabricated 60 watt power amplifier has an excellent characteristics of less than 0.1 A, whereas a passive biasing circuit dissipates more than 0.5 A. The implemented power amplifier has the gain over 9 dB, the gain flatness of less than $\pm$0.1 dB and input and output return loss of less than -6 dB over the frequency range 2.11 $\sim$ 2.17 GHz. The DC operation point of this power amplifier at temperature variation 0 $^{\circ}C$ to 60 $^{\circ}C$ is fixed by active bias circuit.