• 제목/요약/키워드: oscillator phase noise

검색결과 433건 처리시간 0.025초

낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기 (A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier)

  • 최영식
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.63-70
    • /
    • 2014
  • 본 논문에서는 낮은 분주비의 분주기를 갖는 위상고정루프에 주파수 체배기를 이용하여 잡음 특성을 개선한 위상고정루프 클럭 발생기를 제안하였다. 전압제어발진기에서 각 지연단의 지연 정도를 지연변화-전압 변환기를 이용하여 전압의 형태로 출력한다. 평균값 검출기를 이용하여 지연변화-전압 변환기 출력 전압의 평균값을 만들어 지연단의 위상 흔들림을 제어하는 전압으로 인가하여 지터를 줄일 수 있다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션은 출력 신호의 peak-to-peak 지터값은 11.3 ps이었다.

버니어 지연단을 이용한 26ps, 8비트 게이티드 링 오실레이터 시간-디지털 변환기의 설계 (Design of a 26ps, 8bit Gated-Ring Oscillator Time-to-Digital Converter using Vernier Delay Line)

  • 진현배;박형민;김태호;강진구
    • 대한전자공학회논문지SD
    • /
    • 제48권2호
    • /
    • pp.7-13
    • /
    • 2011
  • 본 논문에서는 디지털 위상고정루프(All-digital PLL)를 구성하는 핵심 블록인 시간-디지털 변환기(Time-to-Digital Converter)를 제안하고 구현하였다. 본 연구에서는 게이티드 링 오실레이터 시간-디지털 변환기(GRO-TDC)의 기본 구조에 버니어 지연단(VDL)을 이용하여 다중 위상을 얻음으로써 보다 높은 해상도를 얻을 수 있는 구조를 제안하였다. 게이티드 링 오실레이터(GRO)는 총 7개의 지연셀을 사용하였고, 버니어 지연단(VDL) 3단을 이용하여 총 21개의 다중 위상을 사용하여 시간-디지털 변환기(TDC)를 설계하였다. 제안한 회로는 $0.13{\mu}m$ 1P-6M CMOS 공정을 사용하여 설계 및 구현하였다. 측정결과, 제안한 시간-디지털 변환기(TDC)의 최대 입력 주파수는 100MHz이고, 해상도는 26ps로 측정되었으며, 출력은 8-비트이며, 검출이 가능한 최대 위상 차이는 5ns의 위상 차이까지 검출이 가능하였다. 전력 소비는 측정된 Enable 신호의 크기에 따라 최소 8.4mW에서 최대 12.7mW로 측정되었다.

OFDM 시스템에서 CPE와 ICI의 동시보상 방법 (A Simultaneous Compensation for the CPE and ICI in the OFDM System)

  • 이영선;유흥균;정영호;함영권
    • 한국전자파학회논문지
    • /
    • 제15권12호
    • /
    • pp.1152-1160
    • /
    • 2004
  • OFDM 기술은 채널의 시간확산에 대처할 수 있는 대역효율이 높은 전송방식으로서 IEEE 802.1 la 표준안으로 채택되어 고속 무선 랜, 유럽 DVB 등에 사용되고 있다. IEEE 802.113의 표준에서의 데이터 패킷은 프리앰블, 데이터 두 가지 부분으로 조성되고 있다. 프리앰블은 short pilots, long pilots로 조성되어 동기화, 주파수 옵셋 및 채널 추정에 사용되고 있다. 우리는 이러한 파일럿을 이용하여 송수신 과정에서 발생하는 위상잡음의 영향을 효과적으로 보상한다. 위상잡음은 주파수 옵셋보다 더 복잡한 현상으로서 시스템 성능에 매우 큰 영향을 준다. 본 연구에서는 위상잡음의 영향에 의해 발생하는 CPE와 ICI성분을 동시에 보상하는 새로운 방법을 제안하고 기존 연구와 비교 분석한다. 분석결과, CPE 제거기법, PNS 알고리즘, 그리고 CPE와 ICI 동시 보상기법을 사용하였을 경우, 위상잡음에 의한 성능 저하를 현저히 개선한다. 또한 제안한 CPE와 ICI 동시 보상기법을 사용한 경우 기존의 방법보다 더 우수한 통신성능을 얻을 수 있다.

나선형 공진기를 이용한 고출력 발진기의 설계 (Design of A Power Oscillator Using Spiral Resonator)

  • 구자경;임종식;이준;이재훈;한상민;안달
    • 한국산학기술학회논문지
    • /
    • 제11권10호
    • /
    • pp.3866-3872
    • /
    • 2010
  • 본 논문에서는 나선형 공진기와 고출력 트랜지스터를 이용하여 고출력 발진기를 설계 측정한 결과를 기술하고 있다. 고출력 트랜지스터가 발진기 설계에 단점이 많음에도 불구하고 평면형 공진기 가운데에서 상대적으로 Q가 높다는 장점을 지닌 나선형 공진기가 고출력 발진기 설계에 이용될 수 있음을 보인다. 1.8GHz 주파수 대역에서 고출력 발진기를 설계하여 측정한 결과, 1.74GHz에서 23.5dBm의 출력전력과 1MHz offset에서 -146.76dBc/Hz의 위상 잡음 특성을 얻었음을 보인다. 또한 바이어스 전압에 따른 발진 주파수와 출력을 측정한 결과, 주파수 천이가 1MHz 이내이고 출력이 최대 24dBm 정도인 특성을 얻었다.

다중 대역 레이더 탐지기용 광대역 주파수 체배 VCO 구현에 관한 연구 (A Study on the Realization of Broadband frequency Multiple VCO for Multi-Band Radar Detector)

  • 박욱기;강석엽;고민호;박효달
    • 한국통신학회논문지
    • /
    • 제30권10A호
    • /
    • pp.971-978
    • /
    • 2005
  • 본 논문에서는 X/K/Ka 대역 레이더 탐지기(RD : Radar Detector)에 사용 가능한 주파수 체배기를 이용한 전압제어 발진기(VCO : Voltage Controlled Oscillator)를 설계 제작하였다. 기존 레이더 탐지기에 사용된 VCO는 좁은 대역폭과 느린 주파수 가변 속도, 높은 주파수로 인한 양산성의 불안정 등 문제점이 있었다. 이 모든 단점을 개선한 주파수 체배기를 이용한 VCO를 설계 제작하였다. 연구된 주파수 체배 VCO는 측정 결과 발진 주파수는 11.27 GHz, 그때의 출력 전력은 3.64 dBm이며, 바랙터 다이오드에 인가되는 제어 전압을 0 V에서 4.50 V까지 가변 하였을 때 660 MHz의 넓은 주파수 동조 범위를 보였다. 또한 1 MHz의 옵셋 주파수에서 -104.0 dEc의 위상잡음 특성을 나타내어 상용 목적에 적합한 성능을 얻었다.

새로운 구조의 스위치형 이중 모드 전압 제어 발진기 (A New Switchable Dual Mode Voltage Controlled Oscillator)

  • 류지열;길버트
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.869-872
    • /
    • 2005
  • 본 논문에서는 새로운 구조의 스위치형 이중 모드 전압 제어 발진기 (VCO, Voltage Controlled Oscillator)를 제안한다. 이러한 회로는 이중 모드 동작, 즉 2.4GHz 및 5GHz에서 아주 효율적이며, 자체 바이어스 조정 회로를 포함한다. 스위칭 동작은 MOS 트랜지스터를 이용하며, 튜닝은 MOS 바랙터를 이용한다. 이는 TSMC 0.18${\mu}$m CMOS 공정을 이용하여 설계되어 있고, 1.8V 전원전압에서 동작한다. 전체적인 튜닝 범위는 5GHz에서 13%, 2.4GHz에서 8%의 결과를 보였다. 또한 5 GHz에 대해 1MHz 오프셋에서 약 -102dBc/Hz의 위상 잡음을, 2.4 GHz에 대해서는 약- 89dBc/Hz의 위상 잡음을 보였다. 제작된 전압제어 발진기는 5GHz 모두에서는 2mA, 2.4 GHz 모드에서는 2.5mA의 꼬리 전류 특성을 보였다.

  • PDF

위상고정 회로를 이용한 X-band DRO 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of X-band Dielectric Resonator Oscillator using Phase Looked Loop)

  • 성혁제;손병문;최근석
    • 한국전자파학회논문지
    • /
    • 제11권5호
    • /
    • pp.715-722
    • /
    • 2000
  • 본 논문에서는 X-band(8 GHz)용 위상고정 유전체 공진 발진기를 설계 및 제작하였다. 직렬 궤환형 구조로 높은 선택도(Q)를 가지고 유전체 공진기와 주파수 동조를 위하여 바랙터 다이오드, loop filter와 10GHz까지 동작하는 prescaler를 이용하여 구성하였으며, 전압제어 발진기의 신호와 수정 발진기의 신호를 위상 검출기에 넣어 두 신호의 위상을 검출.고정함으로써 높은 안정도의 신호원을 얻을 수 있도록 구현하였다. 측정 결과 본 논문의 위상고정 유전체 공진 발진기는 8GHz에서 2.5dBm의 출력과 -26dBc의 고조파 억압과 중심주파수에서 10KHz offset에서 -64.33dBc의 위상잡음을 얻었으며, 전압제어 유전체 공진 발진기에 비하여 높은 주파수 안정도를 가지는 것을 볼 수 있었다.

  • PDF

1V 미만 전원전압 동작에 적합한 혼성 평형 전압제어 발진기 (Hybrid Balanced VCO Suitable for Sub-1V Supply Voltage Operation)

  • 전만영;김광태
    • 한국전자통신학회논문지
    • /
    • 제7권4호
    • /
    • pp.715-720
    • /
    • 2012
  • 본 연구는 1V 미만의 전원 전압에서 저 위상잡음 동작에 적합한 혼성 평형 전압제어 발진기 회로를 제안한다. 제안한 회로의 개별 반 회로에서는 바렉터 통합형 궤환 커패시터를 사용한다. 바렉터 통합형 궤환 커패시터의 사용으로 인해 발진기 탱크회로내의 부성저항이 더욱 증가되며 이는 1V 미만 전원전압에서도 발진기의 안정된 발진시동을 보장한다. 또한, 본 연구에서는 이러한 부성저항의 증가 현상을 이론적으로 해석한다. $0.18{\mu}m$ RF CMOS 기술을 사용한 시뮬레이션 결과는 발진 주파수 4.87GHz의 1MHz 오프셋에서 0.6 V에서 0.9 V 사이의 전원 전압에 걸쳐 -122.4 dBc/Hz에서 -125,5 dBc/Hz까지의 위상잡음을 나타냄을 보여준다.

위성 수신기용 광대역 튜너 시스템의 CMOS 단일칩화에 관한 연구 (A CMOS Fully Integrated Wideband Tuning System for Satellite Receivers)

  • 김재완;류상하;서범수;김성남;김창봉;김수원
    • 대한전자공학회논문지SD
    • /
    • 제39권7호
    • /
    • pp.7-15
    • /
    • 2002
  • The digital DBS tuner is designed and implemented in a CMOS process using a direct-conversion architecture that offers a high degree of integration. To generate mathched LO I/Q quadrature signals covering the total input frequency range, a fully integrated ring oscillator is employed. And, to decrease a high level of phase noise of the ring oscillator, a frequency synthesizer is designed using a double loop strucure. This paper proposes and verifies a band selective loop for fast frequency switching time of the double loop frequency synthesizer. The down-conversion mixer with source follower input stages is used for low voltage operation. An experiment implementation of the frequency synthesizer and mixer with integrated a 0.25um CMOS process achieves a switching time of 600us when frequency changes from 950 to 2150MHz. And, the experiment results show a quadrature amplitude mismatch of max. 0.06dB and a quadrature phase mismathc of max. >$3.4^{\circ}$.

도플러 레이더 시스템용 VCO 설계 및 제작 (Design and Implementation of VCO for Doppler Radar System)

  • 김용환;김현진;민준기;유형수;이형규;홍의석
    • 한국ITS학회 논문지
    • /
    • 제4권2호
    • /
    • pp.81-87
    • /
    • 2005
  • 본 논문에서는 도플러 레이더 시스템의 신호원이 되는 전압제어 발진기를 설계 및 제작하였다. 제안된 VCDRO는 CPW라인 형태를 이용하여 동조시키는 새로운 방법을 이용하였다. 유전체 공진기 기판 됫면에 바랙터 다이오드가 실장된 $\lambda$_{g}$/2 길이를 갖는 CPW 회로를 구현하여 유전체공진기와 커플링을 시켰다. 바랙터 다이오드는 CPW 한쪽 끝에 실장을 하였다. 제안된 CPW 동조회로는 여러 개의 다이오드를 실장 할 수 있어 동조대역폭을 쉽게 늘일 수 있다. 동조된 전압제어 발진기는 바랙터 다이오드의 전압을 0$\~$15V 로 가변시 12MHz 의 동조대역폭을 나타내었다. 제안된 CPW라인으로 동조된 위상고정 유전체 발진기는 10.5250Hz에서16.5dBm의 출력을 나타내었으며, 위상잡음은 -l15dBc/Hz@100kHz,-105dBcHz@10kHz,-102dBc/@1kHz 의 위상잡음 특성을 나타내었다.

  • PDF