• 제목/요약/키워드: multi-valued

검색결과 175건 처리시간 0.029초

Redundant 다치논리 (Multi-Valued Logic)를 이용한 9 Gb/s CMOS 디멀티플렉서 설계 (Design of a 9 Gb/s CMOS Demultiplexer Using Redundant Multi-Valued logic)

  • 안선홍;김정범
    • 대한전자공학회논문지SD
    • /
    • 제44권2호
    • /
    • pp.121-126
    • /
    • 2007
  • 본 논문은 redundant 다치논리 (redundant multi-valued logic, RMVL)을 이용하여 디멀티플렉서 (demultiplexer)를 설계하였다. 설계한 회로는 RMVL을 이용하여 직렬 이진 데이터를 입력받아 병렬 다치 데이터로 변환하고 다시 병렬 이진 데이터로 변환한다. RMVL은 redundant 다치 데이터 (multi-valued data) 변환으로써 기존 방식 보다 더 높은 동작속도를 얻을 수 있도록 한다. 구현한 디멀티플렉서는 8개의 적분기로 구성되어 있다. 각 적분기는 누적기, 비교기, 디코더, D 플립플롭으로 구성된다. 0.35um 표준 CMOS 공정으로 구현하였으며 포스트 레이아웃 시뮬레이션 (post-layout simulation)을 통해 검증하였다. 본 논문의 디멀티플렉서의 최대 데이터 전송률은 9.09 Gb/s이고 평균 전력소모는 69.93 ㎽이다. 높은 동작 주파수를 가지는 초미세 공정에서 이 디멀티플렉서를 구현한다면 9.09 Gb/s보다 더 높은 속도에서 동작할 수 있을 것이다.

COMMON FIXED POINTS FOR SINGLE-VALUED AND MULTI-VALUED MAPPINGS IN COMPLETE ℝ-TREES

  • Phuengrattana, Withun;Sopha, Sirichai
    • 대한수학회논문집
    • /
    • 제31권3호
    • /
    • pp.507-518
    • /
    • 2016
  • The aim of this paper is to prove some strong convergence theorems for the modified Ishikawa iteration process involving a pair of a generalized asymptotically nonexpansive single-valued mapping and a quasi-nonexpansive multi-valued mapping in the framework of $\mathbb{R}$-trees under the gate condition.

증분 의사결정 트리 구축을 위한 연속형 속성의 다구간 이산화 (Multi-Interval Discretization of Continuous-Valued Attributes for Constructing Incremental Decision Tree)

  • 백준걸;김창욱;김성식
    • 대한산업공학회지
    • /
    • 제27권4호
    • /
    • pp.394-405
    • /
    • 2001
  • Since most real-world application data involve continuous-valued attributes, properly addressing the discretization process for constructing a decision tree is an important problem. A continuous-valued attribute is typically discretized during decision tree generation by partitioning its range into two intervals recursively. In this paper, by removing the restriction to the binary discretization, we present a hybrid multi-interval discretization algorithm for discretizing the range of continuous-valued attribute into multiple intervals. On the basis of experiment using semiconductor etching machine, it has been verified that our discretization algorithm constructs a more efficient incremental decision tree compared to previously proposed discretization algorithms.

  • PDF

TWO GENERAL ITERATION SCHEMES FOR MULTI-VALUED MAPS IN HYPERBOLIC SPACES

  • Basarir, Metin;Sahin, Aynur
    • 대한수학회논문집
    • /
    • 제31권4호
    • /
    • pp.713-727
    • /
    • 2016
  • In this paper, we introduce two general iteration schemes with bounded error terms and prove some theorems related to the strong and ${\Delta}$-convergence of these iteration schemes for multi-valued maps in a hyperbolic space. The results which are presented here extend and improve some well-known results in the current literature.

STRONG AND ∆-CONVERGENCE THEOREMS FOR A COUNTABLE FAMILY OF MULTI-VALUED DEMICONTRACTIVE MAPS IN HADAMARD SPACES

  • Minjibir, Ma'aruf Shehu;Salisu, Sani
    • Nonlinear Functional Analysis and Applications
    • /
    • 제27권1호
    • /
    • pp.45-58
    • /
    • 2022
  • In this paper, iterative algorithms for approximating a common fixed point of a countable family of multi-valued demicontractive maps in the setting of Hadamard spaces are presented. Under different mild conditions, the sequences generated are shown to strongly convergent and ∆-convergent to a common fixed point of the considered family, accordingly. Our theorems complement many results in the literature.

A FIXED POINT THEOREM ON SOME MULTI-VALUED MAPS IN MODULAR SPACES

  • Fouad, Ouzine;Radouane, Azennar;Driss, Mentagui
    • Nonlinear Functional Analysis and Applications
    • /
    • 제27권3호
    • /
    • pp.641-648
    • /
    • 2022
  • Fixed point theory has been a flourishing area of mathematical research for decades, because of its many diverse applications. In this paper, we present a fixed point theorem for s - 𝜌-contractive type multi-valued mappings in modular spaces which will generalize some old results.

Redundant Multi-Valued Logic을 이용한 4.5Gb/s CMOS 디멀티플렉서 구현 (Implementation of 4.5Gb/s CMOS Demultiplexer Using Redundant Multi-Valued Logic)

  • 김태상;김정범
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.699-702
    • /
    • 2005
  • This paper describes a high speed interface using redundant multi-valued logic for high speed communication ICs. This circuit is composed of encoding circuit and decoding circuit. Because of the multi-valued data conversion, this circuit makes it possible to achieve higher operating speeds than that of a conventional binary logic. Using this logic, a 1:4 DEMUX (demultiplexer) was designed using a 0.35um standard CMOS technology. Proposed circuit is achieved an operating speed of 4.5Gb/s with a supply voltage of 3.3V and with power consumption of 53mW.

  • PDF

인코더, 디코오더를 가지는 다치 연산기 설계 (Design of a Multi-Valued Arithmetic Processor with Encoder and Decoder)

  • 박진우;양대영;송홍복
    • 한국정보통신학회논문지
    • /
    • 제2권1호
    • /
    • pp.147-156
    • /
    • 1998
  • 본 논문에서는 다치 논리를 이용한 연산기를 설계하였다. 다치 논리를 구현하기 위해서 전류모드 CMOS 회로를 이용하였으며 이진 전압모드 신호를 다치 전류모드 신호로 바꾸어 주는 인코더와 연산 결과인 다치 전류모드 신호를 이진 전압모드 신호로 바꾸어 주는 디코오더를 사용하여 기존의 이진 시스템에 적용할 수 있도록 하였으며, 승산기 설계시 부분곱 수를 줄이기 위하여 기존의 Booth 알고리즘을 확장한 4진 SD수 부분곱 발생 알고리즘을 사용하였다. 제안된 회로는 SPICE 시뮬레이션 및 FPGA Chip을 이용한 하드웨어 에뮬레이션으로 그 유효함을 확인하였다

  • PDF

PARAMETRIC GENERALIZED MULTI-VALUED NONLINEAR QUASI-VARIATIONAL INCLUSION PROBLEM

  • Khan, F.A.;Alanazi, A.M.;Ali, Javid;Alanazi, Dalal J.
    • Nonlinear Functional Analysis and Applications
    • /
    • 제26권5호
    • /
    • pp.917-933
    • /
    • 2021
  • In this paper, we investigate the behavior and sensitivity analysis of a solution set for a parametric generalized multi-valued nonlinear quasi-variational inclusion problem in a real Hilbert space. For this study, we utilize the technique of resolvent operator and the property of a fixed-point set of a multi-valued contractive mapping. We also examine Lipschitz continuity of the solution set with respect to the parameter under some appropriate conditions.

기호다치논리를 이용한 Fuzzy Rule Minimization에 관한 연구 (A Study on the Minimization of Fuzzy Rule Using Symbolic Multi-Valued Logic)

  • 김명순
    • 한국컴퓨터정보학회논문지
    • /
    • 제4권4호
    • /
    • pp.1-8
    • /
    • 1999
  • 인간의 사고 방법과 그 원리를 연구하는 논리에서 이진 논리는 True 혹은 False 중 하나만을 진리값으로 갖는 명제를 다룬다. 인간이 다루는 대부분이 기존의 이치논리는 다루기 힘든 애매성(Fuzziness)을 포함하고 있음에도 불구하고 이를 표현하는 지식은 부정확하며 신뢰성은 떨어지게 된다. 이러한 문제점을 해결하기 위하여 본 논문에서는 다치 논리를 사용하였으며, 다치 논리는 2치 논리에 비하여 동일정보량을 처리하는데 고속 처리가 가능한 장점을 가지고 있다. 그래서 2치 부호화를 기본으로한 정보시스템에 비해 다치 부호화 알고리즘을 사용하여 구성하는 기호다치논리를 사용하여 Fuzzy Inference에서 사용되는 Fuzzy Rule을 효과적으로 Minimization하여 추론이 가능하도록 하는 것이다.

  • PDF