• 제목/요약/키워드: low power mode

검색결과 1,107건 처리시간 0.028초

Current-mode FIR Filter 동작을 위한 OTA 회로 설계 (Design of OTA Circuit for Current-mode FIR Filter)

  • 여성대;조태일;신영철;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권7호
    • /
    • pp.659-664
    • /
    • 2016
  • 본 논문에서는 고속 동작과 저전력 동작을 요구하는 디지털 회로 시스템에 사용될 수 있는 Current-mode FIR Filter를 위한 OTA(:Operational Trans-conductance Amplifier) 회로를 제안한다. Current-mode 신호처리는 동작 주파수와 상관없이 일정한 전력을 유지하는 특징이 있기 때문에 고속 동작을 요구하는 디지털 회로 시스템의 저전력 동작에 매우 유용한 회로설계 기술이라고 할 수 있다. 0.35um CMOS 공정을 이용한 시뮬레이션 결과, Vdd=2V에서 전원 전압의 50%에 해당하는 약 1V의 Dynamic Range를 확보하였으며, 약 0~200uA의 출력전류를 확인하였다. 설계한 OTA 회로의 전력은 약 21uW가 계산되었으며, Active Layout 면적은 $71um{\times}166um$ 사이즈로 집적화에 유리할 것으로 기대된다.

저전력 무선접속에서 비콘 탐색 (Search of Beacon in Low Power Wireless Interface)

  • 송명렬
    • 한국통신학회논문지
    • /
    • 제32권4A호
    • /
    • pp.365-372
    • /
    • 2007
  • IEEE 802.l1b 무선 네트워크에서 스테이션들이 저전력 모드로 동작할 때, 스테이션들은 액세스 포인트 (AP)가 주기적으로 전송하는 비콘(beacon)에 동기를 맞춘다. 잡음이나 이웃한 무선 네트워크의 트래픽으로 인해 비콘 수신에 장애가 발생하는 경우 다음 번 비콘까지 깨어서 에너지를 소모하게 된다. 이 논문에서 에너지를 적게 소모하면서 다음 비콘을 탐지하기 위한 방법을 제안한다. IEEE 802.l1b 무선 인터페이스의 저전력 모드에서 비콘 수신 장애 문제점이 설명되었고 에너지 소모를 줄이기 위한 새로운 탐지 방법이 제안되었다. 네트워크 시뮬레이터인 ns2를 이용하여 제안된 방법에 대해 모의실험이 수행되었고 IEEE 802.l1b의 저전력 모드와 비교했다. 스테이션이 깨어있는 시간으로 측정된 결과는 무선 네트워크에서 프레임의 수신오류가 발생할 때 에너지 소모가 개선되는 것을 보여준다.

IEEE 802.11b에서 가상비트맵을 제어하는 저전력 무선 접속 기법 (Low Power Wireless Interfacing Scheme Controlling Virtual Bitmap in IEEE 802.11b)

  • 송명렬
    • 한국통신학회논문지
    • /
    • 제31권1A호
    • /
    • pp.65-71
    • /
    • 2006
  • IEEE 802.11b 무선 네트워크에서 스테이션들이 저전력 모드로 동작할 때, 액세스 포인트(AP)가 주기적으로 비콘(beacon)을 전송하여 스테이션들을 관리한다. 비콘을 수신한 후 스테이션들이 전송매체에 대해 경쟁하고 전송매체가 이용 가능할 때까지 전송매체의 상태를 계속해서 검사한다. 따라서 각 스테이션에서 에너지 소모는 무선 네트워크의 부하에 따라 증가한다. 이 논문에서 다수의 스테이션들이 있는 무선 네트워크에서 가상비트맵을 제어하여 스테이션에서 에너지 소모를 줄이는 방법을 제안한다. IEEE 802.11b 무선 인터페이스의 저전력 모드의 문제점이 설명되었고 에너지 소모를 줄이기 위한 새로운 방법이 제안되었다. 네트워크 시뮬레이터인 ns2를 이용하여 제안된 방법에 대해 모의실험이 수행되었고 IEEE 802.11b의 저전력 모드와 비교했다. 스테이션이 깨어있는 시간으로 측정된 결과는 무선 네트워크에서 다수의 스테이션들이 AP를 경유하여 통신이 이루어질 때 에너지 소모가 개선되는 것을 보여준다.

나노 MOSFET 공정에서의 초저전압 NCL 회로 설계 (Design of Ultra Low-Voltage NCL Circuits in Nanoscale MOSFET Technology)

  • 홍우헌;김경기
    • 한국산업정보학회논문지
    • /
    • 제17권4호
    • /
    • pp.17-23
    • /
    • 2012
  • 초저전력 설계나 에너지 수확 활용은 동적 전력과 정적 전력 사이의 균형을 이루는 점에 근접하는 문턱전압이하의 매우 낮은 전압에서 작동하는 디지털 시스템을 요구한다. 이런 동작 모드에서 일반적인 논리회로의 지연 변화는 매우 크게 된다. 따라서, 본 논문에서 MOSFET 나노 공정기술에서 전력소비를 줄이면서 여러 가지 공정 변이의 영향을 받지 않는 비동기 방식의 NCL (Null conventional logic)을 사용한 저전력 논리회로 설계 방법을 제안하고자 한다. 제안된 NCL 회로는 45nm의 공정기술에서 0.4V의 공급전압을 사용하였고, 각 NCL회로는 속도와 전력에 의해서 일반적인 동기식 회로와 비교되었다.

Low-Complexity and Low-Power MIMO Symbol Detector for Mobile Devices with Two TX/RX Antennas

  • Jang, Soohyun;Lee, Seongjoo;Jung, Yunho
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제15권2호
    • /
    • pp.255-266
    • /
    • 2015
  • In this paper, a low-complexity and low-power soft output multiple input multiple output (MIMO) symbol detector is proposed for mobile devices with two transmit and two receive antennas. The proposed symbol detector can support both the spatial multiplexing mode and spatial diversity mode in single hardware and shows the optimal maximum likelihood (ML) performance. By applying a multi-stage pipeline structure and using a complex multiplier based on the polar-coordinate, the complexity of the proposed architecture is dramatically decreased. Also, by applying a clock-gating scheme to the internal modules for MIMO modes, the power consumption is also reduced. The proposed symbol detector was designed using a hardware description language (HDL) and implemented using a 65nm CMOS standard cell library. With the proposed architecture, the proposed MIMO detector takes up an area of approximately $0.31mm^2$ with 183K equivalent gates and achieves a 150Mbps throughput. Also, the power estimation results show that the proposed MIMO detector can reduce the power consumption by a maximum of 85% for the various test cases.

저전압 저전력 혼성신호 시스템 설계를 위한 800mV 기준전류원 회로의 설계 (A Novel 800mV Beta-Multiplier Reference Current Source Circuit for Low-Power Low-Voltage Mixed-Mode Systems)

  • 권오준;우선보;김경록;곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.585-586
    • /
    • 2008
  • In this paper, a novel beta-multiplier reference current source circuit for the 800mV power-supply voltage is presented. In order to cope with the narrow input common-mode range of the OpAmp in the reference circuit, shunt resistive voltage divider branches were deployed. High gain OpAmp was designed to compensate intrinsic low output resistance of the MOS transistors. The proposed reference circuit was designed in a standard 0.18um CMOS process with nominal Vth of 420mV and -450mV for nMOS and pMOS transistor respectively. The total power consumption including OpAmp is less than 50uW.

  • PDF

전류모드 OFDM FFT LSI를 위한 전류모드 직병렬/병직렬 변환기 (Current-Mode Serial-to-Parallel and Parallel-to-Serial Converter for Current-Mode OFDM FFT LSI)

  • 박용운;민준기;황성호
    • 한국인터넷방송통신학회논문지
    • /
    • 제9권1호
    • /
    • pp.39-45
    • /
    • 2009
  • 본 논문에서는 최근 무선 통신 시스템에서 빠른 데이터전송 방식으로서 사용되고 있는 OFDM 통신방식의 저소비전력화 방안을 제안한다. 일반적으로 OFDM에서 주요 신호처리 방식은 디지털을 이용한 프리에 변환이다. 이런 디지털 프리에 변환은 많은 소비전력이 필요하며 이것은 무선통신 시스템에 있어서 커다란 제약이 되고 있다. 전류모드를 이용한 아날로그 프리에 변환(FFT) LSI는 이러한 소비전력의 문제를 해결할 수 있는 주요 대안으로 떠오르고 있다. 그러나 이러한 신호처리 방식을 사용하기 위해서는 전류모드를 이용한 직병렬/병직렬 변환기(Serial-to-Parallel/Parallel-to-Serial Converter)가 필수적으로 필요하다. 본 논문에서는 전류모드로 구성한 아날로그 프리에 변환(FFT) LSI를 이용해 수신단의 저소비전력을 실현하기 위해 필수적인 새로운 전류모드 직병렬/병직렬 변환기를 제시하였으며 설계된 칩의 측정결과가 시뮬레이션 결과와 일치하는 것을 확인하였다. 제안된 전류모드 직병렬/병직렬 변환기의 개발로 저소비전력에 큰 장점을 지니고 있는 아날로그 FFT LSI의 활용이 가능해졌으며 송수신단 시스템에서 큰 소비전력의 감소효과를 가져올 것으로 기대된다.

  • PDF

Common-Mode Voltage Elimination for Medium-Voltage Three-Level NPC Inverters Based on an Auxiliary Circuit

  • Le, Quoc Anh;Lee, Sangmin;Lee, Dong-Choon
    • Journal of Power Electronics
    • /
    • 제16권6호
    • /
    • pp.2076-2084
    • /
    • 2016
  • In this paper, a novel scheme to eliminate common-mode voltage (CMV) is proposed for three-level neutral-point clamped (NPC) inverters. In the proposed scheme, a low-power full-bridge converter is utilized to produce compensatory voltage for CMV, which is injected into an NPC inverter through a single-phase four-winding transformer. With the proposed circuit, the power range for applications is not limited, and the maximum modulation index of the inverter is not reduced. These features are suitable for high-power medium-voltage machine drives. The effectiveness of the proposed method is verified by simulation and experimental results.

Low Power Consumption Technology for Mobile Display

  • Lee, Joo-Hyung
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2009년도 9th International Meeting on Information Display
    • /
    • pp.402-403
    • /
    • 2009
  • A variety of power reduction technologies is introduced and the benefits of the technologies are discussed. PenTile$^{(R)}$ DBLC (Dynamic Brightness LED Control) combined with SABC (Sensor-Based Adaptive Brightness Control) enables to achieve the average LED power consumption to one third. The panel power reduction of 25% can be achieved with low power driving technology, ALS (Active Level Shifter). MIP (Memory In Pixel) is expected to be useful in transflective display because the whole display area can be utilized in reflective mode with power consumption of 1mW.

  • PDF

Novel Buck Mode Three-Level Direct AC Converter with a High Frequency Link

  • Li, Lei;Guan, Yue;Gong, Kunshan;Li, Guangqiang;Guo, Jian
    • Journal of Power Electronics
    • /
    • 제18권2호
    • /
    • pp.407-417
    • /
    • 2018
  • A novel family of Buck mode three-level direct ac converters with a high frequency link is proposed. These converters can transfer an unsteady high ac voltage with distortion into a regulated sinusoidal voltage with a low THD at the same frequency. The circuit configuration is constituted of a three-level converter, high frequency transformer, cycloconverter, as well as input and output filters. The topological family includes forward, push-pull, half-bridge, and full-bridge modes. In order to achieve a reliable three-level ac-ac conversion, and to overcome the surge voltage and surge current of the cycloconverter, a phase-shifted control strategy is introduced in this paper. A prototype is presented with experimental results to demonstrate that the proposed converters have five advantages including high frequency electrical isolation, lower voltage stress of the power switches, bi-directional power flow, low THD of the output voltage, and a higher input power factor.