• 제목/요약/키워드: floating gate

검색결과 192건 처리시간 0.027초

간단하고 정확한 RF MOSFET의 기판효과 모델링과 파라미터 추출방법 (A Simple and Accurate Parameter Extraction Method for Substrate Modeling of RF MOSFET)

  • 심용석;양진모
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 2002년도 추계공동학술대회
    • /
    • pp.363-370
    • /
    • 2002
  • RF에서 동작하는 초미세 공정 MOS 트랜지스터의 기판 효과에 따른 기판 회로망과 물리적 의미를 가지는 파라미터 추출법이 고려되었다. 제안된 기판 회로망에는 단일의 저항과 링-형태의 기판 콘택에 의해 생성된 인덕터가 포함되었다. 모델 파라미터는 최적화 과정 없이 단절된 게이트와 공통-벌크 구성을 갖는 MOS 트랜지스터에서 측정된 S-파라미터로부터 추출된다. 제안된 기술은 다양한 크기의 MOS 트랜지스터에 적용되어졌다. 추출된 기판 회로망을 이용한 가상실험 결과와 측정치는 약 300Hz까지 일치함을 검증하였다.

  • PDF

Effect of Characteristic of the Organic Memory Devices by the Number of CdSe/ZnS Nanoparicles Per Unit Area Changes

  • 김진우;이태호;노용한
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.388-388
    • /
    • 2013
  • 현대 사회에서 고집적 및 고성능의 전자소자의 필요성은 지속적으로 요구되고 있으며, 투명하거나 플렉서블한 특성의 필요성에 따라 이에 대한 기술개발이 이루어지고 있다. 특히, 이러한 특성을 만족하면서 대면적화 및 저온 공정의 특성을 지니는 유기물 반도체가 주목받고 있고, 이를 이용하여 OLED (Organic Light Emitting Diode), OTFT (Organic Thin Film Transistor)와 같은 다양한 유기물 반도체 소자가 개발되고 있다. 대표적인 예로는이 있다. 유기물 반도체 소자의 특성을 이용한 메모리 소자 또한 연구 및 개발이 지속되고 있으며, 유연성과 낮은 공정가격 등의 특성을 가지는 나노 입자들이 기존 Floating Gate의 대체물로 각광받고 있다. 본 논문에서는 MIS (Metal/Insulator/Semiconductor) 구조를 제작하고, Insulator 내부에Core/Shell 구조를 가지는 CdSe/ZnS 나노 입자를 부착하여 메모리 소자의 특성 확인 및 단위 면적당 개수에 따른 특성 변화를 확인하고자 하였다. 합성된 PVP (Poly 4-Vinyl Phenol)를 Insulator 층으로 사용하였으며 단위 면적당 나노 입자의 개수를 조절하여 제작된 MIS 소자를 Capacitance versus Voltage (C-V) 측정을 통하여 변화특성을 확인하였다.

  • PDF

Design of Two-Stage Class AB CMOS Buffers: A Systematic Approach

  • Martin, Antonio Lopez;Miguel, Jose Maria Algueta;Acosta, Lucia;Ramirez-Angulo, Jaime;Carvajal, Ramon Gonzalez
    • ETRI Journal
    • /
    • 제33권3호
    • /
    • pp.393-400
    • /
    • 2011
  • A systematic approach for the design of two-stage class AB CMOS unity-gain buffers is proposed. It is based on the inclusion of a class AB operation to class A Miller amplifier topologies in unity-gain negative feedback by a simple technique that does not modify quiescent currents, supply requirements, noise performance, or static power. Three design examples are fabricated in a 0.5 ${\mu}m$ CMOS process. Measurement results show slew rate improvement factors of approximately 100 for the class AB buffers versus their class A counterparts for the same quiescent power consumption (< 200 ${\mu}W$).

부유게이트 트랜지스터를 이용한 아날로그 연상메모리 설계 (Design of an Analog Content Addressable Memory Implemented with Floating Gate Treansistors)

  • 채용웅
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제50권2호
    • /
    • pp.87-92
    • /
    • 2001
  • This paper proposes a new content-addressable memory implemented with an analog array which has linear writing and erasing characteristics. The size of the array in this memory is $2{\times}2$, which is a reasonable structure for checking the disturbance of the unselected cells during programming. An intermediate voltage, Vmid, is used for preventing the interference during programming. The operation for reading in the memory is executed with an absolute differencing circuit and a winner-take-all (WTA) circuit suitable for a nearest-match function of a content-addressable memory. We simulate the function of the mechanism by means of Hspice with 1.2${\mu}m$ double poly CMOS parameters of MOSIS fabrication process.

  • PDF

Zero-Voltage-Transition Synchronous DC-DC Converters with Coupled Inductors

  • Rahimi, Akbar;Mohammadi, Mohammad Reza
    • Journal of Power Electronics
    • /
    • 제16권1호
    • /
    • pp.74-83
    • /
    • 2016
  • A new family of zero-voltage-transition converters with synchronous rectification is introduced in this study. Soft switching condition for all the converter operating points is provided in the proposed converters. The reverse recovery losses of the rectifier switch body diode are also eliminated. In comparison with the main switch voltage stress, the auxiliary switch voltage stress is reduced significantly. The auxiliary switch does not need the floating gate drive. The auxiliary inductor is coupled with the main converter inductor, and the leakage inductor is used as the resonance inductor. Thus, all inductors of the proposed converter can be implemented on a single core. The other features of the proposed converters include no extra voltage and current stresses on the main converter semiconductor elements. Theoretical analysis for a synchronous buck converter is presented in detail, and the validity of the theoretical analysis is justified with the experimental results of a prototype buck converter with 180 W and 80 V to 30 V.

Design of Novel 1 Transistor Phase Change Memory

  • Kim, Jooyeon;Kim, Byungcheul
    • Transactions on Electrical and Electronic Materials
    • /
    • 제15권1호
    • /
    • pp.37-40
    • /
    • 2014
  • A novel memory is reported, in which $Ge_2Sb_2Te_5$ (GST) has been used as a floating gate. The threshold voltage was shifted due to the phase transition of the GST layer, and the hysteretic behavior is opposite to that arising from charge trapping. Finite Element Modeling (FEM) was adapted, and a new simulation program was developed using c-interpreter, in order to analyze the small shift of threshold voltage. The results show that GST undergoes a partial phase transformation during the process of RESET or SET operation. A large $V_{TH}$ shift was observed when the thickness of the GST layer was scaled down from 50 nm to 25 nm. The novel 1 transistor PCM (1TPCM) can achieve a faster write time, maintaining a smaller cell size.

근전도 신호 처리를 위한 적응 필터의 VHDL 구현 (Implementation of the adaptive filter for EMG signal processing using VHDL)

  • 김정섭;이석필;박상회
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 추계학술대회 논문집 학회본부
    • /
    • pp.398-400
    • /
    • 1996
  • We present the implementation of the adaptive filter for EMG signal processing using VHDL. For making ASIC, the basic FPU(floating point processor), e.g., adder, multiplier and divider, are implemented with VHDL. The FPU is simulated and the controller for the RLSL(recursive least square lattice) algorithm of the adaptive filter is implemented. Then FPU and the controller are linked and simulated. Finally the models are synthesized and the gate level is implemented.

  • PDF

플라즈마 중합된 Styrene 박막을 터널링층으로 활용한 부동게이트형 유기메모리 소자 (Floating Gate Organic Memory Device with Plasma Polymerized Styrene Thin Film as the Memory Layer)

  • 김희성;이붕주;이선우;신백균
    • 한국진공학회지
    • /
    • 제22권3호
    • /
    • pp.131-137
    • /
    • 2013
  • 본 연구에서는 유기소자의 절연박막을 습식 공정이 아닌 건식 공정인 플라즈마 중합법을 이용하여 Styrene 유기물을 사용하여 절연박막을 제작하였다. 안정적인 플라즈마 형성을 위해 버블러와 써큐레이터를 활용하여 정량적인 모노머 주입을 가능하게 하였다. 본 연구에서는 플라즈마 중합된 Styrene 박막을 30, 60 nm 터널링층으로 활용하였고, Styrene 절연층의 두께를 430 nm, Au 메모리층의 두께를 7 nm, 활성층의 두께를 40 nm, 소스와 드레인 전극의 두께를 50 nm로 유기 메모리 소자를 제작하여 특성을 평가하였다. 40/-40 V의 double sweep시 45 V의 히스테리시스 전압을 얻을 수 있었고, 이는 MMA를 터널링층으로 활용한 유기 메모리 소자의 히스테리시스 전압이 27 V인 것과 비교하였을 때 60% 상승한 효과로 히스테리시스 전압이 18 V 이상 높은 결과이다. 이와 같은 결과로부터 플라즈마 중합된 Styrene 유기 박막의 높은 전하 포집 특성을 활용하여 전체층을 유기 재료로 제작한 유연한 메모리 소자의 응용 가능성을 기대한다.