• 제목/요약/키워드: digital-circuit

검색결과 1,433건 처리시간 0.03초

디지털 신호 처리 기반 저압 차단기용 전자식 계전기 개발 (A Development of Electronic Type Relay for Low Voltage Circuit Breaker based on Digital Signal Processing)

  • 박병철;손종만;송성근;신중린
    • 조명전기설비학회논문지
    • /
    • 제27권5호
    • /
    • pp.81-88
    • /
    • 2013
  • A low voltage circuit breaker protects electrical equipments from over current and short faults of system by cutting the power supply. The breaker use a thermal magnetic type trip device from the past. In recent years, electronic type relays are applied due to useful functions and services. The purpose of this development is full digitalizing of relay functions of a low voltage breaker. It includes separation of current sensor from current transformer, digital signal processing, high speed relaying, and voltage measuring for power meter. The suggestions are tested and implemented by making prototype and testing its all relay functions.

전용제어회로를 적용한 딥스틱게이지형 소형 엔진열화감지센서 개발 (Development of Dipstick-Gage-Type Small Sensor Equipped with Individual Control Circuit for Detecting Engine Oil Deterioration)

  • 전상명
    • Tribology and Lubricants
    • /
    • 제29권3호
    • /
    • pp.143-148
    • /
    • 2013
  • In this study, several sensor parts used to obtain better signal stability are designed, a separate control circuit for the sensor is developed, and the results obtained using this control circuit are analyzed. The capacitances of the whole sensor system are measured using the control circuit connected to an improved flexible printed circuit board and an asymmetric dual sensor coated with a ceramic material. To realize good discrimination for a small change in the measured capacitance as the engine oil deteriorates, a commercial application-specific integrated circuit is installed on the control circuit as a capacitance-to-digital converter. The absolute error of a measured signal is found to be approximately ${\pm}4fF$.

이진 위상-주파수 검출기와 카운터를 이용한 디지털 위상 고정 루프 회로 설계 (Design of Digital PLL using Binary Phase-Frequency Detector and Counter for Digital Phase Detection)

  • 한종석;윤관;강진구
    • 전기전자학회논문지
    • /
    • 제16권4호
    • /
    • pp.322-327
    • /
    • 2012
  • 본 논문은 이진 위상-주파수 검출기와 카운터를 사용한 새로운 위상-디지털 변환기 구조의 디지털 위상 고정 루프 회로를 제안하였다. 제안한 디지털 위상 고정 루프 회로는 위상-디지털 변환기, 디지털 루프, 디지털 제어 발진기(DCO)로 구성되어 있다. 제안된 위상-디지털 변환기 구조는 일반적인 시간-디지털 변환기(TDC)를 사용하지 않고, 이진 위상 주파수 검출기와 카운터를 사용함으로써 단순한 구조와 적은 면적으로 소비전력을 감소하는 장점을 갖는다. CMOS 0.18um 공정을 사용하여 1.0GHz에서 2.2GHz에 동작하는 디지털 위상 고정 루프 회로를 설계하였고 칩 면적은 $0.096mm^2$을 차지한다. 시뮬레이션 결과 전력소비는 1.65GHz 동작시 16.2mW로 나타났다.

A Study on Self Repairing for Fast Fault Recovery in Digital System by Mimicking Cell

  • Kim, Soke-Hwan;Hur, Chang-Wu
    • Journal of information and communication convergence engineering
    • /
    • 제9권5호
    • /
    • pp.615-618
    • /
    • 2011
  • Living cells generate the cell cycle or apoptosis, depending on the course will be repeated. If an error occurs during this period of life in order to maintain the cells in the peripheral cells find the error portion. These cellular functions were applied to the system to simulate the circuit. Circuit implementation of the present study was constructed the redundant structure in order to found the error quickly. Self-repairing of digital systems as an advanced form of fault-tolerance has been increasingly receiving attention according as digital systems have been more and more complex and speed-up especially for urgent systems or those working on extreme environments such as deep sea and outer space. Simulating the process of cell differentiation algorithm was confirmed by the FPGA on the counter circuit. If an error occurs on the circuit where the error was quickly locate and repair. In this paper, we propose a novel self-repair architecture for fast and robust fault-recovery that can easily apply to real, complex digital systems. These Self-Repairing Algorithms make it possible for the application digital systems to be alive even though in very noisy and extreme environments.

세포의 자가 치료 기능을 모사한 디지털 회로에서의 오류위치 확인 및 복구 알고리즘 (An recovery algorithm and error position detection in digital circuit mimicking by self-repair on Cell)

  • 김석환;허창우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 추계학술대회
    • /
    • pp.842-846
    • /
    • 2015
  • 본 연구에서는 세포의 자가 치료 기능을 모사하여 복잡한 디지털 회로를 기능별 분리시킨 구조에서 회로 동작 중 발생하는 오류 위치를 빠르게 찾고 복구 시키는 알고리즘 방법을 제안한다. 디지털 회로를 각 기능별로 9가지로 분리시켜 오류 난 디지털 회로의 기능블록 위치를 빠르게 검출할 수 있게 하며 복구 시키는 방법을 제안한다. 복잡한 구조의 디지털 회로에서도 각 디지털 회로의 기능 별 위치에 대한 번호 및 좌표를 $3{\times}3$ 행렬 구조로 확대시켜 오류 위치에 대아여 검출 및 복구가 가능한 알고리즘이다.

  • PDF

대용랑 ZVS Full Bridge DC/DC 컨버터에 있어서 Digital-To-Phase Shift PWM 발생회로 (Digital-To-Phase-Shift PWM Circuit for High Power ZVS Full Bridge DC/DC Converter)

  • 김은수;김태진;변영복;박순구;김윤호;이재학
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제49권1호
    • /
    • pp.54-61
    • /
    • 2000
  • Conventionally, ZVS FB DC/DC converter was controlled by monolithic IC UC3879, which includes the functions of oscillator, error amplifier and phase-shift circuit. Also, microprocessor and DSP have been widely used for the remote control and for the immediate waveform control in ZVS FB DC/DC converter. However the conventional microprocessor controller is complex and difficult to control because the controller consists of analog and digital parts. In the case of the control of FB DC/DC converter, the output is required of driving a direct signal to the switch drive circuits by the digital controller. So, this paper presents the method and realization of designing the digital-to-phase shift PWM circuit controlled by DSP (TMX320C32) in a 2,500A, 40㎾ ZVS FB DC/DC converter.

  • PDF

CNTFET 기반 디지털 회로 디자인 방법에 관한 연구 (A Study on the Design Methodology of CNTFET-based Digital Circuit)

  • 조근호
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.988-993
    • /
    • 2019
  • 지난 수십 년간 반도체 업계에서는 반도체 소자의 성능을 높이고 높은 밀도로 반도체 소자를 칩 위에 집적하기 위해 끊임없이 그 크기를 축소해 왔다. 하지만, 게이트 제어의 감소, 높아진 누설 전류, 그리고 단 채널 효과와 같은 다양한 문제점에 직면하면서 이를 극복할 수 있는 차세대 반도체에 점점 더 많은 관심을 보이고 있다. 본 논문에서는 다음 반도체 세대를 이끌 후보로 관심을 받고 있는 CNTFET(Carbon NanuTube Field Effect Transistor)을 활용하여 디지털 회로를 디자인하는 방법에 대해 논하고자 한다. CNTFET이 분명 구조적으로 기존 MOSFET과 다른 구조를 가진 만큼, CNTFET을 활용하여 디지털 회로를 디자인할 때, 기존 디지털 회로 기법을 어떻게 활용할 수 있는지 자세히 알아보고 시뮬레이션을 통해 두 소자의 성능 차이를 확인해 보고자 한다.

비접촉 화학작용제 검출기의 MCT 광검출기를 위한 적분기 기반의 리드아웃 회로 구현 (Realization of Readout Circuit Through Integrator to Average MCT Photodetector Signals of Noncontact Chemical Agent Detector)

  • 박재현
    • 센서학회지
    • /
    • 제31권2호
    • /
    • pp.115-119
    • /
    • 2022
  • A readout circuit for a mercury-cadmium-telluride (MCT)-amplified mid-wave infrared (IR) photodetector was realized and applied to noncontact chemical agent detectors based on a quantum cascade laser (QCL). The QCL emitted 250 times for each wavelength in 0.2-㎛ steps from 8 to 12 ㎛ with a frequency of 100 kHz and duty ratio of 10%. Because of the nonconstant QCL emission power during on-duty, averaging the photodetector signals is essential. Averaging can be performed in digital back-end processing through a high-speed analog-to-digital converter (ADC) or in analog front-end processing through an integrator circuit. In addition, it should be considered that the 250 IR data points should be completely transferred to a PC during each wavelength tuning period of the QCL. To average and minimize the IR data, we designed a readout circuit using the analog front-end processing method. The proposed readout circuit consisted of a switched-capacitor integrator, voltage level shifter, relatively low-speed analog-to-digital converter, and micro-control unit. We confirmed that the MCT photodetector signal according to the QCL source can be accurately read and transferred to the PC without omissions.

Circuit card inspection method through digital circuit design based AITS

  • Han, Ji-Hoon
    • 한국컴퓨터정보학회논문지
    • /
    • 제23권8호
    • /
    • pp.1-7
    • /
    • 2018
  • Previous test equipment was bulky, took a long time to check, and was somewhat less economical. Since most of the checks were about analog signals, we preferred to check them using reference equipments. In this paper, a digital circuit design based on AITS is used to implement signals that can not utilize commercial measurement resources, and also designed and manufactured equipment that can inspect SRU. These test equipments were tested and evaluated by development, operation, and field evaluation, and they were installed to the Korean Field Force. This contributed to the improvement of operability by shortening the inspection time from 83.2 minutes to 7.8 minutes on average In addition, it did not utilize the reference equipment, so it could play a big role in lowering the mass production cost.

사이리스터 디지털 점호제어 (Digital Firing Control for Thyristor Converter)

  • 김장목
    • 전력전자학회논문지
    • /
    • 제9권6호
    • /
    • pp.584-591
    • /
    • 2004
  • 기존의 아날로그 점호각 제어방법은 op-amp, 저항 및 커패시터 등을 사용하였기 때문에 아날로그 회로의 특성상 온도와 소자의 경년변화에 따라 파라메타 값이 변동하며 전원전압의 노이즈에 민감하게 반응하는 단점이 있었다. 따라서 본 논문에서는 디지털 사이리스터 점호회로를 이용하여 기존의 아날로그 점호회로 장점인 선형특성, 그리고 전원전압 노이즈 온도 및 갱년변화에 의한 수동소자의 변동에 강인한 특징을 갖는다. 또한 디지털 시스템의 장점인 연산기능을 이용하여 전원전압의 불평형 발생시 디지털 시스템의 특징인 연산기능을 이용하여 전원전압의 불평형을 검지하고 보상알고리즘을 도입하여 언제나 리플이 없는 출력전압을 만들어내어 사이리스터 전력변환 시스템의 안정적인 운전이 가능하게 할 수 있는 장점이 있다.