• 제목/요약/키워드: digital reference

검색결과 1,283건 처리시간 0.022초

협력형 디지털참고정보서비스 활용에 관한 연구 - KISTI의 Question포인트 운영 사례를 중심으로 - (A Study on the Collaborative Digital Reference Service - Focused on the implementation of Question point at KISTI -)

  • 최은주;이선희
    • 정보관리학회지
    • /
    • 제21권2호
    • /
    • pp.69-87
    • /
    • 2004
  • 본 연구에서는 협력형 디지혈참고정보서비스의 대표적 모델이며, 세계적인 참고정보네트워크인 QuestionPoint의 기본 개념 및 특성을 살펴보고, 국내 최초로 한국어 인터페이스를 개발하여 Question표 인흐 서비스를 하고 있는 한국과학기술정보연구원(KISTI)의 서비스 운영사례를 분석해 보았다. 총 114개 의 참고칠문이 분석대상이 되었으며,63명의 서비스 이용X띔을 대상으로 설문조사를 실시하여 서비스 전 반에 대한 견해 및 만족도를 조사하였다. 연구결괴를 바탕으로하여 향후 국내 도서관에서의 협력형 디지털 참고정보서비스 활용의 필요성 및 도서관간의 협력체제 강화 등 활성화방안을 제안하였다.

A 1.8 V 40-MS/sec 10-bit 0.18-㎛ CMOS Pipelined ADC using a Bootstrapped Switch with Constant Resistance

  • Eo, Ji-Hun;Kim, Sang-Hun;Kim, Mun-Gyu;Jang, Young-Chan
    • Journal of information and communication convergence engineering
    • /
    • 제10권1호
    • /
    • pp.85-90
    • /
    • 2012
  • A 40-MS/sec 10-bit pipelined analog to digital converter (ADC) with a 1.2 Vpp differential input signal is proposed. The implemented pipelined ADC consists of eight stages of 1.5 bit/stage, one stage of 2 bit/stage, a digital error correction block, band-gap reference circuit & reference driver, and clock generator. The 1.5 bit/stage consists of a sub-ADC, digital to analog (DAC), and gain stage, and the 2.0 bit/stage consists of only a 2-bit sub-ADC. A bootstrapped switch with a constant resistance is proposed to improve the linearity of the input switch. It reduces the maximum VGS variation of the conventional bootstrapped switch by 67%. The proposed bootstrapped switch is used in the first 1.5 bit/stage instead of a sample-hold amplifier (SHA). This results in the reduction of the hardware and power consumption. It also increases the input bandwidth and dynamic performance. A reference voltage for the ADC is driven by using an on-chip reference driver without an external reference. A digital error correction with a redundancy is also used to compensate for analog noise such as an input offset voltage of a comparator and a gain error of a gain stage. The proposed pipelined ADC is implemented by using a 0.18-${\mu}m$ 1- poly 5-metal CMOS process with a 1.8 V supply. The total area including a power decoupling capacitor and the power consumption are 0.95 $mm^2$ and 51.5 mW, respectively. The signal-to-noise and distortion ratio (SNDR) is 56.15 dB at the Nyquist frequency, resulting in an effective number of bits (ENOB) of 9.03 bits.

A 1.8 V 0.18-μm 1 GHz CMOS Fast-Lock Phase-Locked Loop using a Frequency-to-Digital Converter

  • Lee, Kwang-Hun;Jang, Young-Chan
    • Journal of information and communication convergence engineering
    • /
    • 제10권2호
    • /
    • pp.187-193
    • /
    • 2012
  • A 1 GHz CMOS fast-lock phase-locked loop (PLL) is proposed to support the quick wake-up time of mobile consumer electronic devices. The proposed fast-lock PLL consists of a conventional charge-pump PLL, a frequency-to-digital converter (FDC) to measure the frequency of the input reference clock, and a digital-to-analog converter (DAC) to generate the initial control voltage of a voltage-controlled oscillator (VCO). The initial control voltage of the VCO is driven toward a reference voltage that is determined by the frequency of the input reference clock in the initial mode. For the speedy measurement of the frequency of the reference clock, an FDC with a parallel architecture is proposed, and its architecture is similar to that of a flash analog-to-digital converter. In addition, the frequency-to-voltage converter used in the FDC is designed simply by utilizing current integrators. The circuits for the proposed fast-lock scheme are disabled in the normal operation mode except in the initial mode to reduce the power consumption. The proposed PLL was fabricated by using a 0.18-${\mu}m$ 1-poly 6-metal complementary metal-oxide semiconductor (CMOS) process with a 1.8 V supply. This PLL multiplies the frequency of the reference clock by 10 and generates the four-phase clock. The simulation results show a reduction of up to 40% in the worstcase PLL lock time over the device operating conditions. The root-mean-square (rms) jitter of the proposed PLL was measured as 2.94 ps at 1 GHz. The area and power consumption of the implemented PLL are $400{\times}450{\mu}m^2$ and 6 mW, respectively.

새로운 기준 전압 인가 방법을 사용하는 8b 200MHz 시간 공유 서브레인징 ADC (An 8b 200MHz Time-Interleaved Subranging ADC With a New Reference Voltage Switching Scheme)

  • 문정웅;양희석;이승훈
    • 전자공학회논문지SC
    • /
    • 제39권4호
    • /
    • pp.25-35
    • /
    • 2002
  • 본 논문에서는 단일 폴리 공정을 기반으로 하여 8b 해상도로 200MHz의 고속 동작을 하기 위해 최적화된 시간 공유 서브레인징 ADC(Analog-to-Digital Converter)를 제안한다. 제안하는 ADC는 높은 정확도를 요구하는 하위 ADC에 이중 채널 구조를 적용하여 높은 샘플링 주파수를 보장하였고, 새로운 기준 전압 인가 방식을 적용하여 기준 전압의 빠른 정착 시간을 얻으면서 동시에 칩 면적을 크게 감소시켰다. 기준 전압을 생성하는 저항열에서는 선형성 및 속도 향상을 위해 기존의 인터메쉬드 구조를 보완한 새로운 저항열을 사용하였다. 8 비트 수준의 정밀도에서 면적 및 전력 소모를 최소화하기 위해 공통 드레인(common- drain) 증폭기 구조를 사용하여 샘플-앤-홀드 증폭기(Sample-and-Hold Amplifier:SHA)를 설계하였으며, 입력단에 스위치와 캐패시터로 구성된 동적 공통 모드 궤환 회로(Dynamic Common Mode Feedback Circuit)를 사용하여 SHA의 동적 동작 범위(dynamic range)를 증가시켰다. 동시에 상위 ADC와 하위 ADC간의 신호 처리를 단순화시키기 위해 상위 ADC에 새로운 인코딩 회로를 제안하였다.

어파인 변형과 교차참조점을 이용한 강인한 워터마킹 기법 (A Robust Watermarking Technique Using Affine Transform and Cross-Reference Points)

  • 이항찬
    • 전기학회논문지
    • /
    • 제56권3호
    • /
    • pp.615-622
    • /
    • 2007
  • In general, Harris detector is commonly used for finding salient points in watermarking systems using feature points. Harris detector is a kind of combined comer and edge detector which is based on neighboring image data distribution, therefore it has some limitation to find accurate salient points after watermark embedding or any kinds of digital attacks. In this paper, we have used cross reference points which use not data distribution but geometrical structure of a normalized image in order to avoid pointing error caused by the distortion of image data. After normalization, we find cross reference points and take inverse normalization of these points. Next, we construct a group of triangles using tessellation with inversely normalized cross reference points. The watermarks are affine transformed and transformed-watermarks are embedded into not normalized image but original one. Only locations of watermarks are determined on the normalized image. Therefore, we can reduce data loss of watermark which is caused by inverse normalization. As a result, we can detect watermarks with high correlation after several digital attacks.

실시간 디지털 정보서비스에 관한 연구 (A Study on the Real Time Digital Information Service)

  • 김성희
    • 정보관리학회지
    • /
    • 제22권1호
    • /
    • pp.249-265
    • /
    • 2005
  • 본 연구에서는 미국 도서관에서 행해지고 있는 실시간 정보서비스를 소개하고 13개 도서관을 대상으로 현황 조사를 분석하였다. 그 결과 도서관에서 사용된 소프트웨어로는 AOL Instant Messenger, Conference Room from WebMaster, LivePerson 등의 순이었으며 이용시간대는 주로 일반 참고봉사 업무시간과 비슷한 곳이 많았고 이용자는 주로 해당대학 및 회원기관의 학생 및 교직원, 졸업생들로 제한하고 있으며 일부 도서관에서는 특별한 제한 없이 사용가능하였다. 또한 이 연구에서는 미국 의회도서관 실시간 참고서비스를 실제로 이용한 결과 즉각적인 해답을 얻을 수 있고, 사서와 인터액티브 방식으로 서비스를 하기 때문에 참고서비스를 효율적으로 할 수 있는 것으로 나타났다.

Designing Unicode-compliant Indic-script based Institutional Digital Repository with special reference to Bengali

  • Roy, Bijan Kumar;Biswas, Subal Chandra;Mukhopadhyay, Parthasarathi
    • International Journal of Knowledge Content Development & Technology
    • /
    • 제8권3호
    • /
    • pp.53-67
    • /
    • 2018
  • Local languages based information storage and retrieval system is essential for any online digital repository system. This paper reports the development of an interface in Bengali that allows users not only browsing and searching Indic-script based documents but also allows administrator performing various system level operations. This paper briefly describes the origin and key characteristics of Indic-scripts along with their encoding in Unicode standard with special reference to Bengali language. It also demonstrates the development processes of Bengal-script based information representation and retrieval (IRR) system viz. BURA (Burdwan University Research Archive) using different open standard and open source software (OSS) including different factors essential for building such successful Indic-script based multilingual digital libraries. The suggested strategies may help digital library developers to design an appropriate multi-script based information access services in any other Indic-script based languages.

Expandable Flash-Type CMOS Analog-to-Digital Converter for Sensor Signal Processing

  • Oh, Chang-Woo;Choi, Byoung-Soo;Kim, JinTae;Seo, Sang-Ho;Shin, Jang-Kyoo;Choi, Pyung
    • 센서학회지
    • /
    • 제26권3호
    • /
    • pp.155-159
    • /
    • 2017
  • The analog-to-digital converter (ADC) is an important component in various fields of sensor signal processing. This paper presents an expandable flash analog-to-digital converter (E-flash ADC) for sensor signal processing using a comparator, a subtractor, and a multiplexer (MUX). The E-flash ADC was simulated and designed in $0.35-{\mu}m$ standard complementary metal-oxide semiconductor (CMOS) technology. For operating the E-flash ADC, input voltage is supplied to the inputs of the comparator and subtractor. When the input voltage is lower than the reference voltage, it is outputted through the MUX in its original form. When it is higher than the reference voltage, the reference voltage is subtracted from the input value and the resulting voltage is outputted through the MUX. Operation of the MUX is determined by the output of the comparator. Further, the output of the comparator is a digital code. The E-flash ADC can be expanded easily.

디지털 도서관 상호운영성 기술요소에 기반한 기술 참조 모델 설계에 관한 연구 (A Study on the Design of the Technology Reference Model Based on Technologies of Interoperability in Digital Libraries)

  • 김성희;이정수
    • 정보관리학회지
    • /
    • 제24권4호
    • /
    • pp.239-254
    • /
    • 2007
  • 본 연구에서는 디지털 도서관의 상호운영성 및 통합 관리 문제를 해결하기 위해 상호운영성을 위한 핵심 기술 및 디지털 도서관의 기능, 서비스를 분석하여 정보기술아키텍처의 기술참조모델을 설계하였다. 제시된 디지털 도서관의 정보기술아키텍처의 영역은 1)Metadata Management, 2)Library Services, 3)Service Integration 4)Service Management, 5)Open Interface, 6)Network, 7)Architecture 등총 7개의 영역으로 구분되며, 20개의세부 기술 영역으로 하였다. 이러한 연구결과는 정보시스템간의 상호운영성및 호환성을 확보하기 위한 핵심기술을 식별함으로서 디지털 도서관의 체계적인 구축과 효율성을 제고하기 위한 틀을 제공할 수 있을 것이다.

디지털참고봉사의 이용 활성화 방안 (Digital Reference Service : Directions for Promotion)

  • 장혜란
    • 한국도서관정보학회지
    • /
    • 제35권4호
    • /
    • pp.215-228
    • /
    • 2004
  • 도서관 서비스 이용에 관한 연구는 이론적 논의와 실제적 경험을 토대로 이루어져야 한다. 본 연구에서 는, 우리나라의 디지털참고봉사 이용 증진을 위하여, 잠재이용자의 식별, 서비스 주지를 위한 홍보, 사용성 제고를 위한 사이트 개선, 서비스 품질과 만족도 평가 등에 관하여, 선행 연구와 외국의 성공 사례를 고찰함으로써 실행가능한 구체적 방안을 제시하였다. 디지털참고봉사의 기획과 개발 및 활성화에 유용한 정보가 될 것이다.

  • PDF