• 제목/요약/키워드: clock characteristics

검색결과 156건 처리시간 0.03초

An Approach for GPS Clock Jump Detection Using Carrier Phase Measurements in Real-Time

  • Heo, Youn-Jeong;Cho, Jeong-Ho;Heo, Moon-Beom
    • Journal of Electrical Engineering and Technology
    • /
    • 제7권3호
    • /
    • pp.429-435
    • /
    • 2012
  • In this study, a real-time architecture for the detection of clock jumps in the GPS clock behavior is proposed. GPS satellite atomic clocks have characteristics of a second order polynomial in the long term showing sudden jumps occasionally. As satellite clock anomalies influence on GPS measurements which could deliver wrong position information to users as a result, it is required to develop a real time technique for the detection of the clock anomalies especially on the real-time GPS applications such as aviation. The proposed strategy is based on Teager Energy operator, which can be immediately detect any changes in the satellite clock bias estimated from GPS carrier phase measurements. The verification results under numerous cases in the presence of clock jumps are demonstrated.

유지 기능을 가지는 위상고정 루프를 이용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with hold function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2005년도 종합학술발표회 논문집 Vol.15 No.1
    • /
    • pp.191-196
    • /
    • 2005
  • A low-cost, high-performance 40 Gb/s clock recovery module using a phase-locked loop(PLL) for a 40 Gb/s optical receiver has been designed and implemented. It consists of a clock recovery circuit, a RF mixer and frequency discriminator for phase/frequency detection, a DR-VCO, a phase shifter, and a hold circuit. The recovered 40 GHz clock is synchronized with a stable 10 GHz DR-VCO. The clock stability and jitter characteristics of the implemented PLL-based clock recovery module has shown to significantly improve the performance of the conventional open-loop type clock recovery module with DR filter. The measured peak-to-peak RMS jitter is about 230 fs. When input signal is dropped, the 40 GHz clock is generated continuously by hold circuit. The implemented clock recovery module can be used as a low-cost and high-performance receiver module for 40 Gb/s commercial optical network.

  • PDF

FE model updating and seismic performance evaluation of a historical masonry clock tower

  • Gunaydin, Murat;Erturk, Esin;Genc, Ali Fuat;Okur, Fatih Yesevi;Altunisik, Ahmet Can;Tavsan, Cengiz
    • Earthquakes and Structures
    • /
    • 제22권1호
    • /
    • pp.65-82
    • /
    • 2022
  • This paper presents a structural performance assessment of a historical masonry clock tower both using numerical and experimental process. The numerical assessment includes developing of finite element model with considering different types of soil-structure interaction systems, identifying the numerical dynamic characteristics, finite element model updating procedure, nonlinear time-history analysis and evaluation of seismic performance level. The experimental study involves determining experimental dynamic characteristics using operational modal analysis test method. Through the numerical and experimental processes, the current structural behavior of the masonry clock tower was evaluated. The first five experimental natural frequencies were obtained within 1.479-9.991 Hz. Maximum difference between numerical and experimental natural frequencies, obtained as 20.26%, was reduced to 4.90% by means of the use of updating procedure. According to the results of the nonlinear time-history analysis, maximum displacement was calculated as 0.213 m. The maximum and minimum principal stresses were calculated as 0.20 MPa and 1.40 MPa. In terms of displacement control, the clock tower showed only controlled damage level during the applied earthquake record.

GPS 위성시계오차의 장단기 특성 분석 (Analysis of Short-Term and Long-Term Characteristics of GPS Satellite Clock Offsets)

  • 손은성;박관동;김경희
    • 한국측량학회지
    • /
    • 제28권6호
    • /
    • pp.563-571
    • /
    • 2010
  • GPS 위성은 세슘과 루비듐으로 이루어진 원자시계가 3~4개 탑재되어 있으며 NANU 정보를 통해 현재와 과거에 사용했었던 원자시계의 종류를 파악할 수 있다. 이 연구에서는 2001년부터 2009년까지의 SP3 파일에서 각 PRN에 대한 위성시계오차를 추출하여 분석하였다. 분석 결과 대체적으로 세슘시계는 직선형태, 루비듐시계는 곡선형태의 특성을 보였으나 일정한 경향은 나타나지 않았다. 또한 일주일간의 CLK 파일에서 위성시계오차를 추출하여 각 PRN별로 1차식과 2차식으로 접합하고 그 결과를 비교하였다. 세슘시계의 경우 2차식보다 1차식이 추출 데이터와 유사하였으며 루비듐시계의 경우 2차식이 추출 데이터와 유사하였고 특정 PRN은 다차항 형태의 특성을 보였다. 그리고 Modified Allan Deviation 방법을 이용하여 2007년과 2010년의 GPS 위성을 Block별, 원자 시계별로 분석하였다. 그결과 GPS 위성은 Block별, 원자시계별로 서로 다른 특성이 보였으며 Block 또는 원자시계가 변경되면 그 특성도 변경되는 것을 확인할 수 있었다.

Buffer Policy based on High-capacity Hybrid Memories for Latency Reduction of Read/Write Operations in High-performance SSD Systems

  • Kim, Sungho;Hwang, Sang-Ho;Lee, Myungsub;Kwak, Jong Wook;Park, Chang-Hyeon
    • 한국컴퓨터정보학회논문지
    • /
    • 제24권7호
    • /
    • pp.1-8
    • /
    • 2019
  • Recently, an SSD with hybrid buffer memories is actively researching to reduce the overall latency in server computing systems. However, existing hybrid buffer policies caused many swapping operations in pages because it did not consider the overall latency such as read/write operations of flash chips in the SSD. This paper proposes the clock with hybrid buffer memories (CLOCK-HBM) for a new hybrid buffer policy in the SSD with server computing systems. The CLOCK-HBM constructs new policies based on unique characteristics in both DRAM buffer and NVMs buffer for reducing the number of swapping operations in the SSD. In experimental results, the CLOCK-HBM reduced the number of swapping operations in the SSD by 43.5% on average, compared with LRU, CLOCK, and CLOCK-DNV.

동기식 선형망에서의 망동기 클럭특성 분석에 관한 연구 (A study on the analysis of the characteristics of synchronization clock in the SDH based linear network)

  • 이창기;홍재근
    • 한국통신학회논문지
    • /
    • 제22권9호
    • /
    • pp.2062-2073
    • /
    • 1997
  • 동기식 전송망과 장치를 설계할 때 고려해야 할 중요사항은 최대 노드수와 노드의 클럭특성이다. 이를 위해서는 클럭상태가 정상상태일 때 뿐 아니라 단기위상순서변위, 그리고 장기위상변위 등에 관한 클럭특성 연구가 필요하다. 따라서 본 논문에서는 국내 동기클럭 분배망의 구성을 바탕으로 최근 확정된 ITU-T 및 ANSI의 클럭규격을 적용하여 동기식 선형망에서 정상상태와 위상변위상태일 때의 망구성에 따른 MTIE 및 TDEV 특성을 살펴보았고, ITU-T와 ANSI규격을 동시에 만족하는 최대 노드수를 제시하였다. 또한 본 논문에서 얻은 결과를 AT&T의 것과 비교 분석하였다.

  • PDF

동기망과 전송망에서의 동기클럭 성능 분석을 위한 시뮬레이터 개발 (Development of Simulator for Performance Analysis of Synchronization Clock in the Synchronization Network and Transmission Network)

  • 이창기
    • 정보처리학회논문지C
    • /
    • 제11C권1호
    • /
    • pp.123-134
    • /
    • 2004
  • 동기 망과 전송망에서의 동기클럭 성능은 망의 안정성 화보와 데이터 전송 보장 측면에서 중요한 요소이다. 그러므로 망을 설계할 때 동기망과 전송망의 동기클럭 성능을 분석하기 위하여 다양한 파라메타를 적용할 수 있고, 그리고 최상상태에서 최악상태까지 망에서 나타날 수 있는 여러 가지 입력레벨을 적용할 수 있는 시뮬레이터가 필요하다. 따라서 본 논문에서는 동기망과 전송망에서의 동기클럭 특성을 분석할 수 있는 SNCA와 TNCA를 개발하였고, 또한 개발된 시뮬레이터를 활용하여 다양한 원더생성, 노드 수, 클럭 상태 등의 입력조건에 따른 NEl, NE2, NE3 등 전송망과 DOTS1과 DOTS2 등 동기 망에서의 동기 클럭 특성과 최대 노드수 결과를 얻었다.

클락 유지 기능을 가지는 위상 고정 루프를 사용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of a 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with the Clock-Hold Function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회논문지
    • /
    • 제17권2호
    • /
    • pp.171-177
    • /
    • 2006
  • 클락 유지 기능을 가지는 저가의 고성능 40 Gb/s 클락 복원기를 위상 고정 루프를 적용하여 설계 및 제작하였다. 클락 복원기는 클락 추출기, RF 믹서, 주파수 판별기, 위상 변환기, 클락 유지 회로로 구성되어 있다. 추출된 40 GHz 클락은 10 GHz 유전체 공진 발진기와 위상이 동기된다. 위상 고정 루프를 사용한 클락 복원기는 기존의 유전체 공진 필터를 사용한 개방형 클락 복원기에 비해 클락의 안정성과 지터 특성이 크게 향상되었다. 측정된 지터의 실효치는 230 fs였다. 또한 입력 신호가 끊어질 경우, 유지 회로에 의해 연속적인 클락 유지가 가능하였다.

Least-Squares Collocation을 이용한 GPS 수신기 시계오차 보간 (Interpolation of GPS Receiver Clock Errors Using Least-Squares Collocation)

  • 홍창기;한수희
    • 한국측량학회지
    • /
    • 제36권6호
    • /
    • pp.621-628
    • /
    • 2018
  • GPS (Global Positioning System)를 이용하여 위치를 결정하기 위해서는 4개 이상의 가시위성이 있어야 한다. 하지만 도심지역과 같은 환경에서는 이러한 조건을 만족하기 어려운 경우도 있다. 특히, 가시위성이 3개뿐인 경우 외부로부터 위치결정에 필요한 시계오차정보를 활용하는 측위기법이 대안으로 사용되기도 한다. 본 연구에서는 먼저 수신기 시계오차특성을 분석한 후 시계오차의 보간에 적합한 방법으로 LSC (Least-Squares Collocation)을 제안하였다. 실험을 위해 국내 상시관측소와 상시관측소 근처에 설치된 수신기로부터 수신된 GPS 데이터를 이용하였다. DGPS (Differential GPS)기법을 통해 먼저 시계오차를 계산했으며 효율적인 보간을 위해 구간을 나눈 후 보간하는 방법을 적용하였다. 시계오차의 계산이 불가능한 epoch에 대해 LSC 보간법을 적용함으로써 시계오차를 계산하였다. 실험결과를 분석하기 위해 원래 데이터로부터 계산된 시계오차와 보간된 시계오차와의 차이인 잔차를 계산하였다. 계산결과 잔차의 평균은 0.24m 그리고 표준편차는 0.49m로 충분한 정확도의 확보가 가능한 것으로 판단된다.

광전송망에서 정상상태 동기클럭 성능 (A Performance Analysis on Steady-state Synchronous Clock in NG-SDH Network)

  • 양충열;고제수;이창기;김환우
    • 한국통신학회논문지
    • /
    • 제32권6B호
    • /
    • pp.305-315
    • /
    • 2007
  • 본 논문에서는 차세대 광전송망의 전송노드와 DOTS에 대해 실제 측정한 클럭잡음 데이터를 기반으로 광전송망 내에서 동기클럭이 정상상태에 있을 때 성능을 분석하고, 이 때 구성가능한 최대 망노드 수준을 제시하였다.