• 제목/요약/키워드: circuit architecture

검색결과 477건 처리시간 0.024초

40MHz의 대역폭과 개선된 선형성을 가지는 Active-RC Channel Selection Filter (Active-RC Channel Selection Filter with 40MHz Bandwidth and Improved Linearity)

  • 이한열;황유정;장영찬
    • 한국정보통신학회논문지
    • /
    • 제17권10호
    • /
    • pp.2395-2402
    • /
    • 2013
  • 본 논문에서는 40MHz의 대역폭과 개선된 선형성을 가지는 active-RC channel selection filter (CSF)가 제안된다. 제안되는 CSF는 5차 butterworth 필터로써 한 단의 1차 low pass 필터와 두 단의 biquad 기반의 2차 low pass 필터, 그리고 DC offset 제거를 위한 DC 피드백 회로로 구성된다. CSF의 선형성을 개선하기 위해 스위치로 사용되는 MOSFET의 body를 source 노드로 연결한다. 설계된 CSF의 대역폭은 10MHz, 20MHz, 그리고 40MHz로 선택될 수 있으며, 전압 이득은 0dB에서 24dB까지 6dB의 단위로 조정된다. 제안된 CSF는 1.2V 40nm의 1-poly 8-metal CMOS 공정에서 설계된다. 설계된 CSF가 40MHz의 대역폭과 0dB의 gain을 가질 때, OIP3는 31.33dBm이고 in-band ripple은 1.046dB, IRN는 39.81nV/sqrt(Hz)로 시뮬레이션 검증되었다. CSF의 면적과 전력소모는 각각 $450{\times}210{\mu}m^2$와 6.71mW 이다.

지능형 정보제공 시스템의 특수 지원을 이용하여 제공되는 전화투표 서비스의 과부하 제어를 위한 확장된 서비스 필터링 기법 (Extended Service Filtering Technique for Overload Control of Televoting Service Required for the Specialized Resources of Intelligent Peripheral)

  • 정광제
    • 한국정보처리학회논문지
    • /
    • 제3권7호
    • /
    • pp.1727-1738
    • /
    • 1996
  • 전화투표(VOT:Televoting)서비스는 수 초 이내에 대량의 지능망 호가 발생하는 대량집중호 특성을 지니고 있으며, 이로 인하여 서비스 제어 시스템(SCP: Serice Control Point)과 신호망에서의 과부하 및 폭주 문제를 야기한다. 따라서, 본 논문 은 SCP에서의 시스템 과부하 및 신호망에서의 트래픽 폭주문제를 해결 하기 위하여 확장된 서비스 필터링 기법을 제안하며, 기존 지능망 과부하 제어 기법과 비교하다. 또한, 과부하 상태의 지능망에서 평형상태 호차단 확률을 계산 한다. 본 논문에서 제안한 기법은 SCP 과부하 및 신호망 폭주를 고려하며, 특히 지능형 정보제공 시스템 (IP:Intelhigent Peripheral)의 특수 자원을 이용하여 제공 되는 VOT 서비스를 대상으로 한다. 확장된 필터링 기법은 서비스 필터링 시작을 위하여 SSP에 서스스 필터링을 요구하는 필터링 활성화 단계, SSP가 주기적으로 혹은 N번째 호마다 SCP로 필터링 결과를 보고하는 필터링 단계, 필저링 시간초과 타이머가 종료 되거나 호 차운터 값이 허용 가능한 최대 호수를 초과할 경우 SSP가 필터링을 중단하고 최종 필터링 결과값을 SCP에세 보고하는 필터링 비활 성화 단계 등으로 이루어져 있다. 본 논문은 확장된 필터링 기법을 ITU-T IN CS-1에서 정의한 VOT 서비스에 적용하고, 서비스 모델 링을 이용하여 분석한다. 또한, VOT 서비스에 적용하기 위하여 VOT 서비스 및 SSP, SCP, IP 등으로 구성된 지능망 구조에 대하여 살펴보고, 해석적 VOT 서비스 모델링을 수행하여 SCP/SSP /IP 호바단 확률을 계산하였다. 새로운 필터링 기법의 적용으로 SCP 호차단 확률에 있어 좋은 성능 향상이 있음을 알 수 있었다.

  • PDF

디스플레이 시스템을 위한 소면적 12-bit 300MSPS CMOS D/A 변환기의 설계 (Design of a Small Area 12-bit 300MSPS CMOS D/A Converter for Display Systems)

  • 신승철;문준호;송민규
    • 대한전자공학회논문지SD
    • /
    • 제46권4호
    • /
    • pp.1-9
    • /
    • 2009
  • 본 논문에서는 디스플레이 시스템을 위한 소면적 12-bit 300MSPS의 D/A 변화기(DAC)를 제안한다. 최근 SoC(System-On-Chip) 경향에 맞는 소면적 DAC를 구현하기 위한 전체적인 구조는 6-MSB(Most Significant Bit) + 6-LSB(Least Significant Bit)의 full matrix 구조로 설계 하였다. 고해상도 동작에 요구되는 output impedance을 만족하는 monitoring bias 구조, 고속 동작 및 소면적 디지털 회로 구성을 위하여 logic과 latch 및 deglitching 역할을 동시에 할 수 있는 self-clocked switching logic을 각각 제안하였다. 설계된 DAC는 Samsung $0.13{\mu}m$ thick gate 1-poly 6-metal N-well CMOS 공정으로 제작되었다. 제작된 DAC의 측정결과 INL (Integrated Non Linearity) / DNL (Differential Non Linearity)은 ${\pm}3LSB$ / ${\pm}1LSB$ 이하로 나타났으며, 300MHz 샘플링 속도와 15MHz의 출력신호에서 SFDR은 약 70dB로 측정되었다. DAC의 유효면적은 $0.26mm^2$ ($510{\mu}m{\times}510{\mu}m$)로 기존의 DAC에 비하여 최대 40% 감소된 초소면적으로 구현되었으며, 최대 전력 소모는 100mW로 측정되었다.

2세대 AiPi+ 용 DLL 기반 저전력 클록-데이터 복원 회로의 설계 (A Design of DLL-based Low-Power CDR for 2nd-Generation AiPi+ Application)

  • 박준성;박형구;김성근;부영건;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제48권4호
    • /
    • pp.39-50
    • /
    • 2011
  • 본 논문에서는 패널 내부 인터페이스의 하나인 2세대 AiPi+의 클록-데이터 복원 회로(Clock & Data Recovery)를 제안하였다. 제안하는 클록-데이터 복원 회로의 속도는 기존 AiPi+ 보다 빠른 1.25 Gbps 로 향상되었으며 다중 위상 클록을 생성하기 위하여 Delay-Locked Loop(DLL)를 사용하였다. 본 논문에서는 패널 내부 인터페이스의 저전력, 작은 면적의 이슈를 만족하는 클록-데이터 복원 회로를 설계하였다. 매우 간단한 방법으로 자동적으로 Harmonic-locking 문제를 해결할 수 있는 주파수 검출기 구조를 제안하여 기존 주파수 검출기(Frequency Detector)의 복잡도, 전류 소모, 그리고 외부 인가에 따른 문제를 개선하였으며, 전압 제어 지연 라인(Voltage Controlled Delay Line) 에서 상승/하강 시간 차이에 따른 에지의 사라짐 현상을 막기 위해서 펄스 폭의 최대치를 제한하는 펄스 폭 오류 보정 방법을 사용하였다. 제안하는 클록-데이터 복원 회로는 CMOS 0.18 ${\mu}m$ 공정으로 제작되었으며 면적은 $660\;{\mu}m\;{\times}\;250\;{\mu}m$이고, 공급 전압은 1.8 V이다. Peak-to-Peak 지터는 15 ps, 입력 버퍼, 이퀄라이저, 병렬화기를 제외한 클록-데이터 복원 회로의 소모 전력은 5.94 mW 이다.

One-Zero 감지기와 버퍼드 기준 저항열을 가진 1.8V 6-bit 2GSPS CMOS ADC 설계 (Design of an 1.8V 6-bit 2GSPS CMOS ADC with an One-Zero Detecting Encoder and Buffered Reference)

  • 박유진;황상훈;송민규
    • 대한전자공학회논문지SD
    • /
    • 제42권6호
    • /
    • pp.1-8
    • /
    • 2005
  • 본 논문에서는, 1.8V 6bit 2GSPS Nyquist CMOS A/D 변환기를 제안한다. 6bit의 해상도와 초고속의 샘플링과 입력 주파수를 만족시키면서 저 전력을 구현하기 위하여 Interpolation Flash type으로 설계되었다. 같은 해상도의 Flash A/D 변환기에 비해 프리앰프의 수가 반으로 줄기 때문에 작은 입력 커패시턴스를 가지며 면적과 전력소모 작게 할 수 있다. 또한 본 연구에서는 고속 동작의 문제점들을 해결하기 위하여 새로운 구조의 One-zero Detecting Encoder, Reference Fluctuation을 보정하기 위한 회로, 비교기 자체의 Offset과 Feedthrough에 의한 오차를 최소화하기 위하여 Averaging Resistor와 SNDR을 향상시키기 위한 Track & Hold, 제안하는 Buffered Reference를 설계하여 최종적으로 2GSPS Nyquist 입력의 A/D converter 출력 결과를 얻을 수가 있었다. 본 연구에서는 1.8V의 공급전압을 가지는 0.18$\mu$m 1-poly 3-metal N-well CMOS 공정을 사용하였고, 소비전력은 145mW로 Full Flash 변환기에 비해 낮음을 확인 할 수 있었다. 실제 제작된 칩은 측정결과 2GSPS에서 SNDR은 약 36.25dB로 측정되었고, Static 상태에서 INL과 DNL은 각각 $\pm$0.5LSB 로 나타났다. 유효 칩 면적은 977um $\times$ 1040um의 면적을 갖는다.

CNT 센서 어레이를 위한 신호 검출 시스템 (A Signal Readout System for CNT Sensor Arrays)

  • 신영산;위재경;송인채
    • 대한전자공학회논문지SD
    • /
    • 제48권9호
    • /
    • pp.31-39
    • /
    • 2011
  • 본 논문에서는 Carbon Nanotube(CNT) 센서 어레이를 위한 저 전력, 소 면적의 신호 검출 시스템을 제안한다. 제안된 시스템은 신호 검출회로, 디지털 제어기, UART I/O로 구성된다. 신호 검출회로는 VGA를 공유하는 64개의 transimpedance amplifier(TIA)와 11비트 해상도의 successive approximation register-ADC(SAR-ADC)를 사용하였다. TIA는 센서의 전압 바이어스 및 전류를 증폭하기 위한 active input current mirror(AICM)와 증폭된 전류를 전압으로 변환하는 저항 피드백 방식의 VGA(Variable Gain Amplifier)로 구성되어있다. 이러한 구조는 큰 면적과 많은 전력을 필요로 하는 VGA를 공유하기 때문에 다수의 센서 어레이에 대해 검출 속도의 저하 없이 저 전력, 소 면적으로 신호 검출이 가능하게 한다. SAR-ADC는 저 전력을 위하여 입력 전압 level에 따라 하위 bit의 동작을 생략하는 수정된 알고리즘을 사용하였다. ADC 및 센서의 선택은 UART Protocol 기반의 디지털 제어기에 의해 선택되며, ADC의 data는 UART I/O를 통해 컴퓨터와 같은 단말기를 통해 모니터링 할 수 있다. 신호 검출회로는 0.13${\mu}m$ CMOS 공정으로 설계되었으며 면적은 0.173 $mm^2$이며 640 sample/s의 속도에서 77.06${\mu}W$의 전력을 소모한다. 측정 결과 10nA - 10${\mu}A$의 전류 범위에서 5.3%의 선형성 오차를 가진다. 또한 UART I/O, 디지털 제어기는 0.18${\mu}m$ CMOS 공정을 이용하여 제작하였으며 총면적은 0.251 $mm^2$ 이다.

CCTV 통합관리를 위한 관리대장 표준화 연구 (Study on the Standardization of Management Form through Integrated Management of CCTV)

  • 박정우;이성호;남광우
    • 한국지리정보학회지
    • /
    • 제19권2호
    • /
    • pp.63-72
    • /
    • 2016
  • CCTV는 국토교통부 통합운영센터와 행정자치부 통합관제센터가 제공하는 유비쿼터스 서비스의 근간을 이루는 시설이다. 그러나 CCTV는 각 부처별로 운영 관리 되는 만큼 각기 다른 법제도에 따라 설치 후 관리되고 있다. 또한, 법제도상에 통일된 관리 근거가 부재하여 실제 관리를 담당하는 각 지자체에서는 부처별 개별 기준에 의해 분산적으로 관리하고 있는 실정이다. 이에 본 연구는 통합적 관리방안 마련을 위해 표준화된 관리대장 작성을 연구의 목적으로 하였다. 이를 위해서 우선적으로 법제도와 공공데이터 개방에 따른 공개 자료 및 실무담당자 인터뷰를 통해 CCTV관리 현황을 분석하여 이를 기반으로 지자체에서 CCTV 설치 사업을 위해 발주한 나라장터의 시방서를 참고하여 통합관리목적의 요구사항을 도출하였다. 통합적 관리차원의 관리대장은 이와 같이 도출된 구성요소를 바탕으로 U-City의 지능화된 시설들과의 연계성 및 관리이력항목을 추가하여 작성하였다. 통합관리를 위한 관리대장은 다부처에서 설치한 CCTV일지라도 관리 기록되는 내용이 공통적으로 작성되도록 하였으며, 공동 이용을 위한 요구조건을 확인할 수 있도록 장비 검색이 용이하도록 하였다. 본 연구 결과는 통합운영센터에서 장비의 통합관리를 위한 시설물관리시스템의 DB구축에 기여할 수 있을 것이며, CCTV의 구성요인들을 고려하여 적정입지 선정과 CCTV의 촬영범위에 대한 상세한 시뮬레이션에 활용될 것으로 기대한다.

50MHz 2단 온도계 디코더 방식을 사용한 10 bit DAC 설계 (Design and Implement of 50MHz 10 bits DAC based on double step Thermometer Code)

  • 정준희;김영식
    • 대한전자공학회논문지SD
    • /
    • 제49권6호
    • /
    • pp.18-24
    • /
    • 2012
  • 본 논문에서는 $0.18-{\mu}m$ CMOS 공정으로 제작된 무선 센서네트워크 송신기에 적용 가능한 50MHz/s 저전력 10비트 DAC 측정 결과를 제시한다. 제작된 DAC는 일반적 세그멘티드 방식과는 다르게 2단 온도계 디코더를 이용한 전류 구동 방식으로, 10비트를 상위 6비트와 하위 4비트로 나누어 구현하였다. 상위 6 비트의 온도계 디코더는 3비트의 행 디코더와 3비트의 열 디코더로 행과 열을 대칭적으로 구성하여 상위 전류 셀을 제어하였고, 하위 4비트도 온도계 디코더 방식으로 하위 전류셀을 구동하도록 설계하였다. 상위와 하위 단위 전류 셀은 셀 크기를 바꾸는 대신 바이어스 회로에서 하위 단위 전류의 크기가 상위 단위 전류와의 크기에 비해 1/16이 되도록 바이어스 회로를 설계하였다. 그리고 상위와 하위 셀간의 온도계 디코더 신호의 동기를 위해 입력 신호 및 디코딩 된 신호에 모두 동기화 래치를 적용하여 Skew를 최소화하도록 설계하였다. 측정결과 DAC는 50MHz클럭에서 최대 출력구동범위가 2.2Vpp이고, 이 조건에서 DC전원은 3.3 V에서 DC전류 4.3mA를 소모하였다. 그리고 DAC의 선형성 특성은 최대 SFDR이 62.02 dB, 최대 DNL은 0.37 LSB, 최대 INL은 0.67 LSB로 측정되었다.

E급 증폭기의 바이어스 스위칭 회로를 이용한 HF-대역 자기장 통신 시스템 (HF-Band Magnetic-Field Communication System Using Bias Switching Circuit of Class E Amplifier)

  • 손용호;이준;조상호;장병준
    • 한국전자파학회논문지
    • /
    • 제23권9호
    • /
    • pp.1087-1093
    • /
    • 2012
  • 본 논문에서는 ASK(Amplitude Shift Keying) 송신기, 한 쌍의 루프 안테나 및 ASK 수신기로 구성되는 HF-대역 자기장 통신 시스템을 구현하였다. 특히, E급 증폭기를 사용하는 ASK 송신기의 데이터 변조 방법으로 Drain 바이어스 전압을 입력 데이터에 따라 두 가지 레벨로 가변하여 공급하는 바이어스 스위칭 회로를 새롭게 제안하였다. E급 증폭기는 저가의 IRF510 power MOSFET를 이용하여 6.78 MHz에서 최대 5 W 출력과 동작 바이어스 전체에서 75 % 이상의 효율이 측정되었다. ASK 수신기는 Log 증폭기, 필터 및 비교기로 구현하여 -78 dBm의 수신 감도를 구현하였다. 자기장 통신 시스템의 최대 통신 거리를 예측하기 위하여 근역장과 원역장에서의 자기 장 유도식을 활용하여 전송 손실을 계산하는 방법을 고안하였다. 또한, $30{\times}30cm^2$ 크기의 사각형 루프 안테나쌍 을 이용한 실내 전송 실험을 수행하여 제시한 방법의 타당성을 확인하였다. 전송 손실 추정 결과, 1 W 출력과 -70 dBm 수신 감도를 가질 경우 최대 35 m의 수신거리가 계산되었다. 최종적으로 설계된 ASK 송신부와 ASK 수신부를 루프 안테나 쌍에 연결하여 5 m 거리에서 통신이 이루어짐을 확인하였다.

단층 입력 구조의 Magnetic-Tunnel-Junction 소자용 Macro-Model을 이용한 4비트 그레이 카운터의 설계 (Design of 4-bit Gray Counter Simulated with a Macro-Model for Single-Layer Magnetic-Tunnel-Junction Elements)

  • 이승연;이감영;이현주;이승준;신형순
    • 대한전자공학회논문지SD
    • /
    • 제44권9호
    • /
    • pp.10-17
    • /
    • 2007
  • 기존의 트랜지스터 기반의 논리 연산자를 비휘발성 소자인 MTJ(Magnetic Tunneling Junction)로 대체하는 자기논리(magneto-logic) 회로는 그동안 기억 소자 분야에만 국한되어온 MTJ를 스핀전자공학 분야의 새로운 응용으로 논리 회로까지 확장하여 적용 가능하게 한다. 자기논리 회로는 회로 면적 면에서 우수하고 전원이 꺼져도 정보를 유지할 수 있는 장점을 가지고 있다. 또한, 불(Boolean) 연산을 수행함에 있어서 유연성을 보여, 단순히 입력을 바꾸는 것만으로도 한 MTJ 소자로 모든 논리 연산자를 구현 가능하게 한다. 이로써 물리적으로 완성된 회로 내에서, 재구성 가능한 자기논리 회로를 설계할 수 있다. 본 논문에서는 종래의 다층 입력 구조의 MTJ에 비해, 공정이 간단하고, 보다 유연한 함수 구현 능력을 갖는 단층 입력 구조의 새로운 MTJ 소자를 제안하며, 그 예로, 4비트 그레이 카운터를 설계하여 그 동작을 이전 논문에서 제안된 바 있는 macro-model을 보완 적용하여 검증하였다.