• 제목/요약/키워드: analog predistorter

검색결과 12건 처리시간 0.027초

M/W 중계기용 아날로그 Predistorter의 설계 및 구현 (Design and Implementation of an Analog Predistorter for M/W Repeaters)

  • 강상기;유준규;장대익
    • 한국정보통신학회논문지
    • /
    • 제12권1호
    • /
    • pp.33-38
    • /
    • 2008
  • M/W 주파수 변환 중계기는 송신 궤환 신호에 의한 발진 가능성이 적고, 가시거리 통신을 하기 때문에 타 시스템에 대한 간섭도 적다. 때문에 도서 지역 등에 기지국 신호를 전송하는 경우에 M/W 중계기를 많이 이용한다. 본 논문에는 이동통신 M/W 주파수 변환 송신기에 적용 가능한 아날로그 predistorter의 설계와 구현에 관한 내용이 기술되어 있다. 본 논문에서 이용한 M/W 주파수 변환 송신기는 1010+/10 MHz의 신호를 11GHz 대역으로 주파수 변환해서 전송한다. 11GHz 대역에서 predistorter를 구현하기는 매우 어렵기 때문에 논문에서는 IF 대역인 1010MHz 대역에서 동작하는 predistorter를 구현하였다. 이와 같은 IF 대역에서 동작하는 predistorter는 IF 단 이후의 전체 송신기를 선형화 하는 효과가 있다. Predistorter의 성능 실험 결과 M/W 주파수 변환 송신기가 10.805GHz에서 25dBm을 출력 할 때 10dB의 ACPR(Adjacent Channel Power Ratio)이 개선됨을 확인하였다.

아날로그 전치왜곡기를 이용한 고효율 전력증폭기 (High Efficiency Power Amplifier using Analog Predistorter)

  • 최장헌;김영;윤영철
    • 한국항행학회논문지
    • /
    • 제18권3호
    • /
    • pp.229-235
    • /
    • 2014
  • 본 논문은 고효율 고선형 특성을 얻기 위하여 신테라사가 제공한 디지털로 제어되는 아날로그 전치왜곡 칩을 이용한 도허티 전력증폭기를 설계하였다. 여기서 사용된 아날로그 전치왜곡기는 입력과 출력신호를 비교하여 출력의 혼변조 신호 특성을 개선하기 위하여 입력 신호의 크기와 위상을 조절함으로서 선형성을 개선시켰다. 또한, 도허티 전력증폭기를 설계하여 이용함으로써 고효율의 특성을 얻었다. 제작된 전력증폭기는 중심주파수 2150 MHz에서 평형증폭기와 비교하여 11% 이상의 효율 개선 효과와 출력 전력 100W 이하에서 인접채널 전력을 15 dB 이상 개선시켰다.

Clipping Distortion Suppression of Directly Modulated Multi-IF-over-Fiber Mobile Fronthaul Links Using Shunt Diode Predistorter

  • Han, Changyo;Cho, Seung-Hyun;Sung, Minkyu;Chung, Hwan Seok;Lee, Jong Hyun
    • ETRI Journal
    • /
    • 제38권2호
    • /
    • pp.227-234
    • /
    • 2016
  • Herein, we demonstrate clipping distortion suppression of directly modulated multi-IF-over-fiber links using a simple shunt diode predistorter. The dynamic range of a directly modulated analog fiber optic link is limited by nonlinear distortions caused by laser-diode clipping. We investigate the link performance in the context of carrie-to-noise and distortion ratio (CNDR) and error vector magnitude (EVM) requirements when supporting LTE-A services. We also design an analog predistorter with a shunt-diode structure, and demonstrate experimentally that the predistorter has the ability to suppress clipping-induced third-order intermodulation distortions of the link by at most 14 dB. It also improves the CNDR and EVM of the 4-IF-multiplexed LTE-A carriers by 7 dB and 2.9%, respectively.

위상조절 왜곡기발생기를 가진 아날로그 전치왜곡기를 이용한 Doherty Amplifier의 선형성 개선 (Linearity Improvement of Doherty Amplifier Using Analog Predistorter with Phase-Controlled Error Generator)

  • 이용섭;정윤하
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.211-212
    • /
    • 2006
  • This paper represents a Doherty amplifier with analog predistorter to improve the linearity of the Doherty amplifier while preserving the high efficiency. A $3^{rd}$-order predistorter cancels $5^{th}$-order intermodulation (IM5) as well as $3^{rd}$-order intermodulation (IM3) components by their same phase difference in the predistorter and Doherty amplifier. This is accomplished by independently controlling their phase by using the phase-controlled error generator in the predistorter. For experimental verification, a $3^{rd}$-order predistorter has been implemented and tested in a 180-W Doherty amplifier at the wide-band code division multiple access (WCDMA) band. The measured results show good performance with the predistortion Doherty amplifier.

  • PDF

디지틀 적응 전치왜곡 선형화기에 관한 연구 (A Study of Digital Adaptive Predistorter Linearizer)

  • 이세현;강종필;이경우;민이규;강경원;김동현;이상설;안광은
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.377-380
    • /
    • 2000
  • In this paper, a new adaptive linearizer architecture with the predistorter is proposed. In the M.Ghaderi's paper, two analog predistorters and an envelope detector are used. Analog circuits for the analog predistorter and the envelope detector can cause imperfection and inaccuracy of the system and make circuits more complex. To solve those problems, most of processes including the predistortion are made by the DSP. The RLS algorithm is applied so that the errors between power amplifier output signals through the postdistorters and predistorted input signals can be converged to the global minimum.

  • PDF

DSP 구현을 위한 적응 전치왜곡 선형화기 구조 (An Adaptive Predistorter Linearizer Architecture for the DSP Implementation)

  • 이경우;이세현;이상설
    • 한국전자파학회논문지
    • /
    • 제11권8호
    • /
    • pp.1428-1436
    • /
    • 2000
  • 이 논문에서는 DSP로 구현하기에 적합한 적응 전치왜곡 선형화기를 제안한다. 기존에 제안된 선형화기와 달리 애널러그 전치왜곡기를 사용하지 않고 DSP로 전치왜곡을 시행한다. 전치왜곡기의 출력신호와 후처리기의 출력신호사이의 오차가 글로벌 최소치에 접근하도록 RLS(recursive least square) 적응 앨거리즘을 적용한다. 제안된 선형화기에 대한 컴퓨터 씨뮬레이션 결과는 좋은 성능을 보인다.

  • PDF

Effects of Drain Bias on Memory-Compensated Analog Predistortion Power Amplifier for WCDMA Repeater Applications

  • Lee, Yong-Sub;Lee, Mun-Woo;Kam, Sang-Ho;Jeong, Yoon-Ha
    • Journal of electromagnetic engineering and science
    • /
    • 제9권2호
    • /
    • pp.78-84
    • /
    • 2009
  • This paper represents the effects of drain bias on the linearity and efficiency of an analog pre-distortion power amplifier(PA) for wideband code division multiple access(WCDMA) repeater applications. For verification, an analog predistorter(APD) with three-branch nonlinear paths for memory-effect compensation is implemented and a class-AB PA is fabricated using a 30-W Si LOMaS. From the measured results, at an average output power of 33 dBm(lO-dB back-off power), the PA with APD shows the adjacent channel leakage ratio(ACLR, ${\pm}$5 MHz offset) of below -45.1 dBc, with a drain efficiency of 24 % at the drain bias voltage($V_{DD}$) of 18 V. This compared an ACLR of -36.7 dEc and drain efficiency of 14.1 % at the $V_{DD}$ of 28 V for a PA without APD.

적응 전치왜곡 선형화기를 사용한 주파수 도약 송신기용 선형 전력증폭기의 설계 (Design of a Linear PA for the Frequency Hopping Transmitter using the Adaptive Predistortion Linearizer)

  • 강경원;이상설
    • 한국전자파학회논문지
    • /
    • 제12권5호
    • /
    • pp.802-809
    • /
    • 2001
  • 이 논문에서는 VHF 대역에서 동작하는 주파수도약 송신기의 전력증폭기를 선형화한다. 적응 전치왜곡기(adaptive predistorter)를 사용하여 애널리그 다항식 선형화기를 전치왜곡기로 사용한다. 수렴 소도를 높이기 위하여 전치왜곡기의 출력신호와 후처리기의 출력신호 사이의 오차가 글로벌 최소치에 접근하도록 RLS(recursive least square) 적응 앨거리듬을 적용한다. 실험결과 설계된 선형 전력증폭기의 ACP(Adjacent Channel Power)는 10 dB 개선된다.

  • PDF

위상조절 왜곡발생기를 가진 아날로그 전치왜곡기를 이용한 Doherty Amplifier의 선형성 개선 (Linearity Improvement of Doherty Amplifier Using Analog Predistorter with Phase-Controlled Error Generator)

  • 이용섭;정윤하
    • 전자공학회논문지SC
    • /
    • 제44권2호
    • /
    • pp.32-38
    • /
    • 2007
  • 본 논문은 Doherty 증폭기의 높은 효율을 유지하면서 선형성을 개선하기 위해 아날로그 전치왜곡기를 가진 Doherty 증폭기를 보여준다. 3차 전치왜곡기는 전치왜곡기와 Doherty 증폭기에서 3차와 5차 혼변조 성분이 이루는 위상차를 같게 만들어 3차뿐만 아니라 5차 혼변조 왜곡신호를 동시에 상쇄시킨다. 이것은 전치왜곡기에서 위상조절 왜곡발생기를 이용하여 3차와 5차의 위상차를 독립적으로 조절함으로서 이루어진다. 또한, 간단하고 정확한 위상 측정 장치를 이용하여 왜곡발생기의 위상조절 능력을 실험적으로 확인한다. 실험적인 검증을 위해, 3차 전치왜곡기는 2.11-2.17 GHz의 WCDMA 대역에서 180-W Doherty 증폭기와 구현된다. 투톤 실험결과는 3차와 5차 혼변조 왜곡성분이 크게 상쇄될 수 있음을 보여준다. 또한, 4-carrier WCDMA 응용에서도 넓은 출력 범위에서 상당한 ACLR이 개선된다. 이 기법은 간단한 구조, 작은 크기, 세 가지의 조절 파라미터 때문에 가격 효율적이며 편리하다.