• 제목/요약/키워드: Voltage Multiplier

검색결과 124건 처리시간 0.028초

넓은 입력 범위를 갖는 무선 전력 전송용 다중 모드 정류기 설계 (A Design of Wide Input Range Multi-mode Rectifier for Wireless Power Transfer System)

  • 최영수;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제49권4호
    • /
    • pp.34-42
    • /
    • 2012
  • 본 논문에서는 무선전력전송 시스템 수신부의 넓은 입력 범위의 CMOS 다중 모드 정류기를 설계하였다. 다중 모드 정류기의 출력전압을 비교기로 감지하고, 스위치를 컨트롤 하여 정류기 모드를 전환한다. 다중 모드 정류기는 입력 전압의 크기에 따라 자동으로 전파 정류기, 1단 전압 체배기, 2단 전압 체배기로 동작한다. 일반적인 전파 정류기는 10 V에서 20 V까지의 입력 AC 전압에 대해 9 V에서 19 V까지의 출력 DC 전압을 생성할 수 있다. 다중 모드 정류기는 전파 정류기 보다 입력 범위를 5 V 향상시켜서 5 V에서 20 V까지의 입력 AC 전압에 대해 출력 DC 전압은 7.5 V에서 19 V까지 생성되는 것을 보여준다. 다중 모드 정류기의 효율은 전파 정류기 모드에서 94%이다. 제안하는 다중 모드 정류기는 0.35${\mu}m$ BCD 공정으로 설계되었고, 면적은 $2500{\mu}m{\times}1750{\mu}m$ 이다.

Simulation Study of RSFQ D/A Converter

  • Chu, Hyung-Gon;Kim, Kyu-Tae;Kang, Joon-Hee
    • 한국초전도학회:학술대회논문집
    • /
    • 한국초전도학회 2001년도 High Temperature Superconductivity Vol.XI
    • /
    • pp.35-35
    • /
    • 2001
  • PDF

비동기 시스템용 고성능 16비트 승산기 설계 (Design of High Performance 16bit Multiplier for Asynchronous Systems)

  • 김학윤;이유진;장미숙;최호용
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.356-359
    • /
    • 1999
  • A high performance 16bit multiplier for asynchronous systems has been designed using asynchronous design methodology. The 4-radix modified Booth algorithm, TSPC (true single phase clocking) registers, and modified 4-2 counters using DPTL (differential pass transistor logic) have been used in our multiplier. It is implemented in 0.65${\mu}{\textrm}{m}$ double-poly/double-metal CMOS technology by using 6616 transistors with core size of 1.4$\times$1.1$\textrm{mm}^2$. And our design results in a computation rate exceeding 60MHz at a supply voltage of 3.3V.

  • PDF

가변주파수 3상 정현파 신호의 최대전압 검출기 (A Peak Detector for Variable Frequency Three-Phase Sinusoidal Signals)

  • 김홍렬
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제23권2호
    • /
    • pp.210-215
    • /
    • 1999
  • The proposed detector is consists of three-phase sinusoidal signal generator and peak detector. This peak detector can detect the peak voltage value at the state of variable frequency. In experi-ment three-phase sinusoidal signals are generated from D/A converter using IBM PC and deliv-ered to the peak detector. Each signals are squared by multiplier and summed up Peak value is the square root of summed value extracted by square root circuit.

  • PDF

이중대역/이중편파 패치 안테나를 이용한 렉테나 설계 (Design of a Rectenna Using Dual Band/Dual Polarization Microstrip Patch Antenna)

  • 서기원;김정한;노형환;성영락;오하령;박준석
    • 전기학회논문지
    • /
    • 제59권12호
    • /
    • pp.2268-2272
    • /
    • 2010
  • This letter presents that a rectenna can utilize more stable wireless power by using a new design dual band/dual polarization microstrip patch antenna and 2 stage voltage multiplier at 2.4 GHz band and 3.1 GHz band. The proposed antenna is a new microstrip patch antenna design to make impedance matching possible by using slotted capacitive coupling between the patch and $50\Omega$ feed line on a ground plane. Its advantage is that the size of the rectenna can be reduced by using $50\Omega$ feed line on the ground plane, which can be used efficiently. The dual band/dual polarization microstrip patch antenna shows circular polarization at 2.4 GHz band and linear polarization at 3.1 GHz band. Under -10 dB return loss, The dual band/dual polarization microstrip patch antenna obtains 340 MHz bandwidth as 2.23~2.57 GHz and 375 MHz bandwidth as 2.95~3.325 GHz. Also, 2 Stage Voltage multiplier is possible to operate at 2.4 GHz band and 3.1 GHz band. The designed retenna can usually obtain wireless power at both 3.1 GHz band, and 2.4 GHz band applications such as Wi-Fi, Bluetooth, Wireless LAN, etc. So more stable wireless power can be utilized at the same time.

CMOS 상보형 구조를 이용한 아날로그 멀티플라이어 설계 (Design of A CMOS Composite Cell Analog Multiplier)

  • 이근호;최현승;김동용
    • 전자공학회논문지SC
    • /
    • 제37권2호
    • /
    • pp.43-49
    • /
    • 2000
  • 본 논문에서는 저전압 저전력 시스템에 응용 가능한 CMOS 4상한 아날로그 멀티플라이어를 제안하였다. 제안된 멀티플라이어는 저전압에서 동작이 용이하며 아날로그 회로를 설계하는데 자주 이용되는 LV(Low-Voltage) 상보형 트랜지스터 방식의 특성을 이용하였다. LV 상보형 구조는 등가 문턱전압을 감소시킴으로서 회로의 동작전압을 감소시킬 수 있는 특징이 있다. 설계된 회로의 특성은 2V 공급전압하에서 0.6㎛ CMOS 공정파라미터를 갖는 HSPICE 시뮬레이션을 통하여 측정되었다. 이때 ±0.5V까지의 입력선형 범위내에서 선형성에 대한 오차는 1%미만이었다. 또한 -3㏈ 점에서의 대역폭은 290㎒, 그리고 전력소모는 373㎼값을 나타내었다.

  • PDF

다중 대역 레이더 탐지기용 광대역 주파수 체배 VCO 구현에 관한 연구 (A Study on the Realization of Broadband frequency Multiple VCO for Multi-Band Radar Detector)

  • 박욱기;강석엽;고민호;박효달
    • 한국통신학회논문지
    • /
    • 제30권10A호
    • /
    • pp.971-978
    • /
    • 2005
  • 본 논문에서는 X/K/Ka 대역 레이더 탐지기(RD : Radar Detector)에 사용 가능한 주파수 체배기를 이용한 전압제어 발진기(VCO : Voltage Controlled Oscillator)를 설계 제작하였다. 기존 레이더 탐지기에 사용된 VCO는 좁은 대역폭과 느린 주파수 가변 속도, 높은 주파수로 인한 양산성의 불안정 등 문제점이 있었다. 이 모든 단점을 개선한 주파수 체배기를 이용한 VCO를 설계 제작하였다. 연구된 주파수 체배 VCO는 측정 결과 발진 주파수는 11.27 GHz, 그때의 출력 전력은 3.64 dBm이며, 바랙터 다이오드에 인가되는 제어 전압을 0 V에서 4.50 V까지 가변 하였을 때 660 MHz의 넓은 주파수 동조 범위를 보였다. 또한 1 MHz의 옵셋 주파수에서 -104.0 dEc의 위상잡음 특성을 나타내어 상용 목적에 적합한 성능을 얻었다.

기준 클럭 발생을 위한 저 젼력, 저 잡음 DLL기반 주파수 체배기 (A Low-power, Low-noise DLL-based Frequency Multiplier for Reference Clock Generator)

  • 김형필;황인철
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.9-14
    • /
    • 2013
  • 본 논문은 DLL 기술을 사용하여서 낮은 위상잡음을 갖는 주파수 체배기를 설계 하였다. VCDL은 공통모드 잡음을 줄이기 위해서 차동구조를 이용하여 설계 되었다. 이번 설계는 65nm, 1.2V TSMC CMOS 공정을 이용 하였고, 동작 주파수 범위는 10MHz에서 24MHz로 측정되었다. TCXO를 기준 주파수로 사용하여 위상잡음을 측정하였을 때 38.4MHz의 출력에서 1MHz offset 기준으로 -125dBc/Hz가 측정되었다. 총 면적은 $0.032mm^2$을 사용하였고, 출력 버퍼를 포함하여 총 1.8mA의 전류를 칩에서 소비하였다.

낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기 (A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier)

  • 최영식
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.63-70
    • /
    • 2014
  • 본 논문에서는 낮은 분주비의 분주기를 갖는 위상고정루프에 주파수 체배기를 이용하여 잡음 특성을 개선한 위상고정루프 클럭 발생기를 제안하였다. 전압제어발진기에서 각 지연단의 지연 정도를 지연변화-전압 변환기를 이용하여 전압의 형태로 출력한다. 평균값 검출기를 이용하여 지연변화-전압 변환기 출력 전압의 평균값을 만들어 지연단의 위상 흔들림을 제어하는 전압으로 인가하여 지터를 줄일 수 있다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션은 출력 신호의 peak-to-peak 지터값은 11.3 ps이었다.

저 전압 스윙 기술을 이용한 저 전력 병렬 곱셈기 설계 (Design of a Low-Power Parallel Multiplier Using Low-Swing Technique)

  • 김정범
    • 정보처리학회논문지A
    • /
    • 제14A권3호
    • /
    • pp.147-150
    • /
    • 2007
  • 본 논문에서는 작은 점유면적과 저 전력 소모 특성을 갖도록 CPL(Complementary Pass-Transistor Logic) 논리구조의 전가산기에 저 전압 스윙 기술을 적용하여 16$\times$16 비트 병렬 곱셈기를 설계하였다. 회로구성상 CPL 논리구조는 CMOS 논리구조에 비해 NMOS 트랜지스터만을 사용하기 때문에 작은 면적을 소비한다. 저 전압 스윙 기술은 회로에 공급되는 전압보다 낮은 전압 레벨에서 출력 동작을 하여 전력 소모를 감소시키는 기술이다. 본 논문에서는 전가산기의 출력 단에 사용되는 인버터에 저 전압 스윙 기술을 적용하여 저 전력 소모 특성을 갖는 16$\times$16 비트 병렬 곱셈기를 설계하였다 설계한 회로는 17.3%의 전력 소모 감소와 16.5%의 전력소모와 지연시간의 곱(Power Delay) 감소가 이루어졌다.