• 제목/요약/키워드: Unified Architecture

검색결과 369건 처리시간 0.026초

Implementation of IEEE 802.11ac Down-link MU-MIMO WLAN MAC using Unified Design Methodology

  • Chung, Chulho;Jung, Yunho;Kim, Jaeseok
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권6호
    • /
    • pp.719-727
    • /
    • 2016
  • This paper proposes a unified medium access control (MAC) design methodology and presents the implementation of the IEEE 802.11ac down-link multi-user multi-input and multi-output wireless local area network MAC using the proposed design methodology. The proposed methodology employs unified code for both network simulation and system implementation. Because the unified code closely relates these two processes, the performance of the implemented MAC system can be estimated before implementation. The MAC architecture for an access point implemented using the proposed design methodology is verified on an ARM-based platform, and it is applied to a 65 nm CMOS library.

Development of an OPC Client-Server Framework for Monitoring and Control Systems

  • Tan, Vu Van;Yi, Myeong-Jae
    • Journal of Information Processing Systems
    • /
    • 제7권2호
    • /
    • pp.321-340
    • /
    • 2011
  • In this article, the current technological state of OPC (Openness, Productivity, and Collaboration; formerly "OLE for Process Control") standards and the problem statement of these OPC standards are discussed. The development of an OPC clientserver framework for monitoring and control systems is introduced by using the new OPC Unified Architecture (UA) specifications, Service Oriented Architecture (SOA), web services, XML, etc. The developed framework in turn minimizes the efforts of developers in learning new techniques and allows system architects and designers to perform dependency analysis on the development of monitoring and control applications. The potential areas of the proposed framework and the redundancy strategies to increase the efficiency and reliability of the system are also represented according to the initial results from the system that was developed by the Visual Studio 2008 and OPC UA SDK.

연산 공유 및 효율적인 스케줄링에 기반을 둔 H.264 디코더용 통합 IP/IT/IQ/MC 회로 구조 (Architecture of Unified IP/IT/IQ/MC Circuit for H.264 Decoder Based on Operation Sharing and Efficient Scheduling)

  • 천동엽;이선영;조경순
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.399-400
    • /
    • 2008
  • This paper presents a new architecture of unified IP/IT/IQ/MC circuit for H.264 decoder based on operation sharing and efficient scheduling. The resultant circuit based on the proposed architecture uses only 12 adders and 1 multiplier. We further reduced the circuit size by sharing buffers. Our circuit consists of 47,810 gates and operates at the maximum operating frequency of 117MHz with 130nm standard cells.

  • PDF

금융 기관을 위한 e-서비스 플랫폼 연구 (A Study on an e-Service Platform for Financial Institutions)

  • 송영효
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 2002년도 추계공동학술대회
    • /
    • pp.136-160
    • /
    • 2002
  • Most important to financial institutions is to provide well designed and built services to the customers by accessing their core bank systems and affiliated systems in their partners. This will be essential to introduce new products and services and still be able to count on legacy and collaborative affiliated systems. Winning the war on such service competitions among financial institutions is attainable by seizing the "e-bank" opportunities in B2Bi and CRM (Customer Relationship Management). Such application integrations among systems and "e-bank" services need to be available in the new IT environment. In this article, an If and service architecture adopting unified e-business services platform is proposed. This architecture is able to achieve application integrations among legacy, affiliated, and e-business systems and services. We derive an architecture in unified e-business services platform by investigating current and future e-business services platforms involved in domestic and global international banks. Several financial interchange standards which are involved in B2B business of e-procurement, e-placement, e-payment are also investigated.

  • PDF

UML을 응용한 GLORY 소프트웨어 아키텍처의 표현 (UML based Documentation for GLORY Software Architecture)

  • 궁상환
    • 한국산학기술학회논문지
    • /
    • 제10권8호
    • /
    • pp.1970-1976
    • /
    • 2009
  • 최근 소프트웨어의 규모가 증대되고, 소프트웨어에 대한 관리가 능동적이어야 한다는 요구에 따라 소프트웨어 아키텍처의 중요성은 더욱 증대되고 있다. 소프트웨어 아키텍처는 건축물의 청사진과 마찬가지로 소프트웨어 골격의 구조에 대한 표현이 된다. 소프트웨어 구성요소와 이들간의 관계를 보다 정확하고, 종합적으로 표현하기 위해 소프트웨어 아키텍처는 다양한 뷰를 통해 명세되어진다. UML(Unified Modeling Language)은 소프트웨어 및 소프트웨어의 아키텍처를 문서화하기 위해 사용되는 모델링 도구이다. 그러나 UML은 실제 사용하는 것이 용이하지 않으며, 또한 그 표준도 지속적으로 변경된다. 도한 UML을 정확히 배워서 사용하는 것이 용이하지 않으며, 특히 도구없이는 표현하기가 매우 어렵다는 것도 사실이다. 본 연구에서는 소프트웨어 아키텍처 설계를 위한 아키텍처 뷰를 소개하고, 각각의 뷰를 설계하기 위한 UML을 소개한다. 특히 UML의 단순화된 표현을 소개하여 파워포인트와 같은 일반적인 문서화 도구를 이용하여서도 소프트웨어 아키텍처를 쉽게 문서화할 수 있는 방법을 소개한다. 또한 이 표현방법을 GLORY 시스템의 아키텍처 설계에 적용해 보고 적용효과를 분석해 본다.

통합된 이진화 구조를 가진 복합기용 1-Chip 영상처리 프로세서의 개발 (Single chip multi-function peripheral image processor with unified binarization architecture)

  • 박창대;이을환;김재호
    • 전자공학회논문지S
    • /
    • 제36S권11호
    • /
    • pp.34-43
    • /
    • 1999
  • 본 논문에서는 디지털 복합기에 사용할 수 있는 고속 영상처리 프로세스를 설계 및 구현하였다. 제안된 영상 처리 프로세스는 단일화 된 데이터 경로를 가진 이진화 알고리듬 아키텍쳐를 가진다. 외부 메모리 용량을 최소화하기 위해 화소별 파이프라인 구조를 가지고 있다. 쉐이딩 보정, 감마 보정, 자동이득조절과 같은 전처리 기능을 수행하고 CCD와 CIS를 구동한다. 전처리된 데이터는 확대/축소 과정을 거치고 다양한 이진화 알고리듬에 의해 이진화된다. 내장된 이진화 알고리듬은 단순이진화, 고대역 통과 필터링, 디더링, 오차확산법, 임계값이동 오차확산법이다. 이들 알고리듬의 구현은 임계값 이동 오차확산법에 기반을 두고 동일한 동작을 하는 회로들을 공유하도록 데이터 경로를 설계하였다. 이 구조를 구현함에 의해 제어의 복잡도와 게이트 카운터를 줄일 수 있다.

  • PDF

통일신라건축 목조결구기법에 관한 연구 (The Study on the Jointing Method of Wooden Members at Unified Silla Architecture)

  • 황세옥;허범팔
    • 건축역사연구
    • /
    • 제18권1호
    • /
    • pp.7-29
    • /
    • 2009
  • In understranding the essence of the Korea traditional Architecture, it is important to consider the jointing methods of architectural members, architectural technologies, etc. Especially the purpose of this study is understanding on the Jointing Method of Wooden Members in the period of Unified Silla Architecture. It's conclusion is summarized as follows. 1. A section of column has very close to do with the foundation stone. The structures of foundation stone and column are generally concluded by butt joint, arrow-head joint, housed joint by Grang-e method. Judu is structured by arrow-head joint And, in general, beam is structured by Sagaematchum Chumcha and sagaljudu of Don direction. At the head of Pyungju and the body of Goju, Changbang is structed by Jangbumachum with arrow-head joint or by jumukchang-machum. Also, it is surmised that Gyisoseum and Anssolim methods had been applied to columns from former ages. The example can be found at Bagjae Mireuksaji stone pagoda. Bagjae Mireuksaji stone pagoda taking wooden-pagoda form adopts Gyisoseum and Anssolim methods. We can also find such a sort of methods from other stone constructions like Budo, etc. 2. Injahwaban is structured by short Changbumachum with arrowed-head joint at upper members, and by Anjangmachum at the lower part. This sort of Gongpo style can be seen in the mural painting of tomb of Koguryo and in Buplyungsa, Buplyunsa, Bupkisa-located in Japan, which are influenced by Bakjae or Unified Silla. It is considered that at the end of the late United Silla, Injawhaban had been replaced with Chumcha and Soro on the Pyungbang under influence of Dapo style from China.

  • PDF

H.264/JPEG 코덱을 위한 통합 변환 및 양자화 회로 설계 (Design of Unified Transform and Quantization Circuit for H.264/JPEG CODEC)

  • 김준호;천동엽;이선영;조경순
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.401-402
    • /
    • 2008
  • This paper presents an efficient architecture of unified transform and quantization circuit for H.264/JPEG CODEC. The proposed unified transform circuit shares adders required for all transform operations. The proposed unified quantization circuit uses four multipliers. Our transform circuit and quantization circuit consist of 33,711 gates and 9,650 gates respectively. The maximum operating frequency is 100MHz with 130nm standard cells.

  • PDF

HEVC/VP9 4×4 Transform 통합 블록 설계 (Design of Unified HEVC/VP9 4×4 Transform Block)

  • 정슬기;이성수
    • 전기전자학회논문지
    • /
    • 제19권3호
    • /
    • pp.392-399
    • /
    • 2015
  • 본 논문에서는 HEVC와 VP9 코덱의 계수 변환 (Transform)을 수행하는 통합형 아키텍쳐를 제안하여 하드웨어 크기를 줄이고자 한다. 제안하는 아키텍쳐는 HEVC $4{\times}4$ IDCT, HEVC $4{\times}4$ IDST, VP9 $4{\times}4$ IDCT, VP9 $4{\times}4$ IADST를 통합 하드웨어에서 처리가 가능하다. HEVC $4{\times}4$ IDCT와 VP9 $4{\times}4$ IDCT는 계수의 스케일만 다를 뿐 동일한 IDCT 연산을 사용하며, 마찬가지로 HEVC $4{\times}4$ IDST와 VP9 $4{\times}4$ IADST도 계수의 스케일만 다를 뿐 동일한 IDST 연산을 사용한다. 더욱이 IDCT 연산과 IDST 연산에는 상당히 많은 유사점이 있어 일부 하드웨어를 공동으로 사용할 수 있다. 따라서 제안하는 하드웨어는 4가지 연산에 대해 곱셈기의 계수는 각각 다르지만 버터플라이 덧셈기등은 공통으로 사용하여 통합적으로 수행한다. 0.18um 공정에서 합성했을 때 게이트 수가 약 6,679 게이트로 기존 아키텍처 대비 25.3% 감소함을 확인하였다.

홈 네트웍 게이트웨이 셋탑 박스(HNGS)의 소프트웨어 구조 설계 (Design of A Software Architecture for Home Network Gateway Set-Top-Box)

  • 임효상;문재철강순주
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.135-138
    • /
    • 1998
  • In this paper, we propose an software architecture for home network gateway set-top-box that supports the connectivity between various consumer devices and the Internet simultaneously. To improve the scalability of the software, the proposed architecture uses the abstracted protocol driving structure, and to enhance the user-friendliness, the unified device access and management user interface is implemented using web technology. A prototype for the proposed architecture is implemented for evaluating the usability under the home network test bed.

  • PDF