• 제목/요약/키워드: Signal Interpolation

검색결과 289건 처리시간 0.023초

비디오 시퀀스로부터 고해상도 정지영상 복원을 위한 입력영상 선택 알고리즘 (An Improved Input Image Selection Algorithm for Super Resolution Still Image Reconstruction from Video Sequence)

  • 이시경;조효문;조상복
    • 융합신호처리학회논문지
    • /
    • 제9권1호
    • /
    • pp.18-23
    • /
    • 2008
  • 본 논문에서는 SR(Super Resolution) 복원 과정에 있어 사용되는 입력 후보 영상 중 적합한 입력 영상을 자동 선택하는 알고리즘을 제안함으로써 복원된 고해상도 영상의 질을 개선하고자 한다. SR 복원과정에서 이상적인 결과 영상을 얻기 위해서는 입력되는 모든 영상이 유기적으로 잘 정합 되어야 하지만, 실제로는 그렇지 못하다. 이런 이유로 입력 후보군 영상의 정합 적합성이 얼마나 높은가가 단순히 많은 입력 영상의 수보다 고품질의 고해상도 결과 영상을 얻는데 더욱 결정적이라 할 수 있다. 입력 영상의 적합성은 통계 특성 및 정합 특성을 이용하여 평가 가능하다. 그러므로 본 논문에서는 SR 복원과정에 정합 적합성을 자동으로 평가하여 이에 따라 입력 영상을 결정하는 전처리 과정을 제안하고 구조화하였다. 또한 비디오 시퀀스의 모든 입력 영상은 SR 복원과정의 기준 영상이나 저해상도 입력 영상과 같이 사용될 수 있으므로 본 논문에서는 연속적인 비디오 시퀀스를 위한 SR 복원알고리즘을 제안한다. 적합성의 유무는 임계값(Threshold Value)에 의해 결정되며, 이 임계값은 기준 영상과의 움직임 추정에서 그 보상 값의 오류 값 중 최대치(MMCE, Maximum Motion Compensation Error)로 결정된다. 만약 저해상도 입력 영상의 보상 오류 값의 범위가 0과 MMCE사이(0 < MCE < MMCE )값이라면 그 범위 안의 입력 후보 영상은 SR 복원과정에 사용되며 범위 밖의 후보영상은 제외된다. 최적의 저해상도 기준(ORLR, Optimal Reference Low Resolution)영상은 선택된 저해상도 입력(SLRI, Selected LR Input)영상들과 각각의 저해상도 기준 입력(RLRI, Reference Low Resolution Input)영상들의 비교를 통해 결정된다. 본 논문에서는 이와 같은 과정에 의해 결정된 저해상도의 최적 기준영상과 선택영상을 'Hardie' 보간법을 사용하여 고해상도 영상을 만들어 내는 것으로 사용자의 조정이 없이도 SR 복원영상의 질적 향상을 가져올 것이라 기대된다.

  • PDF

높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기 (A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors)

  • 문경준;이경훈;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권12호
    • /
    • pp.55-64
    • /
    • 2006
  • 본 설계에서는 무선 랜 등 최첨단 무선 통신 및 고급영상 처리 시스템과 같이 고해상도와 높은 신호처리속도, 저전력 및 소면적을 동시에 요구하는 고성능 집적시스템 응용을 위해 기존의 보정기법을 사용하지 않는 14b 70MS/s 0.13um CMOS A/D 변환기(Analog-to-Digital Converts- ADC)를 제안한다. 제안하는 がU는 중요한 커패시터 열에 인접신호에 덜 민감한 3차원 완전 대칭 구조의 레이아웃 기법으로 소자 부정합에 의한 영향을 최소화하였고, 3단 파이프라인 구조로 고해상도와 높은 신호처리속도와 함께 전력 소모 및 면적을 최적화하였다. 입력 단 SHA 회로에는 Nyquist 입력에서도 14비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 (gate-bootstrapping) 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 14비트에 필요한 높은 DC전압 이득을 얻음과 동시에 충분한 위상 여유를 갖도록 하였으며, 최종 단 6b flash ADC에는 6비트 정확도 구현을 위해 2단 오픈-루프 오프셋 샘플링 기법을 적용하였으며, 기준 전류 및 전압 발생기는 온-칩으로 집적하여 잡음을 최소화하면서 필요시 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.13um CMOS 공정으로 요구되는 2.5V 전원 전압 인가를 위해 최소 채널길이는 0.35um를 사용하여 제작되었으며, 측정된 DNL 및 INL은 14비트 해상도에서 각각 0.65LSB, 1.80LSB의 수준을 보이며, 70MS/s의 샘플링 속도에서 최대 SNDR 및 SFDR은 각각 66dB, 81dB를 보여준다. 시제품 ADC의 칩 면적은 $3.3mm^2$이며 전력 소모는 2.5V 전원 전압에서 235mW이다.

불변의 무게중심을 템플릿으로 이용한 대수-극 좌표계 영상 워터마킹 기법 (Log-Polar Image Watermarking based on Invariant Centroid as Template)

  • 김범수;유광훈;김우섭;곽동민;송영철;최재각;박길흠
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제9권3호
    • /
    • pp.341-351
    • /
    • 2003
  • 디지털 영상에서 워터마킹이란 영상의 저작권 보호를 위한 방법이다. 이때 삽입되는 저작권 정보를 워터마크라 하고 이는 외부의 공격을 받더라도 쉽게 제거되지 않아야 한다. 그러나 대부분의 워터마킹 기법이 영상 압축, 필터링 둥의 파형 공격(waveform attack) 에는 강인하나 회전, 크기 변화, 이동, 잘려짐(cropping) 등과 같은 기하학적 공격(geometrical attack) 에 쉽게 깨어지는 단점을 보인다. 본 논문에서는 기하학적 공격에 대한 해결책으로 영상에서 불변의 무게중심(invariant centroid) 을 구하고 이를 템플릿(template) 으로 이용한 대수-극 좌표계 변환과 이산 여현 변환(Discrete Cosine Transform: DCT) 을 사용하여 워터마크를 삽입하고 검출하는 방법을 제안한다. 워터마크가 첨가된 영상에 가해지는 기하학적 공격은 불변의 무게중심과 대수-극 좌표계를 이용한 방법으로 극복하고, 파형 공격은 DCT 변환을 이용하여 해결하였다. 또한 워터마크 정보만을 역 LPM 변환하여 원 영상에 삽입하는 간접 삽입 방법을 사용함으로써 좌표계 변환으로 인한 화질의 열화를 막을 수 있었다. 실험 결과 제안된 방법은 기존의 방법에서 삽입된 워터마크의 검출이 불가능한 잘림을 동반한 기하학적 공격 후에도 워터마크의 검출이 가능하였다.

2차원 소자 시뮬레이터를 이용한 비정질 셀레늄(a-Se) 분석 (Study of The Amorphous Selenium (a-Se) using 2-dimensional Device Simulator)

  • 김시형;김창만;남기창;김상희;송광섭
    • 전자공학회논문지
    • /
    • 제49권10호
    • /
    • pp.187-193
    • /
    • 2012
  • 디지털 X-ray 영상 디텍터는 의료용 및 산업용으로 널리 이용되고 있다. 직접방식(direct method)의 디지털 X-ray 영상 디텍터는 X-ray 에너지를 전기적 신호로 변환하기 위하여 광도전체(photoconductor)를 이용하며 일반적으로 비정질 셀레늄(a-Se)을 사용하고 있다. 본 연구는 비정질 셀레늄 표면에 파장 486 nm의 전자방사선을 조사할 경우 내부에서 일어나는 물리적 현상들을 분석하기 위하여 2차원 소자 시뮬레이터을 이용하였다. 시뮬레이션 결과를 통해 비정질 셀레늄 내부 전자-정공 생성율, 전자-정공 재결합율, 전자/정공 분포에 대한 분석을 수행하였다. 사용된 시뮬레이터는 디바이스 내부를 삼각형으로 나누어 보간법을 사용하여 계산하는 방식이다. 본 시뮬레이션 방법은 직접방식 디지털 X-ray 영상 디텍터 분석을 위하여 처음으로 제안되었고 유용한 방법이다. 이러한 2차원 소자 시뮬레이터를 이용한 연구방법은 향후 디지털 방사선 영상 디텍터 개발에 많이 응용될 것으로 예상된다.

고해상도 색상 영상을 이용한 저해상도 깊이 영상 보간법 (Low Resolution Depth Interpolation using High Resolution Color Image)

  • 이교윤;호요성
    • 스마트미디어저널
    • /
    • 제2권4호
    • /
    • pp.60-65
    • /
    • 2013
  • 본 논문에서는 Time-of-Flight (TOF) 원리를 이용하여 획득한 저해상도 깊이 영상을 고해상도의 색상 영상에 정합하는 방법을 소개한다. 거리 정보 기반의 3차원 렌더링에서 깊이 영상은 렌더링 결과에 큰 영향을 끼치지만, 기존의 스테레오 정합은 색상 영상의 특성에 따라 성능이 크게 변하고, 깊이 정보를 획득하지 못하는 영역이 존재한다. 반면에 TOF 카메라는 적외선 센서를 통해 카메라로부터 물체까지의 거리를 직접 측정하여 영상으로 출력하기 때문에, 장면의 깊이 정보를 실시간으로 획득 할 수 있고 높은 정확도를 가지는 장점이 있다. 하지만 출력 영상의 해상도가 너무 작아 3차원 응용에 직접 이용하기가 어렵다. 또한, 색상 영상과 다른 카메라를 이용하기 때문에 두 영상의 3차원적 위치와 특성이 서로 다르다는 문제점을 갖는다. 따라서 해상도를 증가시키고 다른 두 카메라로 부터 찍힌 영상을 정합시키는 방법이 필요하다. 본 논문에서 제안하는 방법은 깊이 카메라에서 획득한 저해상도 깊이 정보를 고해상도 색상 정보를 이용하여 두 영상간의 정합이 이루어지도록 한다. 향상된 깊이 영상을 사용하여 3차원으로 복원한 실험을 통해, 제안하는 방법이 효과적으로 장면의 변위 정보를 생성함을 알 수 있다.

  • PDF

Detection Method for Bean Cotyledon Locations under Vinyl Mulch Using Multiple Infrared Sensors

  • Lee, Kyou-Seung;Cho, Yong-jin;Lee, Dong-Hoon
    • Journal of Biosystems Engineering
    • /
    • 제41권3호
    • /
    • pp.263-272
    • /
    • 2016
  • Purpose: Pulse crop damage due to wild birds is a serious problem, to the extent that the rate of damage during the period of time between seeding and the stage of cotyledon reaches 45.4% on average. This study investigated a method of fundamentally blocking birds from eating crops by conducting vinyl mulching after seeding and identifying the growing locations for beans to perform punching. Methods: Infrared (IR) sensors that could measure the temperature without contact were used to recognize the locations of soybean cotyledons below vinyl mulch. To expand the measurable range, 10 IR sensors were arranged in a linear array. A sliding mechanical device was used to reconstruct the two-dimensional spatial variance information of targets. Spatial interpolation was applied to the two-dimensional temperature distribution information measured in real time to improve the resolution of the bean coleoptile locations. The temperature distributions above the vinyl mulch for five species of soybeans over a period of six days from the appearance of the cotyledon stage were analyzed. Results: During the experimental period, cases where bean cotyledons did and did not come into contact with the bottom of the vinyl mulch were both observed, and depended on the degree of growth of the bean cotyledons. Although the locations of bean cotyledons could be estimated through temperature distribution analyses in cases where they came into contact with the bottom of the vinyl mulch, this estimation showed somewhat large errors according to the time that had passed after the cotyledon stage. The detection results were similar for similar types of crops. Thus, this method could be applied to crops with similar growth patterns. According to the results of 360 experiments that were conducted (five species of bean ${\times}$ six days ${\times}$ four speed levels ${\times}$ three repetitions), the location detection performance had an accuracy of 36.9%, and the range of location errors was 0-4.9 cm (RMSE = 3.1 cm). During a period of 3-5 days after the cotyledon stage, the location detection performance had an accuracy of 59% (RMSE = 3.9 cm). Conclusions: In the present study, to fundamentally solve the problem of damage to beans from birds in the early stage after seeding, a working method was proposed in which punching is carried out after seeding, thereby breaking away from the existing method in which seeding is carried out after punching. Methods for the accurate detection of soybean growing locations were studied to allow punching to promote the continuous growth of soybeans that had reached the cotyledon stage. Through experiments using multiple IR sensors and a sliding mechanical device, it was found that the locations of the crop could be partially identified 3-5 days after reaching the cotyledon stage regardless of the kind of pulse crop. It can be concluded that additional studies of robust detection methods considering environmental factors and factors for crop growth are necessary.

P4a 분배밸브를 사용하는 화물열차의 경험적 제동모델들의 비교 (Comparisons of Empirical Braking Models for Freight Trains Using P4a Distribution Valve)

  • 최돈범;김민수;이강미;김영국
    • 한국산학기술학회논문지
    • /
    • 제21권1호
    • /
    • pp.61-69
    • /
    • 2020
  • 본 논문은 국내 고속형 화물열차에 적용되는 P4a 분배밸브를 갖는 화물열차의 장대 편성시 제동특성에 관한 것이다. 제동신호가 열차의 끝단까지 연결된 제동관을 통해 공기압력으로 전달되는 화차의 제동은 열차 길이와 사용된 밸브 등에 따라 영향을 받기 때문에 실험적 방법으로 확인한다. 장대화물 열차의 제동 특성은 평상시 운영의 약 2배인 50량으로 구성한 화물열차의 비상제동과 상용제동의 시험을 이용하였다. 1, 10, 20, 30, 50번째 차량에서 제동 실린더 압력이 측정되었다. 열차의 길이가 길어질수록 후방의 차량은 제동이 늦게 체결되는 제동지연 현상을 확인하였으며 특히 비상제동시 차량간 충격이 클 것을 예상할 수 있었다. 제한된 시험의 결과를 보완하고 향후 제동거리 계산을 위해 열차를 구성하는 모든 차량에서의 제동 압력을 예측할 필요가 있다. 제동시 각 차량에서의 압력은 계산시간의 단축과 신뢰성 있는 정보를 제공하는 것으로 알려진 선형보간, 단계형, 지수함수형의 경험적 모델들을 이용하여 예측하였다. 경험적 모델들의 예측결과는 실측한 결과들과 비교하였으며 지수함수형 모델이 비교적 정확하게 예측하고 있음을 확인하였다. 본 연구의 결과는 장대화물열차의 안전한 운용에 기여하고 화물열차의 제동거리 예측과 제동시 차량간 충격량 계산 등에 활용될 수 있을 것으로 예상된다.

축방향 서브 나이퀴스트 샘플링 기반의 횡탄성 영상 기법 (Shear-wave elasticity imaging with axial sub-Nyquist sampling)

  • 오우진;윤희철
    • 한국음향학회지
    • /
    • 제42권5호
    • /
    • pp.403-411
    • /
    • 2023
  • 탄성 영상과 미세 혈류 도플러 영상과 같은 기능성 초음파 영상은 조직의 기계적, 기능적 정보를 제공함으로써 진단 성능을 향상시킨다. 그러나 기능성 초음파 영상의 구현은 데이터 획득 및 처리 시 대용량 데이터 저장과 같은 한계를 야기한다. 본 논문에서는 효율적인 횡탄성 영상 기법을 위해 데이터 획득 양을 절감시키는 서브 나이퀴스트 접근법을 제안한다. 제안하는 방법은 기존 나이퀴스트 샘플링 속도보다 1/3배 낮은 샘플링 속도로 데이터를 획득하고, 주파수 스펙트럼의 주기성을 이용하여 대역 통과 필터링 기반의 보간을 통해 재구성된 Radio Frequency(RF) 신호를 사용하여 횡파 신호를 추적한다. 이때 RF 신호는 67 % 미만의 비대역폭으로 제한된다. 제안하는 접근법을 검증하기 위해 기존 샘플링 속도로 획득한 횡파 추적 데이터를 이용하여 서브 나이퀴스트 샘플링된 RF 신호를 재현하고, 기존 접근법과 횡파 속도 영상을 재구성한다. 정량적 평가를 위해 재구성한 횡파 속도 영상의 군속도, 대조도 잡음 비, 그리고 구조적 유사성 지수를 비교하였다. 우리는 서브 나이퀴스트 샘플링 기반 횡탄성 영상의 가능성을 정성적, 정량적으로 입증하였고, 향후 실시간 3차원 횡탄성 영상 기술에 유용하게 적용 가능할 것으로 기대된다.

CIS 응용을 위해 제한된 폭을 가지는 10비트 50MS/s 저 전력 0.13um CMOS ADC (A 10b 50MS/s Low-Power Skinny-Type 0.13um CMOS ADC for CIS Applications)

  • 송정은;황동현;황원석;김광수;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제48권5호
    • /
    • pp.25-33
    • /
    • 2011
  • 본 논문에서는 CIS 응용을 위해 제한된 폭을 가지는 10비트 50MS/s 0.13um CMOS 3단 파이프라인 ADC를 제안한다. 통상 CIS에 사용되는 아날로그 회로에서는 수용 가능한 조도 범위를 충분히 확보하기 위해 높은 전원전압을 사용하여 넓은 범위의 아날로그 신호를 처리한다. 그 반면, 디지털 회로에서는 전력 효율성을 위해 낮은 전원전압을 사용하므로 제안하는 ADC는 해당 전원전압들을 모두 사용하여 넓은 범위의 아날로그 신호를 낮은 전압 기반의 디지털 데이터로 변환하도록 설계하였다. 또한 2개의 잔류 증폭기에 적용한 증폭기 공유기법은 각 단의 증폭동작에 따라 전류를 조절함으로써 증폭기의 성능을 최적화 하여 전력 효율을 더욱 향상시켰다. 동일한 구조를 가진 3개의 FLASH ADC에서는 인터폴레이션 기법을 통해 비교기의 입력 단 개수를 절반으로 줄였으며, 프리앰프를 제거하여 래치만으로 비교기를 구성하였다. 또한 래치에 입력 단과 출력 단을 분리하는 풀-다운 스위치를 사용하여 킥-백 잡음으로 인한 문제를 최소화하였다. 기준전류 및 전압회로에서는 온-칩 저 전력 전압구동회로만으로 요구되는 정착시간 성능을 확보하였으며, 디지털 교정회로에는 신호특성에 따른 두 종류의 레벨-쉬프트 회로를 두어 낮은 전압의 디지털 데이터가 출력되도록 설계하였다. 제안하는 시제품 ADC는 0.35um thick-gate-oxide 트랜지스터를 지원하는 0.13um CMOS로 제작되었으며, 측정된 DNL 및 INL은 10비트에서 각각 최대 0.42LSB, 1.19LSB 수준을 보이며, 동적 성능은 50MS/s 동작속도에서 55.4dB의 SNDR과 68.7dB의 SFDR을 보인다. 시제품 ADC의 칩 면적은 0.53$mm^2$이며, 2.0V의 아날로그 전압, 2.8V 및 1.2V 등 두 종류의 디지털 전원전압에서 총 15.6mW의 전력을 소모한다.