• 제목/요약/키워드: Signal Conversion

검색결과 705건 처리시간 0.032초

RF단 프로세싱에 의한 스펙트럼 센싱 시스템 설계 (Spectrum Sensing System Design Using RF Front-End Processing)

  • 홍준기;한상민
    • 한국전자파학회논문지
    • /
    • 제26권3호
    • /
    • pp.305-310
    • /
    • 2015
  • 본 논문에서는 RF단에서의 프로세싱에 의한 무선 스펙트럼 인지 시스템을 제안하였다. 기존의 Cognitive Radio 시스템이 신호의 하향 변환과 복조의 과정을 거쳐 수신된 신호를 분석함에 의해 스펙트럼과 신호를 인지하는데 반해, 제안된 시스템은 RF 단 프로세싱에 의한 신호 수신 및 검출에 의한 센싱 방법을 제안하였다. 이를 위해 제안된 수신기는 초재생(super-regeneration) 회로 방식으로 설계되었으며, FDM에 활용할 수 있는 채널 선택성과 채널 가변성을 갖도록 하여 기존 초재생 회로가 단일 채널로만 사용이 가능하였던 한계를 극복하였다. 제작된 제안 시스템은 퀸칭(quenching) 신호를 이용한 채널 할당 최적화를 위한 설계를 수행하였으며, 실험결과 5 MHz의 채널 간격에 대한 채널 선택성을 검증하였다.

Efficient Single-Pass Optical Parametric Generation and Amplification using a Periodically Poled Stoichiometric Lithium Tantalate

  • Yu, Nan-Ei;Lee, Yong-Hoon;Lee, Yeung-Lak;Jung, Chang-Soo;Ko, Do-Kyeong;Lee, Jong-Min
    • Journal of the Optical Society of Korea
    • /
    • 제11권4호
    • /
    • pp.192-195
    • /
    • 2007
  • A high-conversion efficiency, nanosecond pulsed optical parametric generation and amplification with repetition rate of 20 kHz based on a periodically poled MgO-doped stoichiometric lithium tantalate was presented. Pumped by a Q-switched $Nd:YVO_4$ laser at 1064 nm with a pumping power of 4.8W, the generated output power was 1.6W for the signal and idler waves, achieving a slope efficiency of 50%. Using a seed source at signal wave the amplified signal output-pulse energy reached $65{\mu}J$. The obtained maximum gain was 72.4 dB.

저전력, 저가격 무선통신을 위한 DSSS-FSK 신호의 동기 및 반동기 상관 검파 (Coherent and Semi-Coherent Correlation Detection of DSSS-FSK Signals for Low-Power/Low-Cost Wireless Communication)

  • 박형철
    • 대한전자공학회논문지TC
    • /
    • 제42권4호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문에서는 송신기와 수신기의 구현에 있어서 많은 장점을 제공하는 직접 확산-주파수(DSSS-FSK) 변조를 제안한다. 주파수 변조를 사용하여, 직접 확산 통신에서도 주파수합성기(PLL)를 이용한 송신기의 구현이 가능하므로 저전력, 저가격이 가능하다. 또한, 반송과 인접 대역에 정보를 전송하지 않아서 직접변환방식 수신기(DCR)의 구현을 용이하게 한다 한편, DSSS-FSK 신호를 위한 최적 동기 검파와 반동기 상관 검파 구조를 제안하고 그 성능을 분석한다. 매우 큰 반송파 주파수오프셋에서도 우수한 비트오율성능을 가지기 위해서, 분할 반동기 상관 검파 구조를 제안하고 성능을 분석한다.

FPGA를 이용한 CDMA 디지털 트랜시버의 구현 (Implementation of CDMA Digital Transceiver using the FPGA)

  • 이창희;이영훈
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권4호
    • /
    • pp.115-120
    • /
    • 2002
  • 본 논문은 Field Programmable Gate Array (FPGA)와 디지털 신호처리 소자를 이용한 IS-95 CDMA신호 처리기 FPGA와 고속의 ADC/DAC를 이용한 기저대역과 중간주파수(IF)의 디지털 변환기 그리고 주파수 상·하향 변환기를 구현하였다. IS-95 CDMA 채널 처리기는 짧은 PN 코드 발생기와 왈쉬 코드 발생기로 파일롯 채널의 신호를 발생시킨다. 디지털 IF는 FPGA, 디지털 송·수신 신호처리 소자와 고속의 ADC/DAC로 구성하였다. 주파수 상·하향 변환기는 필터, 믹서, 디지털 감쇠기와 PLL로 구성되어 중간주파수(IF)와 RF 주파수를 변환하였다. 이 구현된 시스템은 IS-95 CDMA 기지국 장비 등에 장착할 수 있다.

  • PDF

바이오응용 무선전력전달을 위한 13.56 MHz CMOS 다단 정류기 (A 13.56 MHz CMOS Multi-Stage Rectifier for Wireless Power Transfer in Biomedical Applications)

  • 차혁규
    • 전자공학회논문지
    • /
    • 제50권3호
    • /
    • pp.35-41
    • /
    • 2013
  • $0.18-{\mu}m$ CMOS 반도체 공정을 이용하여 신체에 깊이 이식되어 있는 deep implant 의료 전자기기에서의 무선전력전달을 위한 고효율의 다단 정류기 (multi-stage rectifier)를 구현하였다. 세 개의 단계로 이루어진 정류기는 cross-coupled 된 구조를 이용하여 외부에서 전달되는 작은 AC 입력 신호를 boost하여 1.2-1.5 V의 DC 출력 신호를 implant 전자기기로 전달한다. 설계 된 정류기는 13.56 MHz에서 0.6-Vpp의 작은 RF 입력 신호와 $10-k{\Omega}$의 load 저항이 연결 된 측정 환경에서 최대 70 %의 전력 변환 효율을 달성하였다.

Design and Fabrication of the MMIC frequency doubler for 29 ㎓ local Oscillators

  • Kim, Sung-Chan;Kim, Jin-Sung;Kim, Byeong-Ok;Shin, Dong-Hoon;Rhee, Jin-Koo;Kim, Do-Hyun
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.1062-1065
    • /
    • 2002
  • We demonstrate the MMIC(monolithic microwave integrated circuit) frequency doublers generating stable and low-cost 29 ㎓ local oscillator signals from 14.5 ㎓ input signals. These devices were designed and fabricated by using the MMIC integration process of 0.1 $\mu\textrm{m}$ gate-length PHEMTs (pseudomorphic high electron mobility transistors). The measurements showed S$\_$11/ of -9.2 dB at 14.5 ㎓, S/sub22/ of -18.6 dB at 29 ㎓ and a minimum conversion loss of 18.2 dB at 14.5 ㎓ with an input power of 6 dBm. The fundamental signal of 14.5㎓ was suppressed below 15.2 dBc compared with the second harmonic signal at the output port, and the isolation characteristics of the fundamental signal between the input and the output port were maintained above 30 dB in the frequency range of 10.5 ㎓ to 18.5 ㎓.

  • PDF

단순화한 GaAs MESFET 주파수 혼합기에서 바이어스와 발진신호에 대한 IMR의 고찰 (Consideration of IMR for Bias and Lo signal at the simplifed GaAs MESFET Mixer)

  • 류연국;허근;홍의석
    • 한국통신학회논문지
    • /
    • 제19권8호
    • /
    • pp.1571-1577
    • /
    • 1994
  • 본 논문은 상향 주파수 변환에 의한 12GHz/14GHz의 주파수혼합기를 설계 구현하였다. 두 입력신호의 전력레벨 및 바이어스에 의한 고조파 및 상호변조 전력레벨의 변화를 고찰, 이를 이용하여 전력레벨의 상호변조(Intermodulation ratio : IMR)비를 얻어 구현된 주파수혼합기의 정확한 동작조건을 보였다. 결과적으로 얻은 최적의 동작조건은 신호의 전력레벨이 -30[dBm]이하이며, 국부발진 전력레벨은 -2[dBm]이하였다. 그때의 바이어스 조건은 $V_{DS}$ 가 2.7[V]이며, $V_{GS}$는 -0.2[V]였다.

  • PDF

3-Level Envelope Delta-Sigma Modulation RF Signal Generator for High-Efficiency Transmitters

  • Seo, Yongho;Cho, Youngkyun;Choi, Seong Gon;Kim, Changwan
    • ETRI Journal
    • /
    • 제36권6호
    • /
    • pp.924-930
    • /
    • 2014
  • This paper presents a $0.13{\mu}m$ CMOS 3-level envelope delta-sigma modulation (EDSM) RF signal generator, which synthesizes a 2.6 GHz-centered fully symmetrical 3-level EDSM signal for high-efficiency power amplifier architectures. It consists of an I-Q phase modulator, a Class B wideband buffer, an up-conversion mixer, a D2S, and a Class AB wideband drive amplifier. To preserve fast phase transition in the 3-state envelope level, the wideband buffer has an RLC load and the driver amplifier uses a second-order BPF as its load to provide enough bandwidth. To achieve an accurate 3-state envelope level in the up-mixer output, the LO bias level is optimized. The I-Q phase modulator adopts a modified quadrature passive mixer topology and mitigates the I-Q crosstalk problem using a 50% duty cycle in LO clocks. The fabricated chip provides an average output power of -1.5 dBm and an error vector magnitude (EVM) of 3.89% for 3GPP LTE 64 QAM input signals with a channel bandwidth of 10/20 MHz, as well as consuming 60 mW for both channels from a 1.2 V/2.5 V supply voltage.

Oxalate Decarboxylase from Agrobacterium tumefaciens C58 is Translocated by a Twin Arginine Translocation System

  • Shen, Yu-Hu;Liu, Rui-Juan;Wang, Hai-Qing
    • Journal of Microbiology and Biotechnology
    • /
    • 제18권7호
    • /
    • pp.1245-1251
    • /
    • 2008
  • Oxalate decarboxylases (OXDCs) (E.C. 4.1.1.2) are enzymes catalyzing the conversion of oxalate to formate and $CO_2$. The OXDCs found in fungi and bacteria belong to a functionally diverse protein superfamily known as the cupins. Fungi-originated OXDCs are secretory enzymes. However, most bacterial OXDCs are localized in the cytosol, and may be involved in energy metabolism. In Agrobacterium tumefaciens C58, a locus for a putative oxalate decarboxylase is present. In the study reported here, an enzyme was overexpressed in Escherichia coli and showed oxalate decarboxylase activity. Computational analysis revealed the A. tumefaciens C58 OXDC contains a signal peptide mediating translocation of the enzyme into the periplasm that was supported by expression of signal-peptideless and full-length versions of the enzyme in A. tumefaciens C58. Further site-directed mutagenesis experiment demonstrated that the A. tumefaciens C58 OXDC is most likely translocated by a twin-arginine translocation (TAT) system.

OFDM에서 전송 신호의 oversampling을 통한 BER 성능개선에 관한 연구 (A study on the BER Performance Improvement by Oversampling of the Transmit Signal Waveform in OFDM)

  • 김지범;전형구;장종욱
    • 한국통신학회논문지
    • /
    • 제29권10C호
    • /
    • pp.1378-1386
    • /
    • 2004
  • 본 논문에서는 oversampling에 의하여 BER 성능을 개선할 수 있는 OFDM 변복조 방식을 제안하였다. 제안된 OFDM 변복조 방식은 사용하는 반송파 개수 N과 동일한 개수의 0 데이터를 삽입하여 2N point IFFT하여 전송한다. 수신단에서는 두 배 높은 주파수로 샘플링하여 2N point FFT하여 신호를 복조한다. 본 논문에서는 AWGN 환경에서 제안된 방식이 기존의 방식에 비하여 SNR에서 3 dB 성능 개선이 이루어진다는 것을 수학적인 증명을 시도하였다. 또한 컴퓨터 시뮬레션을 통하여 AWGN 채널 환경에서 기존의 방식과 제안된 방식의 BER 성능을 분석하였다. 시뮬레이션 결과 동일 에러 확률 성능을 얻기 위한 Eb/No이 3 dB 개선됨을 보였다.