• Title/Summary/Keyword: Si-In-Zn-O TFT

Search Result 57, Processing Time 0.026 seconds

High Mobility Thin-Film Transistors using amorphous IGZO-SnO2 Stacked Channel Layers

  • Lee, Gi-Yong;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.258-258
    • /
    • 2016
  • 최근 디스플레이 산업의 발전에 따라 고성능 디스플레이가 요구되며, 디스플레이의 백플레인 (backplane) TFT (thin film transistor) 구동속도를 증가시키기 위한 연구가 활발히 진행되고 있다. 트랜지스터의 구동속도를 증가시키기 위해 높은 이동도는 중요한 요소 중 하나이다. 그러나, 기존 백플레인 TFT에 주로 사용된 amorphous silicon (a-Si)은 대면적화가 용이하며 가격이 저렴하지만, 이동도가 낮다는 (< $1cm2/V{\cdot}s$) 단점이 있다. 따라서 전기적 특성이 우수한 산화물 반도체가 기존의 a-Si의 대체 물질로써 각광받고 있다. 산화물 반도체는 비정질 상태임에도 불구하고 a-Si에 비해 이동도 (> $10cm2/V{\cdot}s$)가 높고, 가시광 영역에서 투명하며 저온에서 공정이 가능하다는 장점이 있다. 하지만, 차세대 디스플레이 백플레인에서는 더 높은 이동도 (> $30cm2/V{\cdot}s$)를 가지는 TFT가 요구된다. 따라서, 본 연구에서는 차세대 디스플레이에서 요구되는 높은 이동도를 갖는 TFT를 제작하기 위하여, amorphous In-Ga-Zn-O (a-IGZO) 채널하부에 화학적으로 안정하고 전도성이 뛰어난 SnO2 채널을 얇게 형성하여 TFT를 제작하였다. 표준 RCA 세정을 통하여 p-type Si 기판을 세정한 후, 열산화 공정을 거쳐서 두께 100 nm의 SiO2 게이트 절연막을 형성하였다. 본 연구에서 제안된 적층된 채널을 형성하기 위하여 5 nm 두계의 SnO2 층을 RF 스퍼터를 이용하여 증착하였으며, 순차적으로 a-IGZO 층을 65 nm의 두께로 증착하였다. 그 후, 소스/드레인 영역은 e-beam evaporator를 이용하여 Ti와 Al을 각각 5 nm와 120 nm의 두께로 증착하였다. 후속 열처리는 퍼니스로 N2 분위기에서 $600^{\circ}C$의 온도로 30 분 동안 실시하였다. 제작된 소자에 대하여 TFT의 전달 및 출력 특성을 비교한 결과, SnO2 층을 형성한 TFT에서 더 뛰어난 전달 및 출력 특성을 나타내었으며 이동도는 $8.7cm2/V{\cdot}s$에서 $70cm2/V{\cdot}s$로 크게 향상되는 것을 확인하였다. 결과적으로, 채널층 하부에 SnO2 층을 형성하는 방법은 추후 높은 이동도를 요구하는 디스플레이 백플레인 TFT 제작에 적용이 가능할 것으로 기대된다.

  • PDF

GaInZnO 박막의 전자적.전기적 특성

  • Kim, Gyeom-Ryong;Lee, Sang-Su;Lee, Gang-Il;Park, Nam-Seok;Gang, Hui-Jae
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.165-165
    • /
    • 2010
  • GaInZnO는 투명 비정질 산화물 반도체로서 태양전지, 평판 액정 디스플레이, 잡음방지 코팅, 터치 디스플레이 패널, 히터, 광학 코팅 등 여러 응용에 쓰인다. 이 논문에서는 투명전자소자로 관심을 모으고 있는 GaInZnO의 전자적 그리고 전기적 특성을 측정하였다. GaInZnO 박막은 $SiO_2$ (100)/Si 기판위에 RF 마그네트론 스퍼터링 증착법으로 $Ga_2O_3:In_2O_3:ZnO$의 조성이 2:2:1로 된 타겟을 가지고 박막을 성장시켰다. 성장한 후에 RTP를 이용하여 30분간 열처리 하였다. GaInZnO의 전자적 특성을 나타내는 띠틈 및 실리콘 기판과의 원자가 띠 오프셋 값을 측정하였으며, 이 값들을 통해 GaInZnO박막과 실리콘 기판과의 띠 정렬도 수행하였다. 띠틈은 반사 전자 에너지 손실 분광법(REELS)을 이용하여 측정하였고, 원자가 띠 오프셋은 광전자 분광법(XPS)을 이용하여 측정하였다. 열처리 온도가 $400^{\circ}C$까지는 띠틈의 변화 및 XPS 결합에너지의 변화가 없는 것으로 보아 열적안정성이 우수함을 알 수 있다. 반면 $450^{\circ}C$에서의 띠틈이 감소하는 것으로 보아 $450^{\circ}C$에서는 열적안정성이 깨지는 것을 알 수 있다. GaInZnO 박막을 채널 층으로 하고 전극은 알루미늄(Al)으로 된 TFT를 제작하여 전기적 특성을 조사하였다. TFT 특성 결과 이동도가 약, subthreshold swing(S.S)이 약 1.5 V/decade, 점멸비가 약 $10^7$으로 측정되었다. 유리 위에 증착시킨 GaInZnO 박막의 투과율을 측정해본 결과 모든 시료가 가시광선 영역에서 80%이상의 투과율을 갖는 것으로 보아 투명전극소자로 응용이 가능하다는 것을 알 수 있었다.

  • PDF

Sputtering Growth of ZnO Thin-Film Transistor Using Zn Target (Zn 타겟을 이용한 ZnO 박막트랜지스터의 스퍼터링 성장)

  • Yu, Meng;Jo, Jungyol
    • Journal of the Semiconductor & Display Technology
    • /
    • v.13 no.3
    • /
    • pp.35-38
    • /
    • 2014
  • Flat panel displays fabricated on glass substrate use amorphous Si for data processing circuit. Recent progress in display technology requires a new material to replace the amorphous Si, and ZnO is a good candidate. ZnO is a wide bandgap (3.3 eV) semiconductor with high mobility and good optical transparency. ZnO is usually grown by sputtering using ZnO ceramic target. However, ceramic target is more expensive than metal target, and making large area target is very difficult. In this work we studied characteristics of ZnO thin-film transistor grown by rf sputtering using Zn metal target and $CO_2$. ZnO film was grown at $450^{\circ}C$ substrate temperature, with -70 V substrate bias voltage applied. By using these methods, our ZnO TFT showed $5.2cm^2/Vsec$ mobility, $3{\times}10^6$ on-off ratio, and -7 V threshold voltage.

Temperature Dependence of SiInZnO Thin Film Transistor Fabricated by Solution Process

  • Lee, Sang Yeol;Kang, Taehyun;Han, Sang Min;Lee, Young Seon;Choi, Jun Young
    • Transactions on Electrical and Electronic Materials
    • /
    • v.16 no.1
    • /
    • pp.46-48
    • /
    • 2015
  • Thin film transistor (TFT) with silicon indium zinc oxide (SIZO) was fabricated by solution process, and the effect of annealling temperature on the electrical performance has been explored. The performance of SIZO TFT exhibited saturation mobility of $1.37cm^2$/Vs, a threshold voltage of -7.2 V, and an on-off ratio of $1.1{\times}10^5$.

Zn-Sn-O비정질 산화물 반도체 박막의 Ga 첨가 영향

  • Kim, Hye-Ri;Song, Pung-Geun;Kim, Dong-Ho
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2011.05a
    • /
    • pp.61.2-61.2
    • /
    • 2011
  • 넓은 밴드갭을 가지고 있어 가시광에서 투명하며 높은 이동도를 가진 산화물 반도체는 기존의 Si 기반 TFT 소자를 대체할 차세대 디스플레이의 핵심 소재기술로 관심이 높아지고 있다. 그러나 대표적인 산화물 반도체인 In-Ga-Zn-O (IGZO)에 포함된 인듐의 수요 증가에 따른 가격 급등 문제로 이를 대체할 수 있는 새로운 산화물 반도체 재료에 대한 연구의 필요성이 대두되고 있다. 이에 비교적 저가의 물질로 구성된 Zn-Sn-O계 산화물 소재에 대한 연구가 진행된 바 있으나, 높은 수준의 캐리어 농도를 가지고 있어 TFT 채널용 반도체소재로 적용되기 위해서는 이를 $10^{17}\;cm^{-3}$ 이하로 조절할 수 있는 기술개발이 요구된다. 본 연구는 마그네트론 스퍼터링법을 이용하여 증착된 Ga-Zn-Sn-O (GZTO) 박막의 갈륨 첨가에 따른 특성변화를 조사하였다. GZO ($Ga_2O_3$ 5wt%)와 $SnO_2$ 타켓의 인가 파워를 고정한 상태에서 $Ga_2O_3$ 타켓의 인가 파워를 0~100W로 조절하여 박막 내 Ga 함량을 증가시켰다. 제조된 모든 GZTO 박막은 Ga함량에 관계없이 비정질 구조를 가지며 가시광 영역에서 약 78%의 우수한 투과율을 나타낸다. Ga 함량에 따라 박막의 구조적, 광학적 특성은 크게 변하지 않지만 전기적 특성은 뚜렷한 변화를 나타냈다. $Ga_2O_3$ 파워가 증가할수록 박막 내 캐리어 농도와 이동도의 감소로 비저항이 크게 증가하는데 특히 캐리어 농도는 $Ga_2O_3$ 파워가 0에서 100W로 증가할 때 $2{\times}10^{18}$에서 $8{\times}10^{14}\;cm^{-3}$으로 감소하였다. 이는 Ga-O의 화학적 결합 에너지가 다른 원소들(Zn 또는 In)에 비해 커서 박막 내 산소공공의 감소가 야기되었기 때문이다. 이러한 전기물성의 변화를 이해하기 위해 XPS 분석을 수행하였다. 제조된 GZTO 박막은 $Ga_2O_3$ 파워가 증가함에 따라 O 1s peak에서 산소공공과 관련된 530.8 eV peak의 intensity가 감소한다. 따라서 Ga을 첨가에 따른 캐리어 농도의 감소는 산소공공의 발생억제로 기인한 것으로 판단되며, 본 연구결과는 ZTO계 비정질 산화물 반도체의 활용가능성을 제시하였다.

  • PDF

Photofield-Effect in Amorphous InGaZnO TFTs

  • Fung, Tze-Ching;Chuang, Chiao-Shun;Mullins, Barry G.;Nomura, Kenji;Kamiya, Toshio;Shieh, Han-Ping David;Hosono, Hideo;Kanicki, Jerzy
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 2008.10a
    • /
    • pp.1208-1211
    • /
    • 2008
  • We study the amorphous In-Ga-Zn-O thin-film transistors (TFTs) properties under monochromatic illumination ($\lambda=420nm$) with different intensity. TFT off-state drain current ($I_{DS_off}$) was found to increase with the light intensity while field effect mobility ($\mu_{eff}$) is almost unchanged; only small change was observed for sub-threshold swing (S). Due to photo-generated charge trapping, a negative threshold voltage ($V_{th}$) shift is also observed. The photofield-effect analysis suggests a highly efficient UV photocurrent conversion in a-IGZO TFT. Finally, a-IGZO mid-gap density-of-states (DOS) was extracted and is more than an order lower than reported value for a-Si:H, which can explain a good switching properties of the a-IGZO TFTs.

  • PDF

Effects of Interfacial Dielectric Layers on the Electrical Performance of Top-Gate In-Ga-Zn-Oxide Thin-Film Transistors

  • Cheong, Woo-Seok;Lee, Jeong-Min;Lee, Jong-Ho;KoPark, Sang-Hee;Yoon, Sung-Min;Byun, Chun-Won;Yang, Shin-Hyuk;Chung, Sung-Mook;Cho, Kyoung-Ik;Hwang, Chi-Sun
    • ETRI Journal
    • /
    • v.31 no.6
    • /
    • pp.660-666
    • /
    • 2009
  • We investigate the effects of interfacial dielectric layers (IDLs) on the electrical properties of top-gate In-Ga-Zn-oxide (IGZO) thin film transistors (TFTs) fabricated at low temperatures below $200^{\circ}C$, using a target composition of In:Ga:Zn = 2:1:2 (atomic ratio). Using four types of TFT structures combined with such dielectric materials as $Si_3N_4$ and $Al_2O_3$, the electrical properties are analyzed. After post-annealing at $200^{\circ}C$ for 1 hour in an $O_2$ ambient, the sub-threshold swing is improved in all TFT types, which indicates a reduction of the interfacial trap sites. During negative-bias stress tests on TFTs with a $Si_3N_4$ IDL, the degradation sources are closely related to unstable bond states, such as Si-based broken bonds and hydrogen-based bonds. From constant-current stress tests of $I_d$ = 3 ${\mu}A$, an IGZO-TFT with heat-treated $Si_3N_4$ IDL shows a good stability performance, which is attributed to the compensation effect of the original charge-injection and electron-trapping behavior.

Study of microwave anneal on solution-processed InZnO-based thin-film transistors with Ga, Hf and Zr carrier suppressors

  • Hong, Jeong-Yun;Lee, Sin-Hye;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.263-263
    • /
    • 2016
  • 최근 반도체 시장에서는 저비용으로 고성능 박막 트랜지스터(TFT)를 제작하기 위한 다양한 기술들이 연구되고 있다. 먼저, 재료적인 측면에서는 비정질 상태에서도 높은 이동도와 가시광선 영역에서 투명한 특성을 가지는 산화물 반도체가 기존의 비정질 실리콘이나 저온 폴리실리콘을 대체하여 차세대 디스플레이의 구동소자용 재료로 많은 주목받고 있다. 또한, 공정적인 측면에서는 기존의 진공장비를 이용하는 PVD나 CVD가 아닌 대기압 상태에서 이루어지는 용액 공정이 저비용 및 대면적화에 유리하고 프리커서의 제조와 박막의 증착이 간단하다는 장점을 가지기 때문에 활발한 연구가 이루어지고 있다. 특히 산화물 반도체 중에서도 indium-gallium-zinc oxide (IGZO)는 비교적 뛰어난 이동도와 안정성을 나타내기 때문에 많은 연구가 진행되고 있지만, 산화물 반도체 기반의 박막 트랜지스터가 가지는 문제점 중의 하나인 문턱전압의 불안정성으로 인하여 상용화에 어려움을 겪고 있다. 따라서, 본 연구에서는 기존의 산화물 반도체의 불안정한 문턱전압의 문제점을 해결하기 위해 마이크로웨이브 열처리를 적용하였다. 또한, 기존의 IGZO에서 suppressor 역할을 하는 값비싼 갈륨(Ga) 대신, 저렴한 지르코늄(Zr)과 하프늄(Hf)을 각각 적용시켜 용액 공정 기반의 Zr-In-Zn-O (ZIZO) 및 Hf-In-Zn-O (HIZO) TFT를 제작하여 시간에 따른 문턱 전압의 변화를 비교 및 분석하였다. TFT 소자는 p-Si 위에 습식산화를 통하여 100 nm 두께의 $SiO_2$가 열적으로 성장된 기판 위에 제작되었다. 표준 RCA 세정을 진행하여 표면의 오염 및 자연 산화막을 제거한 후, Ga, Zr, Hf 각각 suppressor로 사용한 IGZO, ZIZO, HIZO 프리커서를 이용하여 박막을 형성시켰다. 그 후 소스/드레인 전극 형성을 위해 e-beam evaporator를 이용하여 Ti/Al을 5/120 nm의 두께로 증착하였다. 마지막으로, 후속 열처리로써 마이크로웨이브와 퍼니스 열처리를 진행하였다. 그 결과, 기존의 퍼니스 열처리와 비교하여 마이크로웨이브 열처리된 IGZO, ZIZO 및 HIZO 박막 트랜지스터는 모두 뛰어난 안정성을 나타냄을 확인하였다. 결론적으로, 본 연구에서 제안된 마이크로웨이브 열처리된 용액공정 기반의 ZIZO와 HIZO 박막 트랜지스터는 추후 디스플레이 산업에서 IGZO 박막 트랜지스터를 대체할 수 있는 저비용 고성능 트랜지스터로 적용될 것으로 기대된다.

  • PDF

Study on the Electrical Characteristics of Solution-processed ZrInZnO Thin-film Transistors (액상공정으로 제작된 ZrInZnO 박막 트랜지스터의 전기적 특성에 관한 연구)

  • Jeong, Tae-Hoon;Kim, Si-Joon;Yoon, Doo-Hyun;Jeong, Woong-Hee;Kim, Dong-Lim;Lim, Hyun-Soo;Kim, Hyun-Jae
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.24 no.6
    • /
    • pp.458-462
    • /
    • 2011
  • Soution-processed ZrInZnO (ZIZO) thin-film transistors (TFTs) with varying Zr content were fabricated. The ZIZO TFT (Zr=20 at. %/Zn) has an optimal performance with the saturation field effect mobility of 0.77 $cm^2/Vs$, the threshold voltage (Vth) of 2.1 V, the on/off ratio of $4.95{\times}10^6$, and subthreshold swing (S.S) of 0.73 V/decade. Using this optimized ZIZO TFT, the positive and negative gate bias stress according to annealing temperature was also investigated. While the Vth shifts dramatically after 1,000 s of both gate bias stresses, variations in the S.S are negligible. It suggests that electrons or holes are tem porarily trapped in the gate insulator, the semiconductor, or the interface between both layers.

Investigation on the Stability Enhancement of Oxide Thin Film Transistor (산화물반도체 트랜지스터 안정성 향상 연구)

  • Lee, Sang Yeol
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.26 no.5
    • /
    • pp.351-354
    • /
    • 2013
  • Thin-film transistors(TFTs) with silicon-zinc-tin-oxide(SiZnSnO, SZTO) channel layer are fabricated by rf sputtering method. Electrical properties were changed by different annealing treatment of dry annealing and wet annealing. This procedure improves electrical property especially, stability of oxide TFT. Improved electrical properties are ascribed to desorption of the negatively charged oxygen species from the surfaces by annealing treatment. The threshold voltage ($V_{th}$) shifted toward positive as increasing Si contents in SZTO system. Because the Si has a lower standard electrode potential (SEP) than that that of Sn, Zn, resulting in the degeneration of the oxygen vacancy ($V_O$). As a result, the Si acts as carrier suppressor and oxygen binder in the SZTO as well as a $V_{th}$ controller, resulting in the enhancement of stability of TFTs.