• 제목/요약/키워드: Si 기판

검색결과 2,063건 처리시간 0.025초

Sol-Gel법에 의한 PZT박막 제조에서 완충층의 영향 (Effect of buffer layers on preparation of Sol-Gel processed PZT thin films)

  • 김종국;박지련;박병옥
    • 한국결정성장학회지
    • /
    • 제8권2호
    • /
    • pp.307-314
    • /
    • 1998
  • 졸-겔법을 이용하여 PZT박막을 제조하였다. 출발물질로는 Pb-acetate trihydrate, Zr-normal propoxide와 Ti-ispropoxide를 사용하였으며, 용매로는 2-Methoxyethanol과 iso- Propanol을 사용하였다. 기판에 따른 Pb 이온 및 Si 이온의 확산을 고찰하기 위해 bare Si와 열산화된 $SiO_2/Si$ 그리고 산화된 기판 위에 졸-겔 spin-coating법으로 $TiO_2$를 입힌 $TiO_2/SiO_2/Si$ 기판을 사용하였다. 박막의 치밀화 및 기판과의 접착상태는 SEM을 이용하였고, 상생성 온도는 XRD, 그리고 Pb 이온 및 Si 이온의 확산 정도는 ESCA를 사용하였다. 기판으로 bare Si 및 $SiO_2/Si$를 사용한 경우, $700^{\circ}C$에서 perovskite상을 얻을 수 있었으며, SiO2/Si 기판을 사용하여 Si의 막으로의 확산을 다소 방지할 수 있었다. $TiO_2/SiO_2/Si$기판을 사용한 경우, $500^{\circ}C$에서 perovskite상을 얻을 수 있었고, Pb 이온 및 Si 이온의 확산을 방지할 수 있었다.

  • PDF

고상 에피택셜 성장에 의한 PtSi 박막의 형성 (The Formation of Epitaxial PtSi Films on Si(100) by Solid Phase Epitaxy)

  • 최치규;강민성;이개명;김상기;서경수;이정용;김건호
    • 한국진공학회지
    • /
    • 제4권3호
    • /
    • pp.319-326
    • /
    • 1995
  • 초고진공에서 Si(100)-2X1 기판 위에 Pt를 약 100$\AA$의 두께로 증착한 후 in-situ로 열처리하는 고상에피택셜 성장법으로 PtSi 박막을 형성시켰다. XRD와 XPS 분석 결과 $200^{\circ}C$로 열처리한 시료에서는 Pt3Si, Pt2Si와 PtSi의 상이 섞여 있었으나 50$0^{\circ}C$로 열처리한 시료에서는 PtSi의 단일상만 확인되었으며, 형성된 PtSi 박막은 주상구조와 판상구조의 이중구조를 나타내었다. 기판 온도를 $500^{\circ}C$로 유지하면서 Pt를 증착한 후 $750^{\circ}C$에서 열처리한 경우에는 판상구조를 갖는 양질의 PtSi 박막이 에피택셜 성장되었다. HRTEM분석 결과 에피텍셜 성장된 PtSi와 기판 Si(100)의 계면은 PtSi[110]//Si[110], ptSi(110)//Si(100)의 정합성을 가졌다. 판상구조를 갖는 PtSi상의 에피택셜 방향은 기판과 열처리 온도에는 의존하나 열처리 시간에는 무관한 것으로 나타났다.

  • PDF

다결정 Si기판 위에서의 Co/Ti 이중층의 실리사이드화 (Silicidation of the Co/Ti Bilayer on the Doped Polycrystalline Si Substrate)

  • 권영재;이종무;배대록;강호규
    • 한국재료학회지
    • /
    • 제8권7호
    • /
    • pp.579-583
    • /
    • 1998
  • P가 고농도로 도핑된 다결정 Si 기판 위에 Co/Ti 이중층막을 스퍼터 증착하고 급속열처리함으로써 얻어지는 실리사이드 층구조, 실리사이드막의 응집, 그리고 도펀트의 재분포 등을 단결정 Si 기판 위에서의 그것들과 비교하여 조사하였다. 다결정 Si 기판위에 형성한 Co/Si 이중층을 열처리할 때 단결정 기판에서의 경우보다 $CoSi_2$로의 상천이는 약간 더 낮은 온도에서 시작되며, 막의 응집은 더 심하게 일어난다. 또한, 다결정 Si 기판내의 도펀트보다 웨이퍼 표면을 통하여 바깥으로 outdiffusion 함으로써 소실되는 양이 훨씬 더 많다. 이러한 차이는 다결정 Si 내에서의 결정립계 확산과 고농도의 도펀트에 기인한다. Co/Ti/doped-polycrystalline si의 실리사이드화 열처리후의 층구조는 polycrystalline CoSi2/polycrystalline Si 으로서 Co/Ti(100)Si을 열처리한 경우의 층구조인 Co-Ti-Si/epi-CoSi2/(100)Si 과는 달리 Co-Ti-Si층이 사라진다.

  • PDF

실리콘 기판의 표면 형상에 따른 실리콘 이종접합 태양전지의 a-Si:H/c-Si 계면 특성 연구 (A study of a-Si:H/c-Si interface properties by surface morphology of Si wafer in heterojunction solar cells)

  • 강병준;탁성주;강민구;김찬석;이정철;김동환
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 춘계학술대회 논문집
    • /
    • pp.92-92
    • /
    • 2009
  • 실리콘 기판과 비정질 실리콘 박막 사이의 계면특성은 실리콘 이종접합 태양전지의 효율을 높이는데 있어서 중요한 요소이다. 이종접합 태양전지에서는 n형 실리콘 기판 위에 비정질 실리콘 막을 증착시키는데 이 때 비정질 실리콘 막이 증착되면서 (111)면과 (111)면이 만나는 조직화된 피라미드의 골 사이에서 부분적으로 실리콘의 에피층이 성장하게 된다. 이 에피층이 결정질 실리콘 기판과 비정질 실리콘 막 사이의 계면 특성을 떨어뜨려 이종접합 태양전지의 효율이 감소하게 된다. 본 연구에서는 n형 실리콘 기판을 이용한 고효율 실리콘 이종접합 태양전지 제작을 위하여 실리콘 기판의 조직화 상태를 다르게 하여 셀을 제작하였다. 이에 큰 피라미드 형상의 조직화된 기판 표면, 작은 피라미드 형상의 조직화된 기판 표면, 큰 피라미드 형상을 라운딩 시킨 기판 표면, 작은 피라미드 형상을 라운딩 시킨 기판 표면을 제작하여 기판 종류에 따른 이종접합 태양전지를 제작하여 특성을 비교 하였다.

  • PDF

질화갈륨 전력반도체와 Si CMOS 소자의 단일기판 집적화를 위한 Si(110) CMOS 공정개발 (Development of Si(110) CMOS process for monolithic integration with GaN power semiconductor)

  • 김형탁
    • 전기전자학회논문지
    • /
    • 제23권1호
    • /
    • pp.326-329
    • /
    • 2019
  • 차세대 전력반도체 소재인 질화갈륨(GaN)이 증착된 GaN-on-Si 기판의 기술성숙도가 높아지면서 Si CMOS 소자와의 단일기판 집적화에 대한 관심이 고조되고 있다. CMOS 특성이 상대적으로 저하되는 (111)Si 보다 (110)Si의 CMOS소자가 집적화 관점에서 유리할 것으로 판단되며, 따라서 향후 전개될 GaN-on-(110)Si 플랫폼을 활용한 GaN 전력반도체 스위치소자와 Si CMOS소자의 단일기판 집적화에 적용될 수 있도록 국내 Si CMOS 파운드리 공정을 (110)Si 기판에 진행하였다. 제작된 CMOS소자의 기본특성 및 인버터체인 회로특성, 그리고 게이트 산화막의 신뢰성 분석을 통해 향후 국내 파운드리공정을 활용한 (110)Si CMOS기술과 GaN의 집적화의 가능성을 검증하였다.

금속 연성기판재의 열팽창 특성이 Si 박막 층에 미치는 영향 (The effects of thermal expension properties of flexible metal substrates on the Si thin film)

  • 이민수;임태홍
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 추계학술대회 논문집
    • /
    • pp.367-369
    • /
    • 2009
  • 플렉서블 태양전지용 연성기판재에는 플라스틱재와 금속재가 있다. 기존의 연성기판인 플라스틱의 경우 열과, 내구성, 화학약품에 약하다는 단점이 있으며, 금속기판은 높은 생산원가, 박판화의 어려움 등의 문제를 안고 있다. 일반적으로 기판재와 cell을 구성하는 반도체 층의 열팽창 거동 차이에 의한 열 변형이 태양전지의 공정안정성에 영향을 주는 것으로 알려져 있으며, cell을 구성하는 반도체 층과 열팽창 거동이 유사한 금속기판재의 적용이 필요하다. Si 박막 태양전지의 경우 Si 열팽창 거동과 비슷한 특성을 갖는 기판재의 개발이 필요하다. 전주법을 적용하여 조성이 다른 Ni계 합금의 열팽창 거동을 TMA 장비를 사용하여 측정하였다. 그리고 전산해석 Tool을 활용하여 가상의 Si 박막 태양전지 제조공정을 설정하고 고온 공정온도에서 상온으로 냉각시 발생되는 층간 열변형 연구를 수행하였고 열팽창 거동이 다른 합금 상에 Si층을 증착하여 열 충격에 의한 결함 발생여부를 관찰하였다.

  • PDF

Si 기판의 연삭 공정이 산화주석 박막의 전기적 성질에 미치는 영향 연구 (Effect of Si grinding on electrical properties of sputtered tin oxide thin films)

  • 조승범;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제25권2호
    • /
    • pp.49-53
    • /
    • 2018
  • 최근 유연 소자, 투명 소자, MEMS 소자와 같은 다양한 소자를 결합하는 시스템 집적화 기술이 많이 개발되고 있다. 이러한 다종 소자 시스템 제조 기술의 핵심 공정은 칩 또는 웨이퍼 레벨의 접합 공정, 기판 연삭 공정, 그리고 박막 기판 핸들링 기술이라 하겠다. 본 연구에서는 Si 기판 연삭 공정이 투명 박막 트랜지스터나 유연 전극 소재로 적용되는 산화주석 박막의 전기적 성질에 미치는 영향을 분석하였다. Si 기판의 두께가 얇아질수록 Si d-spacing은 감소하였고, Si 격자 내에 strain이 발생하였다. 또한, Si 기판의 두께가 얇아질수록 산화주석 박막 내 캐리어 농도가 감소하여 전기전도도가 감소하였다. 얇은 산화 주석 박막의 경우 전기전도도는 두꺼운 산화 주석 박막보다 낮았으며 Si 기판의 두께에 의해 크게 변하지 않았다.

선형열처리를 이용한 Si(100)/Si$_3$N$_4$∥Si (100) 기판쌍의 직접접합 (Direct bonding of Si(100)/Si$_3$N$_4$∥Si (100) wafers using fast linear annealing method)

  • 이영민;송오성;이상연
    • 한국재료학회지
    • /
    • 제11권5호
    • /
    • pp.427-430
    • /
    • 2001
  • 절연 특성이 기존의 SiO$_2$ 보다 우수한 500 두께의 SiN$_4$층을 두 단결정 실리콘사이의 절연막질로 채택하고 직접접합시켜 직경 10cm의 Si(100) /500 -Si$_3$N$_4$/Si (100) 기판쌍을 제조하였다. p-type (100) 실리콘기판을 친수성, 소수성을 갖도록 습식방법으로 세척한 두 그룹의 시편들을 준비하였다. 기판전면에 LPCVD로 500 $\AA$ 두께의 Si$_3$N$_4$∥Si(100) 기판을 성장시키고 실리론 기판과 고청정상태에서 가접시킨 후, 선형열원의 이동속도를 0.1mm/s로 고정시키고 선형 입열량을 400~1125w 범위에서 변화시키면서 직접접합을 실시하였다. 접합된 기판은 적외선 카메라로 계면 접합면적을 확인하고 razor blade creek opening 측정법으로 세정 방법에 따른 각 기판쌍 그들의 접합강도를 확인하였다. 접합강도가 측정된 기판쌍은 high resolution transmission electron microscopy (HRTEM )을 사용하여 수직단면 미세구조를 조사하였다. 입열량의 증가에 따라 두 그를 모두 접합율은 큰 유의차 없이 765% 정도로, 소수성 처리가 된 기판쌍의 접합강도는 1577mJ/$m^2$가지 선형적으로 증가하였으나, 친수성 처리가 된 기판쌍은 주어진 실험 범위에서 입열량의 증가에 따라 큰 변화 없이 2000mj/$m^2$이상의 접합 강도를 보였다 친수성 처리가 된 기판쌍의 수직단면 미세구조를 고분해능 투과전자현미경으로 각인한 결과 모든 시편의 실리콘과 Si$_3$N$_4$사이에 25 $\AA$ 정도의 SiO$_2$ 자연산화막이 존재하여 중간충 역할을 함으로서 기판접합강도를 향상시키는 것으로 판단되었다.

  • PDF

Ti Capping Layer에 의한 Co-silicide 박막의 형성에 관한 연구

  • 김해영;김상연;고대홍;구자흠;최철진;김철승;최시영;강호규
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2000년도 제18회 학술발표회 논문개요집
    • /
    • pp.61-61
    • /
    • 2000
  • Device의 고성능화를 위하여 소자의 고속화, 고집적화가 가속됨에 따라 SALICIDE Process가 더욱 절실하게 요구되고 있다. 이러한 SALICIDE Process의 재료로써는 metal/silicide 중에서 비저항이 가장 낮은 TiSi2(15-25$\mu$$\Omega$cm), CoSi2(17-25$\mu$$\Omega$cm)가 일반적으로 많이 연구되어 왔다. 그러나 Ti-silicide의 경우 Co-silicide는 배선 선폭의 감소에 따른 면저항 값의 변화가 작으며, 고온에서 안정하고, 도펀트 물질과 열역학적으로 안정하여 화합물을 형성하지 않는다는 장점이 있으마 Ti처럼 자연산화막을 제거할 수 없어 Si 기판위에 자연산화막이 존재시 균일한 실리사이드 박막을 형성할 수 없는 단점등을 가지고 있다. 본 연구에서는 Ti Capping layer 에 의한 균일한 Co-silicide의 형성을 일반적인 Si(100)기판과 SCl 방법에 의하여 chemical Oxide를 성장시킨 Si(100)기판의 경우에 대하여 연구하였다. 스퍼터링 방법에 의해 Co를 150 증착후 capping layer로써 TiN, Ti를 각각 100 씩 증착하였다. 열처리는 RTP를 이용하여 50$0^{\circ}C$~78$0^{\circ}C$까지 4$0^{\circ}C$ 구간으로 N2 분위기에서 30초 동안 열처리를 한후, selective metal strip XRD, TEM의 분석장비를 이용하여 관찰하였다. lst RTP후 selective metal strip 후 면저항의 측정과 XRD 분석결과 낮은 면저항을 갖는 CoSi2로의 상전이는 TiN capping과 Co 단일박막이 일반적인 Si(100)기판과 interfacial oxide가 존재하는 Si(100)기판위에서 Ti capping의 경우보다 낮은 온도에서 일어났다. 또한 CoSi에서 CoSi2으로 상전이는 일반적인 Si(100)기판위에서 보다 interfacial Oxide가 존재하는 Si(100)기판 위에 TiN capping과 Co 단일박막의 경우 열처리 후에도 Oxide가 존재하는 불균인한 CoSi2박막을 관찰하였으며, Ti capping의 경우 Oxise가 존재하지 않는 표면과 계면이 더 균일한 CoSi2 박막을 형성 할 수 있었다.

  • PDF

GSMBE 방법으로 Si(110) 기판 위에 성장된 GaN 박막의 미세구조 연구

  • 이종훈;김영헌;안상정;노영균;오재응
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2015년도 제49회 하계 정기학술대회 초록집
    • /
    • pp.193.1-193.1
    • /
    • 2015
  • 실리콘 (Si) 기판 위에 고품질의 갈륨질화물 (GaN) 박막을 성장시키기 위한 노력이 계속되고 있다. 실리콘 기판은 사파이어 기판 보다 경제적인 측면에서 유리하고, 실리콘 직접화 공정에 GaN 소자를 쉽게 접목 가능하다는 장점이 있다. GaN 박막은 2차원 전자 가스형성을 통한 고속소자, 직접 천이형 밴드갭을 이용한 발광소자 및 고전압 소자로써 활용 가능한 물질이다. 종래에는 Si(100) 및 Si(111) 기판 위에 GaN 박막 성장에 대한 연구가 주로 진행되었다. 하지만 대칭성과 격자 불일치도 등 결정학적 특성을 고려할 때 Si(100) 기판 위에 고품질의 GaN 박막을 성장시키는 것은 쉽지 않다. Si(111) 기판은 실리콘 소자 직접화 공정에 적합하지 못한 단점을 가지고 있다. 반면, 최근 Si(110) 기판 위에서 비등방적 변형 제어를 통한 고품질 GaN 박막 성장이 보고 되어 실리콘 집적 소자와 결합한 고전압 소자 및 고속소자 구현에 관한 연구가 진행되고 있다. 본 연구에서는 투과전자현미경 연구를 바탕으로 Si(110) 기판 위에 성장된 GaN의 미세구조에 관한 연구를 소개한다. 열팽창계수의 차이에 의한 GaN 박막 내 결함 생성을 줄이기 위하여 AlN 완충층이 사용되었다. GaN 박막을 암모니아 ($NH_3$) 유량이 다른 조건에서 성장시킴으로써 GaN 박막 미세구조의 암모니아 유량 의존성에 관한 연구를 진행하였다. GaN 박막에서 투과전자현미경 연구와 X-ray 회절 연구를 통하여 결함 거동 및 결정성을 확인하였다. $NH_3$ 유랑이 증가함에 따라 GaN의 성장 거동이 3차원에서 2차원으로 변화됨을 관찰하였다. 또한, 전위밀도의 증가도 확인되었다. $NH_3$ 유량이 낮은 경우 GaN 전위는 AlN와 GaN 경계에 주로 위치하고 GaN 표면 근처에는 전위밀도가 감소하였으나, $NH_3$ 유량이 높을 경우 GaN 박막 표면까지 전위가 관통됨을 확인하였다.

  • PDF